SU1119164A1 - Импульсный генератор - Google Patents

Импульсный генератор Download PDF

Info

Publication number
SU1119164A1
SU1119164A1 SU833616248A SU3616248A SU1119164A1 SU 1119164 A1 SU1119164 A1 SU 1119164A1 SU 833616248 A SU833616248 A SU 833616248A SU 3616248 A SU3616248 A SU 3616248A SU 1119164 A1 SU1119164 A1 SU 1119164A1
Authority
SU
USSR - Soviet Union
Prior art keywords
voltage
logical
comparator
output
capacitor
Prior art date
Application number
SU833616248A
Other languages
English (en)
Inventor
Виктор Платонович Бакалинский
Василий Демьянович Бичуков
Анатолий Григорьевич Хлонь
Original Assignee
Предприятие П/Я Р-6292
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6292 filed Critical Предприятие П/Я Р-6292
Priority to SU833616248A priority Critical patent/SU1119164A1/ru
Application granted granted Critical
Publication of SU1119164A1 publication Critical patent/SU1119164A1/ru

Links

Landscapes

  • Control Of Eletrric Generators (AREA)
  • Inverter Devices (AREA)
  • Measurement Of Current Or Voltage (AREA)

Abstract

ИМПУЛЬСНЫЙ ГЕНЕРАТОР, содержащий компаратор напр жений, входы которого подключены соответственно к выходу врем задающей RC-цепи и делител  напр жени , два последовательно соединенных логических элемента НЕ, вход первого из которых соединен с выходом компаратора, отличающийс  тем, что, с целью повьпиени  стабильности периода с.ледовани  импульсов, в него введены два логических элемента Ш1П-НЕ, первые входы которых объединены и подключены к выходу второго логического элемента НЕ, второй вход первого логического элемента ИЛИ-НЕ соединен с шиной управлени , а выход - с вторым входом второго логического элемента ИЛИ-НЕ, при этом делитель напр жени  включен между выходами логических элементов ИПИ-НЕ, а врем задающа  RC-цепь - между выходами логических элементов НЕ, причем конденсатором - б к выходу первого из них. фиг. 1

Description

Изобретение относитс  к импульсно , технике и может использоватьс  дл  формировани  высокостабильных интервалов времени в аппаратуре автоматик телемеханики и ычислительной техИзвестны управл емые генераторы импульсов, содержащие компаратор напр жений , например, на основе дифференциального усилител , входа которого подключены к выходам емкостной врем задающей цепи и делител  напр жени  С 3« Недостатком таких устройств  вл етс  низка  точность. Наиболее близким по технической сущности к изобретению  вл етс  импульсный генератор, содержащий компаратор напр жений, неинвертирующий и инвертирующий входы которого соответственно подключены к выходам врем задающей RC-цепи и делител  напр жени , выход - ко входу первого из двух последовательно соединенных логических элементов НЕ, между выходами которых подключена врем задакща  цепь конденсатором к выходу последне го, последовательно соединенные логический злемент ИСКЛЮЧАЮЩЕЕ ИЛИ и третий логический элемент НЕ, между выходами которьк подключен делитель напр жени , причем один из входов ло гического элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен к выходу первого логического элемента НЕ, другой вход - к шине управлени  С2 3. Недостатком таких устройств  вл етс  невысока  точность, что обусловлено различной величиной первого и последующих периодов следовани  ии пульсов. Это вызвано различной величиной начального напр жени  на врем за даюцем конценсаторе в момент включени  напр жени  питани  и в момент окончани  формировани  первого и последующих периодов Целью изобретени   вл етс  повышение стабильности периода следовани импульсов путем устранени  процесса установлени  величины периода следовани  импульсов после включени  напр жени  питани . Указанна  цель достигаетс  тем, что в импульсньй генератор, содержащий компаратор напр жений, входы которого подключены соответственно к выкоду врем задающей RC-цепи и делител  напр жени , два последовательно соединенньлх логических элемента НЕ, вход первого из которьгх соединен с выходом компаратора, введены два логических элемента ИЛИ-НЕ, первые входы которых объединены и подключены к выходу второго логического элемента НЕ, второй вход первого логического элемента ИЛИ-НЕ соединен с шиной управлени , а выход - с вторым входом второго логического элемента ИШ-НЕ, делитель напр жени  включен между выходами логических элементов . ИЛИ-НЕ, врем задающа  RC-цепь - между выходами логических элементов НЕ, причем конденсатором - к выходу первого из них. На фиг. 1 изображена электрическа  схема предлагаемого устройства; на фиг. 2 - его эпюры напр жений. Импульсный генератор содержит компаратор 1 напр жений, инвертирующий вход которого подключен к выходу врем задающей RC-цепи 2, состо щий из резистора 3 и конденсатора 4, а неинвертирующий вход - к выходу делител  напр жени  5, состо щего, например , из резистора 6 и 7, njM этом вход первого логического элемента НЕ 8подключен к выходу компаратора 1, а выход - ко входу второго логического элемента НЕ 9, причем одни входы первого и второго логических элементов ИЛИ-НЕ 10 и 11 объединены и подключены к выходу второго логического элемента НЕ 9, а второй вход логического элемента ИЛИ-НЕ 10 соединен с шиной управлени  12, а выход - с другим входом второго логического элемента ИЖ-НЕ 11. Делитель напр жени  5 подключен между выходами логических элементов ИЛИ-НЕ 10 и 11. Врем задающа  цепь 2 подключена между выходами логических элементов НЕ 8 и 9, причем конденсатором - к выходу лс  ического элемента НЕ 8. Конденсатор 13 повышает помехоустойчивость устройства и подключаетс  при наличии помех. .Импульсный генератор работает следунщим образом. Предположим, что после включени  напр жени  питани  на управл ющей шине 12 установлен логический О, Если на выходе компаратора 1 установитс  логическа  1, на выходах логических элементов 8, 10, 11 устанавливаютс  логические О (U, U°, U) , на выходе логического элемента 9- логическа  1 (Ug). Делитель напр жени  5 оказываетс  включенным под напр жение - (о- и,,) И на неинвертирующем входе компаратора 1 устанавливаетс  напр жение Ур,(.;(1-т)V ) где m Rj/(R , +Rj), R,Rj - сопротивлени  резисторов 6 и 7 делител  напр жени  5. Врем задающа  цепь 2 оказываетс  включенной под напр жение ( uj-up. и на инвертирующем входе компаратора 1 по вл етс  напр жение Ug (фиг. 2) Если напр жение uf больше нацр жеНИН Uj,, то на выходе компаратора 1 сразу же устанавливаетс  логический О. Если напр жение Ug меньше напр женин и„,, то компаратор 1 устанавливаетс  в О с задержкой, определ емой временем зар да конденсатора 4 до напр жени  ( Ug)0 под воздей вием напр жени  Н. С указанной пре небрегаемо малой задержкой начинаетс  и формирование выходного импульса При этом на выходах логических элементов 8, 10 устанавливаетс  лог гическа  1 (Ug, U{,.), на вьосодах ло гических элементов 9, 11 - логические О (и|, и). Делитель напр жени  5 оказываетс  включенным под напр жение Г Ко-иРа на неинвертирующем входе компаратора 1 устанавливаетс  напр жение П2- ( Ч2)Врем задающа  цепь 2 оказываетс  включенной под напр жение if Ч - S) и конденсатор 4 начинс1ет зар жатьс  При этом на инвертирующем входе компаратора 1 возникает положительный скачок напр жени  и;, (Е,2+ up , (7) который подтверждает нулевое состо ние компаратора 1 (фиг. 2). Зар д конденсатора 4 заканчиваетс , когда напр жение на инвертирующем входе компаратора 1 достигает величины Напр жение на конденсаторе 4 в этот момент равно Е,,,- и,. УР На выходе компаратора 1 устанавливаетс  логическа  , на выходах логических элементов 8, 10, 11 логические О, на выходе логического элемента 9 - логическа  1 (фиг. 2). Величина формируемого интервала времени определ етс  по выражению 1- - РГ1 п , ° Е, -и„ 912 СО-м где R - сопротивление резистора 3; С - емкость конденсатора 4. С момента переключени  компаратора 1 в единичное состо ние делитель напр жени  5 оказываетс  включенньм под напр жение Е, и на неинвертирующем входе компаратора 1 устанавливаетс  напр жение U. Врем задающа  цепь 2 оказываетс  включенной под напр жение -Е, которое противоположно по знаку начальному напр жению конденсаторе 4, и последний начинает перезар жатьс . При:этом на инвертирующем входе компаратора 1 возникает отрицательный скачок напр жени  ( -U + и°) С011 б который подтверждает единичное состо ние конденсатора 1. Перезар д конденсатора 4 заканчиваетс  , когда напр жение на инвертирующем входе компаратора 1 достигает величины Ц,,. Напр жение на конденсаторе 4 в этот момент равно М:оп .-,- UB)- (11) На выходе компаратора 1 устанавливаетс  логический О, на выходах элементов 8 и 10 - логические 1, на выходах логических элементов 9 и 11 - логическое О (фиг. 2). Таким образом, конденсатор 4 перезар жаетс  от напр жени  U под воздействием напр жени  Ед до напр жени  Ucoir Величина формируемого интервала времени определ етс  из выражени  t, - RCln E,,- Uco..,2) %ir fcois Известно, что монолитньм компонентам внутренне присуще близкое расположение приборов и согласованность их характеристик. Тогда можно прин ть, что и; .-и; -и;„.и;,, С учетом выражений (1) - (6), (8 ( 11)из условий (13), (14) вьфажени ( 12)примет вид RC In (2-m) С момента переключени  компаратора 1 в нулевое состо ние делитель напр жени  5 оказываетс  включенным под напр жение Е, и a неинвертирующем входе компаратора 1 устанавливаетс  напр жение Врем задающа  цепь 2 оказываетс  включенной под напр жение Е..и конденсатор 4 начинает зар жатьс . На инвертирующем входе компарато 1 возникает положительный скачок напр жени  ), ( 16 13 (Е,/ со./ 5 который подтверждает нулевое состо  ние компаратора 1 (фиг. 2). Перезар д конденсатора 4 заканчи Баетс , когда напр жение на инверти Ахцем входе компаратора 1 достигает величины . Напр жение на конденса торе 4 при этом равно U.,,. Таким образом, конденсатор 4 зар жаетс  от напр жени  напр жени  воздействием напр жени  . Величина формируемого интервала времени определ етс  по вьфажению Ejj;- UcO-fZ J-fl toil с учетом выражений (1) и (2), (4 ( 6), (9), (11) и условий (13), (14) выражени  (9) и (17) примут вид :, RC 1п m Далее процессы повтор ютс , и пе риод следовани  импульсов определ е с  по выражению TO - ,- t,+t, RC In- .( Если же после включени  напр жени  питани  на выходе компаратора 1 устанавливаетс  логический О, то врем задающа  цепь 2 при этом оказываетс  включенной под напр жение Е, и на инвертирующем входе компаратора Iвозникает положительный скачок напр жени  и,,, подтверждающий нулевое состо ние компаратора 1, Далее начинаетс  формирочание интервалов времени аналогично описанному. Напр жение U;j U, при выполнении условий (13), (14) и как следует из выражени  дп  периода То(19) в предлагаемом устройстве при логическом О на шине управлени  устранен процесс установлени  величины периода следовани  импульсов после включени  напр жени  питани  - дервый и последующий периоды следовани  импульсов одинаковы. Предположим, что после включени  напр жени  питани  на управл ющей шине 12 установлена логическа  1. Как и в рассмотренном случае, компаратор 1 всегда устанавливаетс  при этом в нулевое состо ние. На выходах логических элементов 9 и 10 устанавливаютс  логические О (U°, U) на выходах логических элементов 8 и II-логические 1 (Ua, U). Делитель напр жени  5 оказьшаетс  включенным под напр жение ( ; - и на неинвертирующем входе компаратора 1 устанавливаетс  напр жение Чз - Вр,ем  задающа  цепь 2 оказываетс  включенной под напр жение Ед, и конденсатор 4 начнет зар жатьс . При этом на инвертирующем входе компаратора 1 возникает положительный скачок напр жени  U, который подтверждает нулевое состо ние компаратора 1. Зар д конденсатора 4 заканчиваетс , когда напр жение на инвертирующем входе компаратора 1 достигает величины . Напр жение на конденсаторе 4 в этот момент равно + U5). V э«- На вькоде компаратора 1 устанавливаетс  логическа  1, на выходах логических элементов 8 и 11 - логические О, на выходе логического элемента 9 - логическа  1 (фиг.2), Нулевое состо ние логического элемента 10 не измен етс , так как подтверждаетс  логической 1 с шины управлени  12. Величина формируемого интервала времени определ етс  по выражению Еэа - О эта сои Выражение (23) с учетом выражений (6), (20-22) и УСЛОВИЙ (13), (U) примет вид t, RC In С момента переключени  компаратор 1 в единичное состо ние делитель напр жени  5 оказываетс  включенным под напр жение Е,и на неинвертирующем входе компаратора 1 устанавливаетс  напр жение Врем задающа  цепь 2 оказываетс  включенной под напр жение Е которо противоположно по знаку начальному напр жению U на конденсаторе 4, и последний начинает перезар жатьс . При этом на инвертирующем входе компаратора 1 возникает отрицательный скачок напр же ни  ( ) которьй подтверждает единичное состо  йие компаратора 1. Перезар д конденсатора 4 заканчиваетс , когда-- напр жение на инвертир ющем входе компаратора 1 достигает величины Uj. Напр жение на конденсаторе 4 в этот момент равно На выходе компаратора 1 устанавливаетс  логический О, на выходах элементов 8 и 11 - логические 1, на выхо дах логических элементов 9 и 10 логические О. Таким образом, конденсатор 4 пере зар жаетс  от напр жени  U „до напр  жени  Ц.д.,2под воздействием напр жени  Е,, . Величина формируемого интервала времени определ етс  по выражению Ucoit cott 11 ( 23 48 С учетом выражений (1)-(3), (6), (11), (20)-(22) и условий (13) и (14) вьфажение (26) примет вид t RC Ind+m). (27) С момента переключени  компаратора 1 делитель напр жени  5 оказываетс  включеннь под напр жением Е, и на неинвертирующем входе компаратора 1 устанавливаетс  напр жение и„у Врем задающа  цепь 2 оказываетс  включенной под напр жение Е .,и конденсатор 4 начинает зар жатьс . При этом на инвертирующем входе компаратора 1 возникает положительный окачок напр жени  1} , которьй подтверждает нулевое состо ние компаратора 1. Зар д конденсатора 4 заканчиваетс , когда напр жение на инвертирующем входе компаратора 1. достигает вел.ичнны U,. Напр жение на конденсаторе 4 в этот момент равно Uro«i На выходе компаратора 1 устанавливаетс  логическа  1, на выходах логических элементов 8, 10, 11 - логические О, на выходе логического элемента 9 - логическа  1 (фиг.2). Таким образом, конденсатор 4 зар жаетс  от напр жени  Ц.до напр жени  воздействием напр жени  Е,„. Величина формируемого интервала времени определ етс  по выражению tj RC In . (28) Э12 COfi с учетом цьфажений (1) и (2), (6), (11), (20)-(22) и условий (13) и (14) выражение (28) примет вид 5 - J (29) Далее процессы повтор ютс , и как видно из вьфажений (24), (27), (29), период следовани  импульсов определ етс  по выражению RC In-j .(30) Как следует из выражени  дл  периода Т, (30), в предлагаемом устройстве при логической .1 на шине управ- , лени  устранен процесс установлени  периода следовани  импульсов после включени  напр жени  питани  - первый и последующие периоды следований импульсов одинаковы.
,

Claims (1)

  1. ИМПУЛЬСНЫЙ ГЕНЕРАТОР, содержащий компаратор напряжений, входы которого подключены соответственно к выходу времязадающей RC-цепи и делителя напряжения, два последовательно соединенных логических элемента НЕ, вход первого из которых соединен с выходом компаратора, отличающийся тем, что, с целью повышения стабильности периода следования импульсов, в него введены два логических элемента ЙЛИ-НЕ, первые входы которых объединены и подключены к выходу второго логического элемента НЕ, второй вход первого логического элемента ИЛИ-HE соединен с шиной управления, а выход - с вторым входом второго логического элемента ИЛИ-HE, при этом делитель напряжения включен между выходами логических элементов ИПИ-НЕ, а времяэадающая RC-цепь - между выходами логических элементов НЕ, причем конденсатором к выходу первого из них фиг. 1
    1 1119164 1
SU833616248A 1983-06-29 1983-06-29 Импульсный генератор SU1119164A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833616248A SU1119164A1 (ru) 1983-06-29 1983-06-29 Импульсный генератор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833616248A SU1119164A1 (ru) 1983-06-29 1983-06-29 Импульсный генератор

Publications (1)

Publication Number Publication Date
SU1119164A1 true SU1119164A1 (ru) 1984-10-15

Family

ID=21072426

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833616248A SU1119164A1 (ru) 1983-06-29 1983-06-29 Импульсный генератор

Country Status (1)

Country Link
SU (1) SU1119164A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 744918, кл. Н 03 К 3/02, 1978. 2. Авторское свидетельство СССР № t058033, кл. Н 03 К 2/286, 24.06.82. *

Similar Documents

Publication Publication Date Title
US4365174A (en) Pulse counter type circuit for power-up indication
ES2107350A1 (es) Circuito de vigilancia y proteccion de microordenador.
KR930005375A (ko) 위상 검출기
SU1119164A1 (ru) Импульсный генератор
US4652837A (en) Integrated circuit oscillator
SU1309261A1 (ru) Генератор импульсов с программируемой скважностью
JP3222308B2 (ja) 電気信号遅延回路
SU1636986A1 (ru) Одновибратор
SU657476A1 (ru) Реле времени
SU1679046A1 (ru) Реле времени
SU1075378A1 (ru) Ждущий мультивибратор
SU1764147A1 (ru) Мультивибратор
SU370711A1 (ru) Генератор импульсов
SU1310984A1 (ru) Устройство дл регулировани тока кор электродвигател
SU790268A1 (ru) Устройство дл контрол частоты следовани импульсов
SU1525878A1 (ru) Формирователь импульсов
SU421065A1 (ru) Реле времени
SU1094135A1 (ru) Импульсный генератор
SU1190426A1 (ru) Реле времени
SU1368964A1 (ru) Устройство задержки сигналов
SU1730646A1 (ru) Устройство дл моделировани импульсных помех
SU790219A1 (ru) Реле времени
SU864372A1 (ru) Реле времени
SU1054901A2 (ru) Устройство задержки импульсов
SU1422258A1 (ru) Реле времени