SU1115090A1 - Устройство дл отображени информации на экране матричной индикаторной панели - Google Patents

Устройство дл отображени информации на экране матричной индикаторной панели Download PDF

Info

Publication number
SU1115090A1
SU1115090A1 SU823517017A SU3517017A SU1115090A1 SU 1115090 A1 SU1115090 A1 SU 1115090A1 SU 823517017 A SU823517017 A SU 823517017A SU 3517017 A SU3517017 A SU 3517017A SU 1115090 A1 SU1115090 A1 SU 1115090A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
unit
memory
Prior art date
Application number
SU823517017A
Other languages
English (en)
Inventor
Анатолий Михайлович Беркутов
Илья Платонович Гиривенко
Владимир Алексеевич Парахин
Евгений Михайлович Прошин
Original Assignee
Рязанский Радиотехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рязанский Радиотехнический Институт filed Critical Рязанский Радиотехнический Институт
Priority to SU823517017A priority Critical patent/SU1115090A1/ru
Application granted granted Critical
Publication of SU1115090A1 publication Critical patent/SU1115090A1/ru

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ НА ЭКРАНЕ МАТРИЧНОЙ ИНДИКАТОРНОЙ ПАНЕШ, содержащее последовательно соединенные усилитель, вход которого  вл етс  информационным входом устройства, аналого-цифровой преобразователь и блок пам ти,другие входы которого соединены с одними из выходов блока управлени  пам тью, а выход блока пам ти соединен с горизонтальными шинами матричной индикаторной панели, распределитель , первый и второй триггеры, генератор импульсов, коммутатор и элемент ИЛИ, выходы генератора импульсов соединены с первьтм и вторым входами коммутатора, выход которого соединен с первыми входами распределител  и блока управлени  пам тью, первые входы триггеров и элемента ИЛИ  вл етс  установочным входом устройства, выход первого триггера соединен с вторым входом блока управлени , пам тью, выходы второго триггера соединены соответственно с третьими и четвертыми входами блока управлени  пам тью и коммутатора, другой выход блока управлени  пам тью соединен с вторыми входами элемента ИЛИ и второго триггера, выход элемента ИЛИ подключают к второму входу распределител , один из вьпсодов которого соединен с вертикальными шинами матричной индикаторной панели, о тлич ающе е (Л с   тем, что, с целью повышени  надежности устройства путем исклюс чени  ложного срабатывани  и пропуска сигналов, оно содержит регистр , блок вычитани  и блок сравнени , первые входы регистра и блока вычитани  соединены с выходом аналого-цифрового преобразовател , второй вход регистра подключен к У1 другому выходу распределител , выо 0 ход регистра подключен к второму входу блока вычитани , третий вход которого соединен с выходом коммутатора , выход блока сравнени  соединен с вторым входом второго триггера, первьй вход которого соединен с выходом блока вычитани , а второй вход  вл етс  синхронизирующим входом устройства.

Description

I1 Изобретение относитс  к автомати и вычислительной технике и может быть использовано в устройствах индикации и регистрации дл  визуально исследовани  формы электрических сигналов, измерени  их параметров и формировани  кодов дл  ЦВМ. Известно устройство дл  индикаци содержадее газоразр дную панель, горизонтальные шины которой соедине с дешифратором, св занным с блоком пам ти, вертикальные шины - с распр делителем импульсов переключени  панели, аналого-цифровой преобразо . ватель и компаратор, соединенные с входной 1ПИНОЙ ГП . Недостатками данного устройства  вл ютс  возможность ложного запуск устройства в режиме записи и пропус ки сигнала. Наиболее близким по технической сущности к предлагаемому  вл етс  устройство дл  отображени , содержа щее газоразр дную панель, горизонтальные шины которой соединены с де шифратором, св занным с блоком пам ти, вертикальные щины - с распр делителем импульсов панели, аналого цифровой преобразователь и компаратор , соединенные с входной шиной, коммутатор, подключенньш к блоку пам ти и аналого-цифровому преобразователю , два триггера, соединенные с коммутатором и элементами И и ИЛИ 2j Недостатком известного устройств  вл етс  отсутствие синхронизации момента по влени  .сигнала, который должен быть отображен на газоразр д ной панели и развертке записывающег сигнала, что приводит к снижению объема отображаемой информации, так как дл  исключени  потери запи сываемой информации развертка записывающего сигнала начинаетс  значительно раньше самого сигнала и вместо сигнала значительна  часть панели занимаетс  нулевой информацией . Цель изобретени  - повьшгение надежности устройства путем исключени  ложного срабатьшани  и пропуска сигналов. Поставленна  цель достигаетс  тем, что в устройство дл  отображени  информации на экране матричной индикаторной панели, содержащее последовательно соединенные усилитель , вход которого  вл етс  информационным входом устройства, аналого-цифровой преобразователь и блок пам ти, другие входы которого соединены с одними из выходов блока управлени  пам тью, а выход блока пам ти соединен с горизонтальными шинами матричной индикаторной панели , распределитель, первый и второй триггеры, генератор импульсов, коммутатор и элемент ИЛИ, выходы генератора импульсов соединены с первым и вторым входами коммутатора, выход которого соединен с первыми входами .распределител  и блока управлени  пам тью, первые входы триггеров и элемента ИЛИ  вл ютс  установочным входом устройства, выход первого триггера соединен с вторым входом блока управлени  пам тью, выходы второго триггера соединены соответственно с третьими и четвертыми входами блока управлени  пам тью и коммутатора, другой выход блока управлени  пам тью соединен с вторыми входами элемента ИЛИ и второго триггера, выход элемента ИЛИ подключен к второму входу распределител , один из выходов которого соединен с вертикальными шинами матричной индикаторной панели, введены регистр, блок вычитани  и блок сравнени , первые входы регистра и блока вычитани  соединены с выходом аналого-цифрового преобразовател , второй вход регистра подключен к другому выходу распределител , выход регистра подключен к второму входу блока вычитани , третий вход которого соединен с выходом коммутатора, выход блока сравнени  соединен с вторым входом второго триггера, первый вход которого соединен с выходом блока вычитани , а второй вход  вл етс  синхронизирующим входом устройства. На фиг. представлена функциональна  схема устройства; на фиг.2схема блока управлени  пам тью. Устройство содержит усилитель I, аналого-цифровой преобразователь 2, блок 3 пам ти, матричную индикаторную панель 4, регистр 5, блок 6 вычитани , блок 7 управлени  пам тью, распределитель 8, блок 9 сравнени , триггеры 10 и И, элемент ИЛИ 12, генератор 13 импульсов и коммутатор 14. Блок 7 управлени  пам тью содержит элемент И 15, счетчик 16 адресов , формирователь 17 импульсов 3 записи, инвертор 18(формирователь импульсов считьшани ), коммутатор Г Устройство работает следующим образом. Входной сигнал с информационного входа 20 подаетс  на усилитель 1, где усиливаетс , преобразуетс  в код в аналого-цифровом преобразоват ле 2 и в виде кода подаетс -в блок 3 пам ти. По команде Готов с установочного входа 21 триггер 11 устанавливаетс  в единичное состо ние , разреша  проход частоты записи с генератора 13 импульсов через коммутатор 14 на распределитель 8, блок 7 управлени  пам тью и блок 6 вычитани , одновременно триггер 10 устанавливаетс  в единичное состо ние, запреща  работу блока 7 управлени  пам тью, при этом через элемент ИЛИ 12 распределитель 8 устанавливаетс в нулевое состо ние Первый импульс с распределител  записывает в регистр 5 код сигнала аналого-цифрового преобразовател  2. Вторым импульсом частоты записи блок 6 вычитани  вычисл ет разность vi,/v,2-sj, гдеН4мН2- код амплитуды сигнала во врем  первого и второго импульсов записи соотве ственно. Эта разность &N,| подаетс  на блок 9 сравнени , где сравниваетс  с кодом NQ , заданным заранее(Нс -код уровн  синхронизации), котора  подаетс  по входу 22 синхронизации. В случае Не Л третий импульс запи си заносит код в блок 6 вычитани и на блок 9 сравнени  поступает следующа  разность: 0 N.i /MyNj. В.случае Mg Л Wj происходит следующее сравнение k т.д. Данный цикл будет повтор тьс  до переполнени  распределител  8, а затем в регистр 5 заноситс  кодМ, и происходит следунщий цикл сравнени  Чс С ,. (гдеги - объем распределител , i - целое число 0,1,2,... . В случае Не N л (превышение разности кодов сигнала над кедом уровн  синхронизации) импульс с блока 9 сравнени  устанавливает триггер 10 в нулевое состо ние.и разрешает запись кода-сигнала в блок 3 пам ти. После заполнени  блока 3 пам ти импульс переполнени  с блока 7 управлени  пам тью устанавливает триггер 11 в нулевое состо ние, тем самьм разреша  проход частоты считывани  через коммутатор 14 на распределитеш5 8 и блок 7 управлени  пам тью и, разреша  режим считывани  с блока 3 пам ти через блок 7 управлени  пам тью, этим же импульсом переполнени  через элемент ШШ 12 устанавливаетс  в нулевое состо ние распределитель 8, обеспечива  воспроизведение на экране матричной панели 4 сигнала, начина  с момента синхронизации. Предлагаемое устройство позвол ет повысить надежность устройства, так как дл  исключени  потери записываемой информации развертка записываемого сигнала начинаемс  значительно раньше самого сигнала и вместе сигнала значительна  часть панели занимаетс  нулевой информацией4

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ НА ЭКРАНЕ МАТРИЧНОЙ ИНДИКАТОРНОЙ ПАНЕЛИ, содержащее последовательно соединенные усилитель·, вход которого является информационным входом устройства, аналого-цифровой преобразователь и блок памяти,’другие входы которого соединены с одними из выходов блока управления памятью, а выход блока памяти соединен с горизонтальными шинами матричной индикаторной панели, распределитель, первый и второй триггеры, генератор импульсов, коммутатор и элемент ИЛИ, выходы генератора импульсов соединены с первым и вторым входами коммутатора, выход которого соединен с первыми входами распреде лителя и блока управления памятью, первые входы триггеров и элемента ИЛИ является установочным входом устройства, выход первого триггера соединен с вторым входом блока управления памятью, выходы второго триггера соединены соответственно с третьими и четвертыми входами блока управления памятью и коммутатора, другой выход блока управления памятью соединен с вторыми входами элемента ИЛИ и второго триггера, выход элемента ИЛИ подключают к второму входу распределителя, один из выходов которого соединен с вертикальными шинами матричной индикаторной панели, о т л и ч ающе е с я тем, что, с целью повышения надежности устройства путем исключения ложного срабатывания и пропуска сигналов, оно содержит регистр, блок вычитания и блок сравнения, первые входы регистра и блока вычитания соединены с выходом аналого-цифрового преобразователя, второй вход регистра подключен к другому выходу распределителя, выход регистра подключен к второму входу блока вычитания, третий вход которого соединен с выходом коммутатора, выход блока сравнения соединен с вторым входом второго триггера, первый вход которого соединен с выходом блока вычитания, а второй вход является синхронизирующим входом устройства.
    1 115090
SU823517017A 1982-11-26 1982-11-26 Устройство дл отображени информации на экране матричной индикаторной панели SU1115090A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823517017A SU1115090A1 (ru) 1982-11-26 1982-11-26 Устройство дл отображени информации на экране матричной индикаторной панели

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823517017A SU1115090A1 (ru) 1982-11-26 1982-11-26 Устройство дл отображени информации на экране матричной индикаторной панели

Publications (1)

Publication Number Publication Date
SU1115090A1 true SU1115090A1 (ru) 1984-09-23

Family

ID=21037571

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823517017A SU1115090A1 (ru) 1982-11-26 1982-11-26 Устройство дл отображени информации на экране матричной индикаторной панели

Country Status (1)

Country Link
SU (1) SU1115090A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Гормон, Коннели. Проста система дл цифровой регистрации данных дл импульсного эксперимента по изучению химических реакций. Приборы дл научных исследований. 1972, № 8. 2. Авторское свидетельство СССР № 525977, кл. G 09 G 3/28, 1976 (прототип). *

Similar Documents

Publication Publication Date Title
US4183025A (en) Level indicating system
SU1115090A1 (ru) Устройство дл отображени информации на экране матричной индикаторной панели
US3768093A (en) Digital crt system for displaying a precessing waveform and its derivative
SU943826A1 (ru) Устройство дл индикации
SU1589310A1 (ru) Устройство дл отображени информации
SU970438A1 (ru) Устройство дл отображени информации
SU941900A1 (ru) Стробоскопический запоминающий осциллограф
SU930361A1 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
JPS55144552A (en) Device for discriminating acceptability of waveform
SU1629883A1 (ru) Устройство дл контрол логических блоков
SU1113841A1 (ru) Устройство дл отображени информации
SU1474730A1 (ru) Устройство дл отображени информации
SU736144A1 (ru) Устройство дл отображени информации
SU1030839A1 (ru) Устройство дл отображени информации
SU1095225A1 (ru) Устройство дл отображени информации
SU1129529A1 (ru) Осциллограф с матричным экраном
SU1610279A1 (ru) Цифровой регистратор повтор ющихс сигналов
SU930656A1 (ru) Многоканальный аналого-цифровой преобразователь
SU911577A1 (ru) Устройство дл регистрации аналоговых сигналов
SU596984A1 (ru) Устройство дл индикации
SU900197A1 (ru) Устройство регистрации формы периодических коротких сигналов
SU1179354A1 (ru) Устройство дл ввода и вывода информации
SU1339625A1 (ru) Устройство дл вывода графической информации
SU922820A1 (ru) Устройство для регистрации однократных процессов
SU1113842A2 (ru) Устройство дл отображени информации на газоразр дной индикаторной панели