SU1108617A1 - Способ адаптивной коррекции межсимвольных искажений и устройство дл его осуществлени - Google Patents
Способ адаптивной коррекции межсимвольных искажений и устройство дл его осуществлени Download PDFInfo
- Publication number
- SU1108617A1 SU1108617A1 SU823492249A SU3492249A SU1108617A1 SU 1108617 A1 SU1108617 A1 SU 1108617A1 SU 823492249 A SU823492249 A SU 823492249A SU 3492249 A SU3492249 A SU 3492249A SU 1108617 A1 SU1108617 A1 SU 1108617A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- multiplication
- output
- outputs
- Prior art date
Links
Landscapes
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
1. Способ адаптивной коррекции межсимвольиых искажений, основанный на задержке входного сигнала N раз, формировании копии импульсной характеристики, свертке с этой копией входных сигналов, задержанных N раз, формировании ошибки как разности между результатом свертки и оценки входного сигнала, о тличающийс тем, что, с целью повышени быстродействи , копию импульсной характеристики получают путем суммировани копии импульсной характеристики предыдущего шага с произведением ошибки и входных сигналов, задержанных N раз, при этом произведение ошибки нормировано величиной, обратно пропорциональной мощности входного сигнала. 2. Устройство дл осуществлени способа по п. 1, содержащее регистр сдвига, две группы блоков умножени , кажда из которых содержит N блоков умножени , первый накапливакгщий сумматор, первый и второй блоки пам ти, сумматор, пороговый блок и первый дополнительный блок умножени , при этом выходы регистра сдвига подключены к первым входам первой и второй группы блоков умножени , выходы первой группы блоков умножени подключены к входам первого накапливающего сумматора, выход которого подключен к первому входу сумматора и входу порогового блока, выход которого подключенк 8 второму входу сумматора, выход которого подключен к первому входу первого дополнительного блока умножени , к второму входу которого подключен выход первого блока паи ти , выходы второй группы блоков умножени подключены к входам второго блука пам ти, выходы которого подключены к вторым входам первой О СХ) группы блоков умножени , отличающеес тем, что введены о N квадраторов и последовательно соединенные второй накапливающий сумматор , делитель, второй дополнительный блок умножени , второй вход которого соединен с выходом первого дополнительного блока умножени , а выход подключен к вторым входам второй группы блоков умножени , при этом выходы регистра сдвига подключены к объединенным входам соответствующих квадраторов, выходы которых подключены к входам второго .накапливающего сумматора.
Description
1
Изобретение относитс к системам св зи и системам передачи данных в АСУ,
Иэвестен способ настройки адаптивного корректора, основанный на определении знака задержанного входного сигнала и знака сигнала ошибки , перемножении их, суммировании и настройке по знаку, полученному при суммировании упом нутых знаков, причем одновременно с определением знака задержанного входного сигнала и знака сигнала ошибки вьщел ют нулевые состо ни этих знаков и корректируют настройку по последнимfl
Однако известный способ не обеспечивает достаточной точности настройки , особенно в случае, когда передаютс сигналы нестационарных случайных процессов.
Наиболее близким по технической сущности к изобретению вл ютс способ адаптивной коррекции межсимвольных искажений, основанный на задержке входного сигнала N раз, формировании копии импульсной характеристики , свертке с этой копией входных сигналов, задержанных N раз, формировании ошибки как разности между результатом свертки и оценки входного сигнала, а также устройство адаптивной коррекции межсимвольных искажений, содержащее регистр сдвига, две группы блоков умножени , ка ща из которых содержит N блоков умножени , первый накагшивающий сумматор, первый и второй блоки пам ти, сумматор, пороговый блок и первый дополнительный блок умножени , при этом выходы регистра сдвига подключены к первым входам первой и второй группы блоков умножени , выходы первой группы блоков умножени подключены к входам первого накапливающего сумматора , выход которого подключен к первому входу сум 1атора и входу порогового блока, выход которого подключен к второму входу сумматора, вьпсод которого подключен к первому входу первого дополнительного-блока умножени , к второму входу которого подключен выход первого блока пам ти, выходы второй группы блоков умножени подключены к входам второго блока пам ти, выходы котброго подключены к вторым входам перво группы блоков умножени 2.
086172
Недостаток указанного технического решени - низка корректирующа способность, поскольку известные способ и устройство не позвол ют 5 следить за изменением полезной составл ющей нестационарного случайного процесса, передаваемого по каналам св зи.
Цель изобретени - повышение быст10 родействи .
Дл достижени цели согласно способу адаптивной коррекции межсимвольных искажений, основанному на задержке входного сигнала N раз, 15 формировании копии импульсной характеристики , свертке с этой копией входных сигналов, задержанных N раз, формировании ошибки как разности между результатом свертки и оценки 20 входного сигнала, копию импульсной характеристики получают путем суммировани копии импульсной характеристики предыдущего шага с произведением ошибки и входных сигналов, 2S задержанных N раз, при этом произведение ошибки нормировано величиной, обратно пропорциональной мощности входного сигнала, а в устройстве адаптивной коррекции межсимвольных 30 искажений, содержащем регистр сдвига , две группы блоков умножени , кажда из которых содержит N блоков умножени , первый накапливающий сумматор , первьй и второй блоки пам ти, сумматор, пороговый блок и первый дополнительный блок умножени , при этом выходы регистра сдвига подключены к первым входам первой и второй группы блоков умножени , выхое ды первой группы блоков умножени подключены к входам первого накапливающего сумматора, выход которого подключен к первому входу сумматора и входу порогового блока, вы5 ход которого подключен к второму входу сумматора, выход которого подключен к первому входу первого дополнительного блока умножени , к второму входу которого подключен выход первого блока пам ти, выходы второй группы блоков умножени подютючены к входам второго блока пам ти , выходы которого подключены к вторым входам первой группы блоков ум5 ножёни ,введены N квадраторов и пос-ледовательно соединенные второй накапливающ1й сумматор, делитель, второй дополнительный блок умножени . второй вход которого соединен с выходом первого дополнительного бло ка умножени , а выход подключен к вторым входам второй группы блоков умножени , при этом выходы регистра сдвига подключены к объединенным входам соответствующих квадраторов, выходы которых подключены к входам второго накапливающего сумматора. На чертеже приведена.структурна электрическа схема устройства адап тивной коррекции межсимвольных иска жений. Устройство содержит регистр 1 сдвига, две группы блоков умножени кажда из которых содержит N блоков умножени 2 и 3, N квадраторов 4, первый накапливающий сумматор 5, сумматор 6, пороговый блок 7, первый дополнительный блок умножени 8, первый блок пам ти 9, второй дополнительный блок умножени 10, вто рой накапливающий сумматор 11, делитель 12 и второй блок пам ти 13. Сущность предлагаемого способа заключаетс в том, что копи импуль ной характеристики, определенна на предьщущем шаге, суммируетс с приращением весовых коэффициентов. определ емых по выражению flW(jl AH-(j)) , где Л - коэффициент шага адаптации H(j)- матрица вторых производных случайных функцийЕ (J) H(j) X (j) XT(J) / (2) Обратной матрицы дл выражени ( 2)не существует, ттоскольку матриц H(j) Симметрическа . Поэтому вместо обращени необходимо воспользова с операцией псевдообращени матриц . Однако существукщие методы псевдообращени сложны в реализации Поэтому предлагаетс искать псевдообратную матрицу в виде ) H(j)/rt H(j) (3) где (j) X(j) X (j) - след мат рицы. Правильность вьфажени (3) нетрудно проверить по выражени м, характеризующим псевдообратную по Муру-Пенроузу матрицу. Подставл ( 3)в (1) и счита ) 2 (j) X (j), получим следующее выражение iW(j) 2 71 8(j) X (j)/ rx(j) X X (j)(4 где X(j) X (j) - след матрицы H(j) .- полна мощность входного сигнала Устройство, реализующее предлагаемьй способ, работает следующим образом. Выборки входного сигнала (или импульсные сигналы) поступают на вход регистра 1, в котором происходит задержка сигнала N раз. В результате на выходе регистра 1 формируетс вектор входного сигнала X (j) размерности NXI J. Вектор входного сигнала X (j) поступает на входы N блоков умножени 2, на вторые входы которых поступают сигналы, соответствующие импульсной переходной характеристике дл этого шага адаптации, полученных на предьщущем шаге, или начальные значени Wjj(j). Сигналы с выходов блоков умножени 2 поступают на входы первого накапливающего сумматора 5, на выходе которого получаетс выходной сигнал адаптивного корректора. Он получаетс как результат свертки копии импульсной переходной характеристики, полученной на предьщущем шаге адаптации с вектором входного сигнала У (j) W4j) X (j) . (5) Дл получени сигнала ошибки необходимо знать передаваемый сигнал , который в общем случае неизвестен . Б этом случае можно испапьзовать его оценку, котора может быть получена с помощью порогового блока 7. Сигнал ошибки формируетс в сумматоре 6, на входы которого поступают результаты свертки (5) и оценки входного сигнала, поступившей с выхода порогового блока 7, на вход которого поступает сигнал У(j) с выхода первого накапливающего сумматора 5. Получившийс сигнал ошибки используетс далее дл формировани копии импульсной переходной . характеристики. Сигнал ошибки поступает на первый вход первого дополнительного блока умножени 8, на второй вход которого поступает сигнал с выхода первого блока пам ти 9. Сигнал с выхода первого дополнительного блока умножени 8, соответствующий скал рной величине (j), поступает на второй вход второго дополнительного блока умножени 10. Одновременно происходит формирование величины, обратно пропорциональной мощности входного сигнала. В ,
Claims (2)
1. Способ адаптивной коррекции межсимвольных искажений, основанный на задержке входного сигнала N раз, формировании копии импульсной характеристики, свертке с этой копией входных сигналов, задержанных N раз, формировании ошибки как разности между результатом свертки и оценки входного сигнала, о тличающийся тем, что, с целью повышения быстродействия, копию импульсной характеристики получают путем суммирования копии импульсной характеристики предыдущего шага с произведением ошибки и входных сигналов, задержанных N раз, при этом произведение ошибки нормировано величиной, обратно пропорциональной мощности входного сигнала.
2. Устройство для осуществления способа по π. 1, содержащее регистр сдвига, две группы блоков умножения, каждая из которых содержит N блоков умножения, первый накапливающий сумматор, первый и второй блоки памяти, сумматор, пороговый блок и первый дополнительный блок умно жения , при этом выходы регистра сдвига подключены к первым входам первой и второй группы блоков умножения , выходы первой группы блоков умножения подключены к входам пер вого накапливающего сумматора, выход которого подключен к первому входу сумматора и входу порогового блока, выход которого подключен*к второму входу сумматора, выход которого подключен к первому входу первого дополнительного блока умножения, к второму входу которого подключен выход первого блока памяти, выходы второй группы блоков умножения подключены к входам второго блука памяти, выходы которого подключены к вторым входам первой группы блоков умножения, отличающееся тем, что введены N квадраторов и последовательно соединенные второй накапливающий сумматор, делитель, второй дополнительный блок умножения, второй вход которого соединен с выходом первого дополнительного блока умножения, а выход подключен к вторым входам второй группы блоков умножения, при этом выходы регистра сдвига подключены к объединенным входам соот- .накапливающего сумматора.
ветствующих квадраторов, выходы которых подключены к входам второго
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823492249A SU1108617A1 (ru) | 1982-09-17 | 1982-09-17 | Способ адаптивной коррекции межсимвольных искажений и устройство дл его осуществлени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823492249A SU1108617A1 (ru) | 1982-09-17 | 1982-09-17 | Способ адаптивной коррекции межсимвольных искажений и устройство дл его осуществлени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1108617A1 true SU1108617A1 (ru) | 1984-08-15 |
Family
ID=21029389
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823492249A SU1108617A1 (ru) | 1982-09-17 | 1982-09-17 | Способ адаптивной коррекции межсимвольных искажений и устройство дл его осуществлени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1108617A1 (ru) |
-
1982
- 1982-09-17 SU SU823492249A patent/SU1108617A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР № 639143, кл. Н 04 В 3/04, 1979. 2. Бизин А.Т., Губарев Б.П. и Крук И. Адаптивный цифровой корректор дискретных сигналов. Изв. ВУЗов СССР. Радиоэлектроника, т XIX, 1976, № 4, с. 48-53 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5894428A (en) | Recursive digital filter | |
EP0751653A2 (en) | FIR equalizer for data signals | |
JPH06188686A (ja) | 動的適応性等化器システム及び方法 | |
US4649335A (en) | Equipment for locating a signal reflection point in a transmission line | |
EP0111587B1 (en) | Method and apparatus for division operations | |
US4227160A (en) | Transversal type automatic equalizer | |
Butler et al. | Noniterative automatic equalization | |
US4397029A (en) | Least squares adaptive lattice equalizer | |
US3479458A (en) | Automatic channel equalization apparatus | |
US4145747A (en) | Method for establishing a tap coefficient of an adaptive automatic equalizer | |
SU1108617A1 (ru) | Способ адаптивной коррекции межсимвольных искажений и устройство дл его осуществлени | |
GB1256405A (en) | Adaptive delay line equaliser | |
KR950012821B1 (ko) | 디지탈 비순환형 필터 형태의 등화기를 갖는 vhf카 라디오 | |
US3740537A (en) | Modified integrate and dump filter | |
JP3132175B2 (ja) | モデム等化器の係数の適応法および適応回路 | |
SU964988A1 (ru) | Адаптивный гармонический корректор | |
RU198305U1 (ru) | Адаптивный цифровой фильтр для подавления нефлуктуационных помех | |
SU1427580A1 (ru) | Адаптивный корректор межсимвольной интерференции | |
US6003055A (en) | Digital filter interpolation circuit | |
SU650234A1 (ru) | Устройство адаптивной коррекции сигналов в дискретных каналах св зи | |
SU1166315A1 (ru) | Корректор | |
SU1190529A1 (ru) | Устройство коррекции межсимвольных искажений сигнала | |
SU1661969A1 (ru) | Цифровой фильтр с многоуровневой дельта-модул цией | |
SU1352659A1 (ru) | Устройство адаптивной коррекции сигнала | |
SU1184099A1 (ru) | Адаптивный компенсатор помех |