Изобретение относитс к электроизмерительной технике и может быть использовано при разработке измери- телей параметров импульсов. Известен измеритель параметров импульсов, содержащий расширитель импульсов, стабилизатор тока, дискри минатор интервалов, блок синхронизации , выходной блок и индикатор 1. Недостатком этого устройства вл етс ограниченность функциональных возможностей. - оно не позвол ет измер ть временные параметры импульсов Наиболее близким к изобретению по технической сущности вл етс измеритель параметров импульсов, содержащий три интегральных преобразовател импульсов, входы которых соединены с шиной входного сигнала, выход первого интегрального преобразовател соединен с первым входом блока вычитани , выход второго интег рального преобразовател - с вторым входом блока вычитани , первый выход третьего интегрального преобразовател - с первым входом второго анало гового запоминающего блока, а второй выход третьего интегрального преобра зовател - с первым входом блока синхронизации, первый выход которого соединен с вторыми входами первого и второго аналоговых запоминающих блоков, второй выход - с вторым входом первого аналого-цифрового преобразовател , третий выход - с вторым входом второго аналого-цифровогопреобразовател , а четвертый выход с третьим входом вычислительного блока, первый выход которого соединен с входом блока индикации и линией общего пользовани , второй вход с помощью информационной шины - с выходом второго аналого-цифрового преобразовател , первый вход с помощью информационной шины - с выходом первого аналого-цифрового преобразовател , вход которого соединен с выходом первого аналогового запоми нающего блока, выходом соединенного с выходом блока вычитани , причем выход второго аналогового запоминающего блока соединен с первым входом второго аналого-цифрового преобразовател 123. Недостатком этого устройства вл етс ограниченность функциональных возможностей - оно не обеспечивает возможности измерени длительностей фронта и среза, скорости нарастани фронта и скорости спадени среза импульсов. Цель изобретени - расширение функциональных возможностей путем обеспечени возможности измерени :длительностей фронта и среза, скорости нарастани фронта и скорости спадани среза импульсов. Поставленна цель достигаетс тем, что из 1еритель параметров импульсов , содержащий три интегральных преобразовател импульсов, входы которых соединены между собой, выход первого интегрального преобразовател соединен с первым входом -блока вычитани , выход второго интегрального преобразовател - с вторым входом блока вычитани , первый выход третьего интегрального преобразовател - с первым входом второго аналогового запоминающего блока, а второй выход третьего интегрального преобразовател - с первым входом блока синхронизаи ии , первый выход которого соединен с вторыми входами первого и второго аналоговых запоминающих блоков , второй выход - с вторым входом первого аналого-цифрового преобразовател , третий выход - с вторым входом второго аналого-цифрового преобразовател , а четвертый выход - с третьим входом вычислительного блока, первый выход которого соединен с входом блока индикации и линией.общего пользовани , второй вход с псмощью информационной шины - с выходс н вто- . рого аналого-цифрового преобразовател , первый вход с помощью информационной шины - с выходом первого аналого-цифрового преобразовател , первый вход которого соединен с выходом первого аналогового запоминающего блока, выходом соединенного с выходом блока вычитани , причем выход второго аналогового запоминающего влока соединен с первым входом второго аналого-ци зового преобразовател , снабжен дифференцирующим блоком, блоком временного согласовани , высокочастот№1М усилителем и блоке бланкировани , выход которого соединен с общей шиной, второй вход - с i. п тьал выходом блока синхронизации, а первый вход -.с входами интегральных преобразователей и выходом высокочастотного усилител , входом соединенного с входом блока временного согласовани и выходом дифференцирующего блока, первый вход которого соединен с шиной входного сигнала, а второй вход через информационную шину - с вторьо4 входсм первого интегрального преобразовател и четвертым входом - с вторым выходсм вычислительного блока, причем выход блока временного согласовани соединен с в,торым входом блока синхронизации. На чертеже представлена структурна электрическа схема предлагаемого устройства. Устройство состоит из дифференцирующего блока 1, блока 2 временного согласовани , высокочастотного (в.ч.| усилител 3, блока 4 бланкировани , первого, второго и третьего интегральных преобразователей (ИЛИ) 5,6 и 7 импульсов, блока 8 синхронизаци блока 9 вычитани , первого и второго аналоговых запоминающих блоков (АЗВ 10 и 11, первого и второго аналогоцифровых преобразователей (АЦП) 12 и 13, вычислительного блока 14 и блока 15 индикации. Входы ИПИ 5,6, и 7 соединены между собой, выход первого ИПИ 5 соединен с первым входом: блока 9 вычитани , выход второго ИПИ 6 с вторым входом блока 9 вычитани , первый выход третьего ИПИ 7 - с пер вым входом второго АЗБ 11, а второй выход третьего интегрального преобразовател 7 - с пёрвьш входом блока 8 синхронизации, первый выход которого соединен с вторыми входами первого и второго АЗБ 10 и 11, второй выход - с вторым входом, первого АЦП 12, третий выход - с вторым входом второго АЦП 13, а четвертый выход - с третьим входом вычислительн го блока 14, первый выход которого соединен с входом блока 15 индикации и линией общего пользовани , второй вход с помощью информационной шины с выходом второго АЦП 13, первый вхо с помощью информационной шины - с выходом первого АЦП 12, вход которого соединен с выходом первого АЗБ 10 выходом соединенного,с выходом блока 9 вычитани , причем выход второго АЗБ 11 соединен с первым входом второго АЦП 13. Выход блока 4 бланкировани соеди нен с общей шиной, второй вход - с п тым выходом блока В синхронизации а первый вход - с входами ИПИ 5,6 и 7 и выходом в.ч. усилител 3, входом соединенного с входом блока 2 согласовани и выходом дифференцирую щего блока 1, первый вход которого соединен с шиной входного сигнала, а второй вход с помощью информационной шины - с вторым входом первого ИПИ 5 четвертым входом - с вторым выходом вычислительного блока 14, причем выход блока 2 временного согласовани соединен с вторым входом блока 8 синхронизации. Устройство работает следующим образом. При подаче исследуемых импульсов непосредственно на входы интегральных преобразователей 5,6 и 7 на их выходах возникают расширенные импуль сы экспоненциальной формы с амплитудами Uc2 Jcj Амплитуда импульса на выходе блбка 9 вычитани равна и, и. -и uf t..5.W . -с-с, .2 на выходе ИПИ 7 где и , -tf, - амплитуда, длительность входных импульсов; 5(n«:t,2J - интегральные коэффициенты формы; W,6 - энерги , площадь импульсов . Амплитуды выходных импульсов блока 9 вычитани и ИПИ 7 запоминаютс в АЗБ 10 и 11, управл емых блоком 8 синхронизации, и поступают на входы АЦП 12 и 13. С выходов АЦП 12 и 13 информаци в коде подаетс на входы вычислительного блока 14. Запуск АЦП 12 и 13 осуществл етс сигналами блока 8 синхронизации после окончани выборки информации в АЗБ 10 и 11. После окончани формировани кодов в АЗБ 10 и 11 в блоке 8 синхронизации формируетс сигнал начала работы вычислительного блока 14, который обеспечивает нахождение отношений и. ;. с Sj i t где DO - обобщенна амплитуда импульсов; noi длительность импульсов, измеренна на уровне, определ емом из соотношени ,. Информаци об DO , -tfi , W и в поступает в блок 15 индикации. При подаче исследуемых импульсов на вход дифференцирующего блока 1 на его выходе возникают два импульса противоположной пол рности, причем длительности импульсов i и i измеренные на уровне oL , пропорционгшьны соответственно длительност м фронта -Ьф и среза исследуемых импульсов.Эти импульсы через в.ч. усилитель 3 поступают на ИПИ 5,6,и 7, где они расшир ютс . В случае необходимости измерени длительности фронта исследуемых импульсов выходной сигнсш блока 2 временного согласовани запускает блок 8 синхронизации, выходной сигнал которого включает блок 4, зак5 1вающий (бланкирующий) выход усилител 3 лишь после окончани первого продифференцированного импульса. Этот импульс поступает на входы ИПИ 5,6 и 7. йлчислительный блок 11 находит отношени г-П . где и - величина, пропорциональна ° .скорости нарастани фронта исследуемого импульса;- . длительность фронта исследуемого импульса. В случае .необходимости измерени длительности среза ис следуенллх импульсов блок 2 временного согласовани формирует импульс J на чало которого совпадает во времени с концом первого продифференцированного импул са. В исходном состо нии выход усилител 3 закрыт блоком 4 и открывает с лишь после окончани первого продифференцированного импульса. Второй продифференцированный импульс поступает на входа ИПИ 5,6,и 7. Вычислительный блок находит отношени N-UO ; 4где - величина пропорциональна скорости спадани исследу .емого импульса; -t(.p - длительность среза исследуемых импульсов.. информаци о размерност х измер емых величин поступает в вычислительный блок 14 с второго выхода дифференцирующего блока 1 по информацион- . ной шине. По этоЛ же шине передаютс сигналы, измен ющие структурную схему блока 1. При измерении обобщенной амплитуды и длительности импульсов, энергии и площади импульса блок 1 вл етс ступенчатым аттенюатором, определ ющим пределы измер емых ве .личин. Блоки 2 и 4 при этом не рабо|тают . Предлагаемое устройство обеспечивает не только измерение обобщенной амплитуды и длительности импульсов , энергии иплощещй импульса, но и измерение длительностей фронta и среза импульсов, скорости на растани фронта импульсов и скорости спадени среза имИульсов.