SU1097996A1 - Многофункциональный модуль - Google Patents

Многофункциональный модуль Download PDF

Info

Publication number
SU1097996A1
SU1097996A1 SU833562178A SU3562178A SU1097996A1 SU 1097996 A1 SU1097996 A1 SU 1097996A1 SU 833562178 A SU833562178 A SU 833562178A SU 3562178 A SU3562178 A SU 3562178A SU 1097996 A1 SU1097996 A1 SU 1097996A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
module
output
input
modulo
Prior art date
Application number
SU833562178A
Other languages
English (en)
Inventor
Александр Николаевич Семашко
Дмитрий Андреевич Безмен
Александр Васильевич Святкин
Мечислав Альбинович Ментюк
Original Assignee
Минское Высшее Инженерное Зенитное Ракетное Училище
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минское Высшее Инженерное Зенитное Ракетное Училище filed Critical Минское Высшее Инженерное Зенитное Ракетное Училище
Priority to SU833562178A priority Critical patent/SU1097996A1/ru
Application granted granted Critical
Publication of SU1097996A1 publication Critical patent/SU1097996A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

МНОГО 1)УККВДОНАЛЬНЫЙ МОДУЛЬ, содержащий два элемента сложени  по модулю два и первый элемент И, причем первый и второй входы модул  подключены к входам первого элемента сложени  по модулю два, выход которого подключен к первому входу первого элемента И, отличающийс  тем, что, с целью расширени  области применени  за счет возможности реализации всех бесповторных функций п ти переменных, модуль содер &т дополнительные элементы И и ИЛИ, причем третий вход модул  подключен ко второму входу первого элемента И, выход которого подключен к первому входу первого элемента ИЛИ, второй вход которого подключен к выходу второго элемента И, входы которого подключены к первому и второмУ входам модул  соответственно, четвертый, п тый и шестой входы которого подключены ко входам третьего элемента И соответственно, выход которого подключен к первым входам второго элемента сложени  по модулю два и четвертого элемента И, вторые входы которых йодключены к выходу первого элемента ИЛИ, седьмой и восьмой входы модул  подключены ко входам п того элемента И, i выход которого подключен к первому входу второго элемента ИЛИ, второй (Л вход которого подключен к выходу третьего элемента ИЛИ, входы которого подключены к выходам четвертого и шестого элементов И соответственно , входы которого подключены к выходу второго элемента сложени  по модулю два и к дев тому входу модул  соответственно, пр мой и инсо версный выходы второго элемента ИЛИ v| подключены к пр мому и инверсному со со выходам модул  соответственно. 05

Description

Изобретение относитс  к вычислительной технике и микроэлектронике и предназначено дл  реализации всех бесповоротных функций п типеременных , включа  скобочные виды этих функций, может быть использова при построении специализированных устройств вычислительной техники. Известен логический модуль дл  реализации бесповоротных функций п типеременньк, содержащий логические элементы И, ИЛИ, НЕ П, Однако известный модуль обладает сложной конструкцией и низким быстр действием. Наиболее близким к предлагаемому по технической сущности  вл етс  логический модуль, выполн ющий функ ции сумматора-вычитател , содержащий элементы сложени  по модулю два равнозначности и И, причем первые два входа модул  подключены ко входам первого элемента сложени  по мо дулю два, выход которого подключен первому входу элемента И, выход кот рого подключен к первому входу второго элемента сложени  по модулю дв второй вход которого подключен к управл ющему входу модул , третий и первый входы которого подключены к входам первого элемента равнознач ности соответственно, выход второго элемента сложени  по модулю два  вл етс  выходом модул , выход первог элемента равнозначности подключен ко второму входу элемента Ник пер вому входу второго элемента равнозначности , второй вход которого под ключен ко второму входу модул  2. Однако известный модуль характеризуетс  невозможностью реализации всех бесповторных функций п ти переменных в базисе И, ИЛИ,НЕ, включа  скобочные формулы, сложностью алгоритма настройки и узкими схемотехническими возможност ми. Целью изобретени   вл етс  расширение области применени  модул  за счет возможности реализации всех бесповториых функций п ти переменных . Поставленна  цель достигаетс  тем, что многофункциональный модуль содержа1ций два элемента сложени  по модулю два и первый элемент И, причем первый и второй входы модул  подключены к входам первого элемента сложени  по модулю два, выход которого подключен к первому входу первого элемента И, модуль содержит дополнительные элементы И и ИЛИ, при чем третий выход модул  подключен ко второму входу первого элемента И, выход которого подключен к первому входу первого элемента ИЛИ, вто- . рой вход которого подключен к выхо второго элемента И. входы ко1 срого подключены к первому и второму входам модул  соответственно, четвертый , п тый и шестой входы которого подключены к входам третьего элемента И соответственно, выход которого подключен к первым входам второго элемента сложени  по модулю два и четвертого элемента И, вторые входы которых подключены к выходу первого элемента ИЛИ, седьмой и восьмой входы модул  подключены ко входам п того элемента И, выход которого подключен к первому входу второго элемента ИЛИ, второй вход которого подключен к выходу третьего элемента ИЛИ, входы которого подключены к.выходам четвертого и шестого элементов И соответственно, входы которого подключены к выходу второго элемента слосложени  по модулю два и к дев тому входу модул  соответственно, пр мой и инверсный выходы второго элемента ИЛИ подключены к пр мому и к инверсному выходам модул  соответственно . На чертеже представлена функциональна  схема многофункционального модул . Устройство содержит входы модул  1-9, элементы И 10-15, элементы сложени  по модулю два (М2) 16-17, элементы ИЛИ 18-20, пр мой выход модул  2 1 , инверсный выход модул  22. Многофункциональный модуль функционирует следующим образом. В статическом состо нии на входы модул  сигналы не подаютс . В динамике на входы модул  1-7 подаютс  входные перемейные и константы О и 1, а на входы 8 и 9 только константы О и 1. При этом в соответствии с конкретным набором входных сигналов с выхода 21 снимаетс  пр мое значение бесповторной логической функции , а с выхода 22 модул  ее отрицг ние . Этот факт обуславливает реализацию всех типов бесповторных функций п ти переменных, так как они  в л ютс  взаимоинверсными. Наборы входных переменных, которые следует подать на входы 1-9 модул  дл  обеспечени  реализации все типов бесповторных функций п ти переменных , представлены в таблице. Дл  реализации других бесповторных функций, вытекающих из представ ленных в таблице типовых, необходим на входах модул  мен ть переменные местами и осуществл ть их инвертиро вание. Так, например, дл  получени  на выходе 21 модул  функции х1 хЗ х4 у х2 у х5 (см функцию х1 х2 хЗ у х4 х5 в таблице) на входы 1-9 модул  необходимо подать следующий набор переменных х1, хЗ, х4, х2, 1, х5, 1, 0,1. Рассмотрим функционирование многофункционального модул  на конкрет ном примере. Пусть требуетс  реализовать логическую бесповторную функцию п ти переменных х1 х2 хЗ (х4 у х5). Дл  этого в соответствие с таблицей на входы 1-9 модул  следует подать х1, х2, хЗ, х4, х5, -, 1,0 (знак со ответствует любой переменной или ко станте) . Так как на один из входов элемен та И 15 подаетс  О (сигнал на входе 9), то с выхода схемы ИЛИ 19 сни маетс  х1 х2 хЗ (х4 у х5), а так как элемент И 12 закрыт сигналом по входу 6,то с пр мого выхода 21 элемента ИЛИ 20 снимаетс  .функци  х1 х2 хЗ (х4 у х5), а с инверсного выхода 22 - ее инверси  (х1 у х2 у хЗ) х4 х5. Аналогичным образом данный модуль реализует остальные функции, указанные в таблице. Таким образом, предлагаемый многофункциональный модуль реализует все типы бесповторных логических функций п ти переменных. Дл  сравнени  модул  с образцами , выпускаемыми отечественной промьшшенностью , в качестве базового элемента выбрана микросхема К1ЛР334. Однако и данна  микросхема не позвол ет самосто тельно реализовать функции модул , требуетс  расширение по ИЛИ, т.е. объединение таких микросхем в сеть, что влечет усложнение структуры и рост числа входов (более 9). Данньй многофункциональный модуль целесообразно реализовать на основе интегральной технологии и использовать в качестве дополнительного в сери х интегральных микросхем. Кроме того, его можно использовать при создании микросхем большой степени интеграции, что обеспечивает упрощение их конструкции, сокращение числа внешних выводов (вследствие повышенных функциональных возможностей ) . 5

Claims (1)

  1. МНОГОФУНКЦИОНАЛЬНЫЙ МОДУЛЬ, содержащий два элемента сложения по модулю два и первый элемент И, причем первый и второй входы модуля подключены к входам первого элемента сложения по модулю два, выход которого подключен к первому входу первого элемента И, отличающийся тем, что, с целью расширения области применения за счет возможности реализации всех бесповторных функций пяти переменных, модуль содеря&т дополнительные элементы И и ИЛИ, причем третий вход модуля подключен ко второму входу первого элемента И, выход которого подключен к первому входу первого элемента ИЛИ, второй вход которого подключен к выходу второго элемента И, входы которого подключены к первому и второму входам модуля соответственно, четвертый, пятый и шестой входы которого подключены ко входам третьего элемента И соответственно, выход которого подключен к первым входам второго элемента сложения по мо дулю два и четвертого элемента И, вторые входы которых Подключены к выходу первого элемента ИЛИ, седьмой и восьмой входы модуля подключены ко входам пятого элемента И, выход которого подключен к первому входу второго элемента ИЛИ, второй вход которого подключен к выходу третьего элемента ИЛИ, входы которого подключены к выходам четвертого и шестого элементов И соответственно, входы которого подключены к выходу второго элемента сложения по модулю два и к девятому входу модуля соответственно, прямой и инверсный выходы второго элемента ИЛИ подключены к прямому и инверсному выходам модуля соответственно.
    С© м с© с©
SU833562178A 1983-03-09 1983-03-09 Многофункциональный модуль SU1097996A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833562178A SU1097996A1 (ru) 1983-03-09 1983-03-09 Многофункциональный модуль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833562178A SU1097996A1 (ru) 1983-03-09 1983-03-09 Многофункциональный модуль

Publications (1)

Publication Number Publication Date
SU1097996A1 true SU1097996A1 (ru) 1984-06-15

Family

ID=21052964

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833562178A SU1097996A1 (ru) 1983-03-09 1983-03-09 Многофункциональный модуль

Country Status (1)

Country Link
SU (1) SU1097996A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельстЕО СССР № 746500, кл. G 08 F 7/00, 1979 г. 2. Мищенко В.А, и др. Многофункциональные автоматы и элементна база цифровых ЭВМ. М., Радио и св зь, 1981, с. 50v рис. 3.4 (прототип). *

Similar Documents

Publication Publication Date Title
US5281865A (en) Flip-flop circuit
KR940002710A (ko) 일반적인 입출력 포트의 인터럽트 장치
KR880008536A (ko) 반도체 논리회로
US5448597A (en) Clock signal switching circuit
KR960042413A (ko) 데이터 처리 시스템
US5212411A (en) Flip-flop circuit having cmos hysteresis inverter
SU1097996A1 (ru) Многофункциональный модуль
KR960012016A (ko) 신호 변환 장치를 갖고 있는 어드레스 입력버퍼
JPS6059814A (ja) プログラマブル遅延回路およびこれを用いた半導体集積回路装置
US5208487A (en) RS flip-flop
KR100209218B1 (ko) 가변 주파수 클럭 발생회로
SU1100618A1 (ru) Многофункциональное устройство
KR100404230B1 (ko) 반도체 기억 소자의 테스트 모드의 제어 회로
RU2020555C1 (ru) Многофункциональный логический модуль
SU1633488A1 (ru) Пороговое логическое устройство
KR950010943B1 (ko) 마이크로 콘트롤러의 입출력 제어회로
SU1277085A1 (ru) Многофункциональный логический модуль
SU330543A1 (ru) Устройство пересчета на два на потенциальных элементах
SU1746515A1 (ru) Апериодический многофункциональный триггер
SU1269120A1 (ru) Многофункциональный логический модуль
SU1649552A2 (ru) Устройство дл адресации блоков пам ти
JPH02207312A (ja) クロック発生回路
SU1603367A1 (ru) Элемент сортировочной сети
SU1587486A1 (ru) Устройство дл вычислени симметрических булевых функций
KR960038988A (ko) 반도체메모리소자의 어드레스버퍼