SU1095361A2 - Формирователь импульсов - Google Patents
Формирователь импульсов Download PDFInfo
- Publication number
- SU1095361A2 SU1095361A2 SU823399886A SU3399886A SU1095361A2 SU 1095361 A2 SU1095361 A2 SU 1095361A2 SU 823399886 A SU823399886 A SU 823399886A SU 3399886 A SU3399886 A SU 3399886A SU 1095361 A2 SU1095361 A2 SU 1095361A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- capacitor
- time
- resistor
- resistors
- Prior art date
Links
Landscapes
- Inverter Devices (AREA)
Abstract
ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ по авт.св. № 549877, отличающийс тем, что, с целью расширени области применени путем обеспечени возможности регулировки соотношени длительностей выходных импульсов, в него введены второй врем задающий конденсатору два дополнительных диода и четыре резистора, причем первый вывод второго врем задающего конденсатора соединен с нулевым выходом RS-триггера, а второй - с точкой соединени трех резисторов, первьй и второй из которых вторыми выводами через соответствующие дополнительные диоды подключены к шинам управл ющего напр жени , второй вывод третьего резистора подключен к первому выводу первого врем задающего конденсатора, второй вывод четвертого резистора к единичному выходу Р9-триггера, а первый вывод - к первому выводу первого врем задающего конденсатора. сл с: со СП сс О)
Description
Изобретение относитс к импульсно технике и может быть использовано в устройствах автоматики.
По основному авт.св. № 549877 известен формирователь импульсов, содержащий R5 -триггер, диод, врем задающий конденсатор и инвертор с управл ющими входами, выполненный на логи еском элементе 2И-2И-2И-ИЛИ-НЕ, а один из входов логического элемента 2И-2И-2И-ИЛИ-НЕ объединен и подключен к аноду диода и к одному из выводов врем задающего конденсатора,а вторые управл ющие входы элементов 2И логического элемента 2И-2И-2И-ИЛИ-НЕ, кроме одного, подключены соответственно к двум шинам управлени , при этом другой вывод врем задающего конденсатора подключен к шине нулевого потенциала C11Недостаток таких устройств - низкие функциональные возможности из-за того, что в них соотношение длительностей формируемых импульсов не регулируетс и вл етс посто нной величиной.
Цель изобретени - расширение области применени путем обеспечени возможности регулировки соотношени длительностей выходных импульсов.
Цель достигаетс тем, что в формирователь импульсов, содержащий R5триггер , диод, врем задающий конденсатор и инвертор с управл ющими входми , выполненный на логическом элементе 2И-2И-2И-Ш1И-НЕ, а каждьй из двух входов логического элемента 2И-2И-2ИШ1И-НЕ объединен и подключен к аноду диода и к одному из выводов врем задающего конденсатора, а управл ющие входы, кроме одного, подключены соответственно к двум шинам управлени , введены второй врем задающий конденсатор , два дополнительных диода и четыре резистора,причем первый вывод второго врем задающего конденсатора соединен с нулевым выходом R5-триггера , а второй - с точкой соединени трех резисторов, первый и второй из которых вторыми выводами через соответствующие дополнительные диоды подключены к шинам управл ющего напр жени , второй вывод третьего резистора подключен к первому выводу первого врем задающего конденсатора, а второй вывод четвертого резистора к единичному выводу первого врем задающего конденсатора, второй вывод четвертого резистора - к единичному
выходу RS-триггера, а первый вывод к первому выводу первого врем задающего конденсатора.
На фиг.1 изображе {а принципиальна схема формировател импульсов; на фиг.2 - временные диаграммы, по сн ющие его работу.
Формирователь импульсов содержит р5-триггер 1, выполненный на элементах 2 и 3 НЕ-ИЛИ, инвертор 4 на элементе 2И-2И-2И-ИЛИ-НЕ, первый и второй 5 и 6 врем задающие конденсаторы, диоды 7, 8 и 9, резисторы 10, 11, 12 и 13, шины 14 и 15 управл ющего напр жени , выходную шину 16 и входную шину 17.
Два входа инвертора 4 подключены к шинам управл ющего напр жени 14 и 15, остальные объединены и подключены к врем задайщему конденсатору 6, резистору 12 и аноду диода 9, катод которого подключен к единичному выходу триггера 1. Шины 14 и 15 через последовательно соединенные диод 7 и резистор 10, диод 8 и резистор 11 подключены к первой обкладке первого врем задающего конденсатора 5, втора обкладка которого соединена с нулевь1м выходом триггера 1 и с выходной шиной 16.
Второй вывод резистора 12 и резистор 13 подключены к первой обкладке первого врем задающего конденсатора 5.
Второй вывод резистора 13 подключен к единичному выходу триггера 1, единичньй вход которого подключен к входной шине 17, а нулевой - к выходу инвертора 4.
Формирователь работает следующим образом.
В исходном состо нии на входной шине 17 присутствует уровень логической единицы. Пусть на шинах 14 (фиг.2а,,б) и 15 (фиг. 26) присутствуют также уровни управл ющих напр жений; на выходе элемента 2 НЕ-ИЛИ уровень логического нул , а на выходе элемента 3 НЕ-ИЛИ - логической единицы. Второй врем задающий конденсатор 6 зар жен входными токами инвертора 4 до напр жени , равного падению напр жени на диоде 9.
Врем задающий конденсатор 5 зар жен до напр жени , величина которого определ етс соотношением номиналов резисторов 12 и 13 и резисторов 10 и 11. При поступлении на входную шину 17 уровн логического нул (фиг. 2в) триггер 1 переключаетс и на выходах элементов 2 и 3 НЕ-ИЛИ формируетс соответственно уровень логической единицы (фиг. 2г) и логического нул (фиг. 2д). Диод 9 запираетс . Напр жение на врем задающем конденсаторе 5 измен ет свою пол рность (фиг. 2е), и последний начинает перезар жатьс . Ток перезар да складываетс .из токов, протекающих через резисторы 10, 11, 12 и 13. При этом ток, протекающий через резистор 12, складываетс из- вх&дного тока инвертора 4 и тока разр да врем задающего конденсатора 6. Врем задающий конденсатор 6 начинает разр жатьс (фиг. 2ж) и разр жаетс до тех пор, пока разность напр жений на врем задающих конденсаторах 5 и 6 не сравн етс с величиной падени напр жени на резисторе 12, создаваемого входным током инвертора 4, после чего врем задающий конденсатор 6 начинает зар жатьс . При этом, если посто нна времени зар да конденсатора 5 меньше посто нной времени конденсатора 6, то через некоторый промежуток времени напр жени на них выравниваютс , после чего ток, протекающий через резистор 12, мен ет свое направление. Это изменение направлени тока через резистор 12 означает изменение посто нных времени зар да конденсаторов 5 и 6. Посто нна времени зар да конденсатора 5 при этом увеличиваетс , так как часть его зар дного тока начинает ответвл тьс через резистор 12, а посто нна времени зар да конденсатора 6 уменьшаетс , так как последний зар жаетс дополнительным током, протекающим через резистор j12. При этом посто нна времени зар да конденсатора 5 остаетс меньшей посто нной времени зар да конденсатора 6, благодар чему напр жение на конденсаторе 5 возрастает быстрее чем на конденсаторе 6, что приводит к увеличению тока через резистор 12. Этот увеличивающийс по мере зар да
инвертора 4 ответвл етс в цепь источника нулевого уровн - и конденсатор 6 зар жаетс входными токами только двух элементов 2И инвертора 4. Соответственно врем задающий конденсатор
5зар жаетс через резистор 13 и резистор 10. В результате этого выходной импульс, формируемый на выходной шине 16, оказываетс длиннее. При этом регулировкой резистора 10 можно в определенных пределах регулировать длительность выходного импульса при сохранении достаточной крутизны нарастани напр жени на врем задающем
конденсаторе 6 в точке срабатывани инвертора 4. Если уровень логического нул подаетс на обе шины 14 (фиг.2а) и 15 .(фиг. 26) управл ющего напр жени , то входные токи с двух соответ0 ствующих элементов 24 инвертора 4 ответвл ютс в цепи источников нулевого уровн и врем задающий конденсатор
6зар жаетс входным током только одного элемента 24 инвертора 4, а врем 5 задающий конденсатор 5 - через резистор 13, регулировкой которого можно также регулировать длительность выходного импульса.
Таким образом, данный формирова0 тель импульсов позвол ет регулировать длительность формируемых импульсов. конденсаторов 5 и 6 ток компенсирует уменьше1те зар дйого тока конденсатора 6, поступающего из входной цепи инвертора 4. Зар д врем задающих конденсаторов 5 и 6 продолжаетс до тех пор, пока напр жение на последнем из них не достигнет величины порогового напр жени инвертора 4, после чего инвертор переключаетс и на его выходе по вл етс уровень логической единицы. На выходе элемента 3 НЕ-ИЛИ по вл етс уровень логической единицы и процесс формировани импульса заканчиваетс . При поступлении на входную шину 17 уровн логической единицы, формирователь возвращаетс в исходное состо ние. Если на шину 14 (фиг. 2а) подаетс уровень логического нул , то входной ток с соответствующего элемента 2И .
и.г
Claims (1)
- ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ по авт.св. № 549877, отличающийс я тем, что, с целью расширения области применения путем обеспечения возможности регулировки соотношения длительностей выходных импульсов, в него введены второй времязадающий конденсатор; два дополнительных диода и четыре резистора, причем первый вывод второго времязадающего конденсатора соединен с нулевым выходом RS-триггера, а второй - с точкой соединения трех резисторов, первый и второй из которых вторыми выводами ' через соответствующие дополнительные диоды подключены к шинам управляющего напряжения, второй вывод третьего резистора подключен к первому выводу первого времязадающего конденсатора, второй вывод четвертого резистора к единичному выходу RS-триггера, а первый вывод - к первому выводу' первого времязадающего конденсатора. 'Фиг.11095361 ϊ
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823399886A SU1095361A2 (ru) | 1982-02-23 | 1982-02-23 | Формирователь импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823399886A SU1095361A2 (ru) | 1982-02-23 | 1982-02-23 | Формирователь импульсов |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU549877 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1095361A2 true SU1095361A2 (ru) | 1984-05-30 |
Family
ID=20998528
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823399886A SU1095361A2 (ru) | 1982-02-23 | 1982-02-23 | Формирователь импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1095361A2 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU206374U1 (ru) * | 2021-03-10 | 2021-09-08 | Акционерное общество «Информационные спутниковые системы» имени академика М.Ф. Решетнёва" | Формирователь импульсов |
-
1982
- 1982-02-23 SU SU823399886A patent/SU1095361A2/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР № 549877, кл. Н 03 К 3/284, 28.08.75 (прототип). * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU206374U1 (ru) * | 2021-03-10 | 2021-09-08 | Акционерное общество «Информационные спутниковые системы» имени академика М.Ф. Решетнёва" | Формирователь импульсов |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4455587A (en) | Electronic control circuit for the formation of a monostable switching behavior in a bistable relay | |
SU1095361A2 (ru) | Формирователь импульсов | |
US4429235A (en) | Input stage for an ignition control circuit | |
SU1309261A1 (ru) | Генератор импульсов с программируемой скважностью | |
SU425334A1 (ru) | Формирователь импульсов | |
SU817984A1 (ru) | Одновибратор | |
SU884113A1 (ru) | Формирователь импульсов сброса | |
SU1448387A1 (ru) | Генератор импульсов | |
SU1705983A1 (ru) | Устройство дл управлени преобразователем посто нного напр жени | |
SU1757087A1 (ru) | Формирователь импульсов | |
SU570190A1 (ru) | Формирователь импульсов | |
SU712278A1 (ru) | Система электроснабжени вагонов | |
SU613495A1 (ru) | Формирователь длительности импульса | |
SU1026288A1 (ru) | Многофазный генератор импульсов | |
SU1325636A1 (ru) | Стабилизированный преобразователь посто нного напр жени | |
SU996125A1 (ru) | Устройство дл сварки переменным током со стабилизацией горени дуги | |
SU1224984A1 (ru) | Управл емый генератор импульсов | |
SU692071A2 (ru) | Формирователь импульсов | |
SU961122A1 (ru) | Устройство дл задержки импульсов | |
SU1015478A1 (ru) | Электропривод посто нного тока | |
SU768674A1 (ru) | Устройство дл автоматического управлени током т говых двигателей электроподвижного состава | |
SU729751A1 (ru) | Зар дно-разр дное устройство | |
SU635620A1 (ru) | Реле времени | |
SU585590A1 (ru) | Генератор импульсов | |
SU549877A1 (ru) | Формирователь импульсов |