SU1095197A1 - Устройство дл перемножени напр жений - Google Patents

Устройство дл перемножени напр жений Download PDF

Info

Publication number
SU1095197A1
SU1095197A1 SU833567219A SU3567219A SU1095197A1 SU 1095197 A1 SU1095197 A1 SU 1095197A1 SU 833567219 A SU833567219 A SU 833567219A SU 3567219 A SU3567219 A SU 3567219A SU 1095197 A1 SU1095197 A1 SU 1095197A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
current
resistor
input
effect transistor
Prior art date
Application number
SU833567219A
Other languages
English (en)
Inventor
Игорь Петрович Савлевич
Сергей Владимирович Кольцов
Александр Абрамович Рывкин
Геннадий Анатольевич Якименко
Original Assignee
Могилевский Машиностроительный Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Могилевский Машиностроительный Институт filed Critical Могилевский Машиностроительный Институт
Priority to SU833567219A priority Critical patent/SU1095197A1/ru
Application granted granted Critical
Publication of SU1095197A1 publication Critical patent/SU1095197A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ПЕРЕМНОЖЕНИЯ ВАПРЯЖЕНИЙ, содержащее первый и второй токозадающие транзисторы п-р-п типа; -элемент с регулируемым сопротивлением , выполненный в виде первого управл емого полевого транзистора , исток которого соединен с шиной нулевого потенциала, а сток  вл етс  выходом устройства и подключен к коллектору первого токозадающего транзистора, эмиттер которого  вл ет с  входом первого сигнала - сомножител , а база соединена с первым выводом токоограничивающего резистора, база второго токозадающего транзистора соединена с первым выводом второго токоограничительного резистора, а коллектор соединен с первым выводом первого масштабирующего резистора, отличающеес  тем, что,с целью повышени  точности перемножени , в него введены дополнительный элемент с регулируемым сопротивлением , выполненный в виде второго управл емого полевого транзистора, первый и второй операционные усилители , второй, третий и четвертый масштабирующие резисторы, причем вторые выводы первого и второго токоограничительных резисторов, неинвертирующие входы первого и второго операционных усилителей и исток второго управл емого полевого транзистора подключены к шине нулевого потенциала , а затвор первого управл емого полевого транзистора, сток которого соединен с коллектором второго токо-задающего транзистора, эмиттер которого подключен к отрицательной шине щ питани / второй вывод первого масшта (Л бирующего резистора подключен к инвертирук цему входу первого операционного усилител , выход которого через второй масштабирующий резистор соединен с iинвертирующим; входом вто-S рого операционного усилител , выход которого подключен к затвору второго управл емого полевого транзистора, х между инвертирующим входом и выходом первого операционного усилител  сд включен третий масштабирующий резистор , к инвертирующему входу второго операционного усилител  подключен со первый вывод четвертого масштабирующего резистора, второй вывод которого  вл етс  входом второго сигналасомножител .

Description

Изобретение относитс  к электрическим вычислительным устройствам и может быть использовано в аналоговых гычислительных машинах. Известно устройство дл  умножени  напр жений, содержащее усилительный блок, неинвертирующий вход которого через основной элемент с управл емой проводимостью соединен с первым выхо дом усилительного блока, инвертирующий вход которого подключен к первому выходу устройства, вход парафазного усилител  подключен к первому источнику напр жени -сомножител , фазораспределительный элемент, допол нительные элементы с управл емой про водимостью на полевых транзисторах, усилительный блок, неинвертирующий вход которого через дополнительный элемент с управл емой проводимостью соединен с первым выходом парафазног усилител  . Недостатками известного устройств дл  перемножени  напр жений  вл ютс  многоэлементность и мала  точность. Наиболее близким к предложенному  вл етс  известное устройство дл  пе ремножени  напр жений, содержащее токозадающий транзистор п-р-п типа, управл емый полевой транзистор затвор которого  вл етс  входом первого сигнала-сомножител , дополнительный токозадающий транзистор р-атипа , первый, второй и третий токоог раничйтельные резисторы, первые выводы первого и второго токоограничительных резисторов и эмиттер токозадающего транзистора объединены и  вл ютс  входом второго сигнала-сомног жител , вторые выводы первого и второго токоограничительных резисторов соединены соответственно с базой и коллектором дополнительного токозадающего транзистора, эмиттер которого соединен с шиной нулевого потенциала и истоком управл емого полевого транзистора, сток которого  вл етс  выходом устройства и подключен к коллектору токозадающего транзисто ра, база которого через третий токог раничительный резистор соединена с вторьм выводом второго токоограничительного резистора ц . Недостатком этого устройства  вл  етс  низка  точность перемножени , Цель изобретени  - повышение точн сти перемножени . Цель достигаетс  тем, что в устройство дл  перемножени  напр жений, содержащее первый и второй токозадаю щие транзисторы п-р.гп, типа, элемент с регулируемьш сопротивлением, выпол ненным в виде первого управл емого полевого транзистора, исток которого соединен с шиной нулевого потенциала , а сток  вл етс  выходом устройства и подключен к коллектору первого токозадагацего транзистора, эмиттер которого  вл етс  входом первого сигнала-сомножител , а база ;соединена с первым выводом первого токоограничительного резистора, база вто| )ого токозадающего транзистора соединена с первым выводом второго токоограничительного резистора, а коллектор соединен с перрым выводом первого масштабирующего резистора, введены дополнительный элемент с регулируемым сопротивлением, выполненным в виде второго управл емого полевого транзистора, первый и второй операционные усилители, второй, третий и, четвертый масштабирующие резисторы, причем вторые выводы первого и второго токоограничительных резисторов, неинвертирующие входы первого и второго операционных усилителей и исток второго управл емого полевого транзистора подключены к шине нулевого потенциала, а затвор первого управл емого полевого транзистора соединен с затвором второго управл емого полевого транзистора, сток которого соединен с коллектором второго токозадающего транзистора, эмиттер которого подключен к отрицательной шине питани , второй вывод первого масштабирующего резистора подключен к инвертирующему входу первого операционного усилител ,выход которого через второй масштабирующий резистор соединен с инвертирующим входом второго операционного усилител , выход которого подключен к затвору второго управл емого полевого транзистора, между инвертирующим входом и выходом первого операционного усилител  вклюг чей третий масштабирующий резистор, к инвертирующему входу второго операционного усилител  подключен первый вывод четвертого масштабирующего резистора , второй вывод которого  вл етс  входом второго сигнала-сомножител : . На чертеже изображена функциональнал схема предложенного устройства дл  перемножени  напр жений где обоз; начены первый токозадающий транзистор 1, первой управл емый полевой транзистор 2 первый и второй операционные усилители 3 и.4, второй токозадающий транзистор 5, первый токоограничительный резистор 6, второй полевой управл емый транзистор 1, первый и второй масштабирующие резисторы 8 и 9, второй токоограничительный резистор 10, третий масштабирующий резистор 11, вход первого сигнала-сомножител  12, четвертый масштабирующий резистор 13, вход второго сигнала-сомножител  14, выход 15 устройства , отрицательнал шина питани  16, шина нулевого потенциала 17. Устройство дл  перемножени  напр жений работает следующим образом.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ПЕРЕМНОЖЕНИЯ НАПРЯЖЕНИЙ, содержащее первый и второй токозадающие транзисторы п-р-п типа; элемент с регулируемым сопротивлением, выполненный в виде первого управляемого полевого транзистора, исток которого соединен с шиной нулевого потенциала, а сток является выходом устройства и подключен к коллектору первого токозадающего транзистора, эмиттер которого является входом первого сигнала - сомножителя, а база соединена с первым выводом токоограничивающего резистора, база второго токозадающего транзистора соединена с первым выводом второго токоограничительного резистора, а коллектор соединен с первым выводом · первого масштабирующего резистора, отличающее ся тем, что,с целью повышения точности перемножения, в него введены дополнительный элемент с регулируемым сопротивлением, выполненный в виде второго управляемого полевого транзистора, первый и второй операционные усилители, второй, третий и четвертый масштабирующие резисторы, причем вторые выводы первого и второго токоограничительных резисторов, неинвертирующие входы первого и второго операционных усилителей и исток второго управляемого полевого транзистора подключены к шине нулевого потенциала, а затвор первого управляемого полевого транзистора, сток которого соединен с коллектором второго токозадающего транзистора, эмиттер которого подключен к отрицательной шине питания, второй вывод первого масшта бирующего резистора подключен к инвертирующему входу первого операционного усилителя, выход которого через второй масштабирующий резистор соединен с ι инвертирующим; входом вто-щ рого операционного усилителя, выход которого подключен к затвору второго управляемого полевого транзистора, между инвертирующим входом и выходом первого операционного усилителя включен третий масштабирующий резистор, к инвертирующему входу второго операционного усилителя подключен первый вывод четвертого масштабирующего резистора, второй вывод которого является входом второго сигналасомножителя.
SU833567219A 1983-03-25 1983-03-25 Устройство дл перемножени напр жений SU1095197A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833567219A SU1095197A1 (ru) 1983-03-25 1983-03-25 Устройство дл перемножени напр жений

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833567219A SU1095197A1 (ru) 1983-03-25 1983-03-25 Устройство дл перемножени напр жений

Publications (1)

Publication Number Publication Date
SU1095197A1 true SU1095197A1 (ru) 1984-05-30

Family

ID=21054750

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833567219A SU1095197A1 (ru) 1983-03-25 1983-03-25 Устройство дл перемножени напр жений

Country Status (1)

Country Link
SU (1) SU1095197A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 634299, кл. G 06 G 7/16, 1977. 2. Авторское свидетельство-СССР по за вке 3416220/18-24, кл. G 06 G 7/16, 1982 (прототип). *

Similar Documents

Publication Publication Date Title
KR890010920A (ko) 샘플된 아날로그 전기 신호를 처리하기 위한 회로장치.
JPS5536800A (en) Resistance neutralization system for electrochemical device
ES407761A1 (es) Disposicion de circuito con amplificacion de corriente constante, en particular para uso en un circuito estabiliza-dor de corriente.
GB1127807A (en) Time delay circuit
SU558657A3 (ru) Усилитель
KR870002509A (ko) 온라인 직렬통신 인터페이스
KR860003702A (ko) 시뮬레이트된 트랜지스터/다이오드 및 포락선 검파기
SU1095197A1 (ru) Устройство дл перемножени напр жений
KR900002524A (ko) 고장보호회로를 가진 양방향 dc 출력 제어기
SU1108469A1 (ru) Устройство дл перемножени напр жений
GB1008238A (en) Improvements in micro-microammeters
KR880002063A (ko) 회로 장치
US3462701A (en) Biasing circuit for use with field-effect transistors
SU1030811A1 (ru) Множительное устройство
SU896636A1 (ru) Логарифмический усилитель
SU1022179A1 (ru) Устройство дл перемножени напр жений
SU1168971A1 (ru) Перемножающее устройство
SU1022180A1 (ru) Аналоговый делитель
GB1136004A (en) Signal translating circuit
SU147799A1 (ru) Множительное устройство, основанное на использовании эффекта Холла
SU875360A1 (ru) Стабилизатор напр жени
SU1113810A1 (ru) Перемножитель сигналов
SU1387019A1 (ru) Устройство дл выделени абсолютной величины сигнала
SU1478228A1 (ru) Аналоговый четырехквадрантный умножитель
SU402998A1 (ru) УСТРОЙСТВО дл ПРЕОБРАЗОВАНИЯ КРУТОГО ФРОНТА ЭЛЕКТРИЧЕСКОГО СИГНАЛА ВО ФРОНТ С ЗАДАННЫМ