Изо.бретение относитс к электротехнике и может быть использовано в устройствах электропитани радиоаппа ратуры. Известен стабилизированный источник посто нного напр жени , содержащий сетевой выпр митель, низкочастот ньй фильтр, управл емый инвертор, трансформатор, выходной выпр митель высокочастотный фильтр,-фазорасщепитель , задающий генератор, согласующе устройство, триггер, подключенный выходом к согласующему устрЬйству, первым входом - к синхронизатору, соединенному с задающим генератором , а вторым входом - к коммутатору , входы которого соединены с выходами врем задающего дешифратора, соединенного с выходом реверсивного счетчика, подключенного счетными вхо дами к коммутатору, к входам которог подключены синхронизатор, и пороговое устройство, соединенное с выходными вьшодами Cl . Недостатком этого стабилизированн го источника вл етс низка надежность , обусловленна несимметрией.уп равл ющих импульсов, что ведет к замагничиванию сердечника силового тра сформатора инвертора. Наиболее близким к предлагаемому по технической сущности вл етс ста билизированный источник, содержащий последовательно соединенные силовой выпр митель с фильтром, двухтактный управл емый инвертор с выходным тран форматором, выходные выпр митель с фильтром и блок управлени , содержащий усилитель обратной св зи, входам подключенный к выходному фильтру и опорному источнику напр жени , а выходом соединенный с первым входом ко паратора, второй вход которого через формирователь пилообразного напр жени соединен с выходом задающего генератора и счетным входом триггера, два усилительных каскада, выходами соответственно подключенные к входам управлени инвертора 23. Недостатком известного стабилизированного источника посто нного напр жени вл етс низка надежность из-за несимметричности управл ющих импульсов. Несимметричность разнопол рных импульсов выходного напр жени приводит к замагничиванию сердечника силового трансформатора инвертора. При этом уменьшаетс индуктивное сопротивление первичной обмотки трансформатора , что ведет к увеличению, тока , перегреву трансформатора и транзисторов и выходу их из стро , т.е. снижаетс надежность работы. Цель изобретени - повышение надежности работы стабилизированного источника посто нного напр жени путем устранени несимметричного режима работы сердечника силового трансформатора инвертора. Поставленна цель достигаетс тем, что в стабилизированный источник посто нного напр жени , содержащий последовательно соединенные сетевой выпр митель и фильтр, двухтактный управл емый инвертор с выходным трансформатором , выходные выпр митель с фильтром и блок управлени , содержащий усилитель обратной св зи, входами подключенный к выходному фильтру и опорному источнику напр жени , а выходом соединенный с первым входом компаратора, второй вход которого через формирователь пилообразного напр жени соединен с выходом задающего генератора и счетным входом триггера, два усилительных каскада, выходами соответственно подключенные к входам управлени инвертора, в блок управлени введены две чейки И и одновибратор , длительность импульсов которого равна полупериоду работы инвертора, причем входы первой чейки И подключены к выходу компаратора и первому выходу триггера, а ее выход соединен с входами одновибратора и первого усилительного каскада, входы второй чейки И подключены к второму выходу триггера и вьшоду одновибратора, а выход соединен с входом второго усили-. тельного каскада. На фиг.1 приведена схема предлагаемого стабилизированного источника посто нного напр жени , на фиг.2 временные диаграммы. Стабилизированный источник посто нного напр жени содержит последовательно соединенные сетевые вьшр митель 1 с фильтром 2, управл емый двухтактный инвертор 3 с трансформатором 4, выходные выпр митель с фильтром 5, сопротивление нагрузки 6, усилитель 7 обратной св зи. Выход усилител 7 соединен с первым входом компаратора 8, выход которого соединен с первым входом первой чейки И 9. Выход первой чейки И 9 соединен с входом одновибратора 10 и входом первого усилительного каскада 11, выход которого соединен с одним из управл юшд-ix входов двухтактного инвертора 3. Задающий генератор 12 соединен с формг вателем 13 пилообразного напр жени , подключенного к второму входу компаратора 8, счетным входом триггера 14. Один из выходов триггера 14 соединен с вторым входом первой чейки И 9, а второй выход - с первым входом второй чейки И 15, Выход одновибратора 10 соеди нен с вторым входом второй чейки И 15. Выход второй чейки И 15 подключен к входу второго усилительного каскада 16, выход которого соединен с вторьм входом управлени двухтактного инвертора 3. На фиг.2 приведены эпюры: 17 сигналов компаратора 8, 18 - сигнало на первом выходе триггера 14, 19 сигналов на вьпсоде первой схемы И 9J 20 - сигналов на втором выходе триггера 14; 21 - сигналов одновибратора 10; 22 - сигналов на выходе второй схемы И 15, где Т - период работы инвертора 3. Стабилизированный источник посто нного напр жени работает следующим образом. Сетевое напр жение выпр мл етс выпр мителем 1, сглаживаетс фильтро 2, преобразуетс двухтактным инвертором 3 в высокочастотное напр жение пр моугольной формы с паузой в нуле, понижаетс или повышаетс до соответ ствующего уровн трансформатором 4, вьшр мл етс и сглаживаетс выходным выпр мителем с высокочастотным фильт ром 5 и поступает на сопротивление нагрузки 6 и на вход усилител 7 обратной св зи. С выхода усилител 7 сигнал рассогласовани подаетс на первый вход компаратора В. Задающий генератор 12 подает импульсы на вход счетного триггера 14, который передает импульсы поочередно с первого или в ораго выхода после каждого полученного импульса с за дающего генератора 12, а также на формирователь 13 линейно измен ющего с напр жени , выходной сигнал которого передаетс на второй вход компаратора В. После получени сигналов с формировател 13 линейно измен ющегос напр жени и усилител 7 с выхода ко паратора 8 на первый вход чейки И 9 передаютс пр моугольные сигналы 17 о коэффициентом заполнени , определ емым уровнем сигнала на входе усилител 7. В течение первого полупериода каждого периода работы инвертора 3 с первого выхода счетного триггера 14 на второй вход чейки И 9 передаетс сигнал 18, равный логической единице, при этом с выхода компаратора 8 через чейку И 9 на вход первого усилительного каскада 11 и одновибратора 10 передаютс пр моугольные импульсы 17 компаратора 8.-С выхода первого усилительного каскада 11 сигнал 19 передаетс на первый управл ющий вход инвертора 3. В течение первого полупериода с второго вькода счетного триггера 14 на первый вход чейки И 15 поступает сигнал 20, равный в этот момент логическому нулю, и таким образом блокируетс прохождение сигналов на вход второго усилительного каскада 16. В момент окончани сигнала 19 одновибратор 10 начинает вырабатывать сигнал 21, длительность которого равна полупериоду работы инвертора 3. Сигнал 21 одновибратора 10 поступает на второй вход чейки И 15. В начале каждого второго полупериода работы инвертора 3 на втором выходе триггера 14 по вл етс сигнал 20, равный логической единице, поступающий в течение.всего полупериода на первый вход чейки И 15 и разрешающий прохождение укороченного сигнала 21 одновибратора 10 (сигнал 22) на второй усилительный каскад 16 и далее на второй управл ющий вход инвертора 3. В течение этого полупериода на второй вход чейки И 9 с первого выхода триггера 14 поступает сигнал 1В, равный в этот момент логическому нулю, блокирующий прохождение сигнала 17 компаратора 8 на вход первого усилительного каскада 11. При поступлении последующих сигналбв работа стабилизированного источника посто нного напр жени повтор етс . Длительность импульса первого полупериода работы инвертора равна разности между длительностью полупериода работы инвертора и длительностью паузы длительность импульса второго полупериода работы инвертора равна разности между длительностью импульса одновибратора и длительностью той же паузы. Так как длительность импульса одновибратора равна полупериоду работы инвертора, то длительность импульсов второго псшупериода равна длительности импульсов первого прлупериода, т.е. коррек1щ ширины импульсCJB происходит только в первом полупериоде каждого периода, а длительность импульса второго полупериода каждого периода автоматически выдерживаетс равной длительности импульса первого полупериода , чем обеспечиваетс симметри импульсов. Таким образом, повьшение надежности работы стабилизированного источника посто нного напр жени достигаетс путем симметрировани импульсов выходного напр жени , устран ющего возможность по влени посто нной составл ющей тока первичной обмотки трансформатора инвертора и несимметричный режим работы сердечника трансформатора , вследствие чего исключаетс возможность увеличени тока первичной обмотки,перегрева трансформатора и транзисторов инвертора и выхода их из стро .ISO. Brent relates to electrical engineering and can be used in power supply devices of radio equipment. A stabilized DC voltage source is known, which contains a mains rectifier, a low frequency filter, a controlled inverter, a transformer, an output rectifier, a high frequency filter, a phase splitter, a master oscillator, a matching device, a trigger connected by an output to a matching device, the first input is to the synchronizer connected to the master oscillator, and the second input to the switch, the inputs of which are connected to the outputs of the master decoder connected to the output of the reversing counter, It is connected to the switch, to the inputs of which the synchronizer is connected, and the threshold device connected to the output ports Cl. The disadvantage of this stabilized source is the low reliability due to the asymmetry of the equalizing pulses, which leads to the magnetization of the core of the power transformer of the inverter. The closest to the proposed technical entity is a stabilized source containing a series-connected power rectifier with a filter, a push-pull controlled inverter with an output transformer, an output rectifier with a filter, and a control unit containing a feedback amplifier connected to the output the filter and the reference voltage source, and the output is connected to the first input to the parator, the second input of which is connected to the output of the driver through a sawtooth driver generator and counting trigger input, two amplifier stages, respectively, connected to the control inputs of the inverter 23. A disadvantage of the known stabilized DC voltage source is low reliability due to asymmetry of the control pulses. The asymmetry of the output voltage multi-pole pulses leads to the magnetization of the core of the inverter power transformer. In this case, the inductive resistance of the transformer primary winding decreases, which leads to an increase in the current, overheating of the transformer and transistors and their failure, i.e. reliability is reduced. The purpose of the invention is to increase the reliability of operation of a stabilized constant voltage source by eliminating the asymmetrical mode of operation of the core of the inverter power transformer. The goal is achieved in that a stabilized DC voltage source containing a series-connected power supply rectifier and filter, a push-pull controlled inverter with an output transformer, an output rectifier with a filter and a control unit containing a feedback amplifier connected to the output the filter and the reference voltage source, and the output is connected to the first input of the comparator, the second input of which is connected to the output of the driver the generator and the counting trigger input, two amplifier stages, respectively, connected to the inverter control inputs, two I cells and a single vibrator, the pulse duration of which is equal to the half-life of the inverter, are inputted to the control unit, the inputs of the comparator and the first trigger output, and its output is connected to the inputs of the one-shot and the first amplifying stage, the inputs of the second cell I are connected to the second output of the trigger and the one-shot input, and the output is connected to the input of the second device The lines. teln cascade. Fig. 1 is a schematic of the proposed stabilized constant voltage source; in Fig. 2, timing diagrams. The stabilized DC voltage source contains a series-connected mains terminal 1 with filter 2, a controlled push-pull inverter 3 with transformer 4, an output rectifier with filter 5, a load resistance 6, a feedback amplifier 7. The output of the amplifier 7 is connected to the first input of the comparator 8, the output of which is connected to the first input of the first cell AND 9. The output of the first cell AND 9 is connected to the input of the one-vibrator 10 and the input of the first amplifier stage 11, the output of which is connected to one of the two-stroke control inputs inverter 3. The master oscillator 12 is connected to a form voltage regulator 13 connected to the second input of the comparator 8, the counting input of the trigger 14. One of the outputs of the trigger 14 is connected to the second input of the first cell And 9, and the second output to the first input W And 15, the output of the one-shot 10 connected to the second input of the second cell 15. The output of the second cell 15 is connected to the input of the second amplifier stage 16, the output of which is connected to the second control input of the push-pull inverter 3. Figure 2 shows the diagrams: 17 the signals of the comparator 8, 18 - the signal at the first output of the trigger 14, 19 of the signals at the first circuit AND 9J 20 - the signals at the second output of the trigger 14; 21 - signals of the one-shot 10; 22 - signals at the output of the second circuit AND 15, where T is the period of operation of the inverter 3. The stabilized DC voltage source works as follows. The mains voltage is rectified by rectifier 1, smoothed by filter 2, converted by push-pull inverter 3 to square high-frequency voltage with a pause at zero, lowered or increased to the appropriate level by transformer 4, expired and smoothed by high-frequency output rectifier filter 5 and is applied to the load resistance 6 and to the input of the feedback amplifier 7. From the output of the amplifier 7, the error signal is fed to the first input of the comparator B. The master oscillator 12 sends pulses to the input of the counting trigger 14, which transmits pulses alternately from the first or to the orange output after each received pulse from the master oscillator 12, as well as to the driver 13 linearly voltage from which the output signal is transmitted to the second input of the comparator B. After receiving the signals from the shaper 13, the linearly varying voltage and the amplifier 7 from the output of the parator 8 to the first input of the AND cell 9, rectangular signals 17 about the fill factor determined by the signal level at the input of the amplifier 7 are transmitted. During the first half period of each period of operation of the inverter 3, the first output of the counting trigger 14 to the second input of the And 9 cell is transmitted a signal 18 equal to logical one, From the output of the comparator 8, rectangular pulses 17 of the comparator 8 are transmitted to the input of the first amplifying stage 11 and the single-oscillator 10. From the output of the first amplifying stage 11, the signal 19 is transmitted to the first inverting control input 3. During the first half cycle, the second input of the counting trigger 14 to the first input of the And 15 cell receives a signal 20, which is equal to a logical zero at this time, and thus the passage of signals to the second amplifier stage 16 is blocked. At the time of the end of the signal 19, the single vibrator 10 begins to generate a signal 21, the duration of which is equal to the half-period of operation of the inverter 3. The signal 21 of the one-oscillator 10 is fed to the second input of the cell 15. At the beginning of each second half-period of operation of the inverter 3, the second output of the trigger 14 appears signal 20, equal to the logical unit, arriving during the entire half-period to the first input of the cell 15 and allowing the passage of the shortened signal 21 of the one-oscillator 10 (signal 22) to the second amplifier stage 16 and further to the second control input of the inverter 3. During this half-period The second input of the And 9 cell from the first output of the trigger 14 receives a signal 1B, which is equal to a logical zero at this moment, blocking the passage of the signal 17 of the comparator 8 to the input of the first amplifying stage 11. Upon receipt of subsequent signals, the operation is stabilized Rowan source DC voltage is repeated. The pulse duration of the first half-period of the inverter is equal to the difference between the half-life of the inverter and the duration of the pause. The pulse duration of the second half-period of the inverter is equal to the difference between the duration of the one-pulse and the same pause. Since the pulse duration of the one-shot is equal to the half-life of the inverter, the pulse duration of the second PSU is equal to the pulse duration of the first output, i.e. The correction of the width of the CJB pulse occurs only in the first half period of each period, and the pulse duration of the second half period of each period is automatically maintained equal to the pulse width of the first half period, which ensures the symmetry of the pulses. Thus, increasing the reliability of the stabilized DC voltage source is achieved by balancing the output voltage pulses, eliminating the possibility of the DC component of the primary current of the inverter transformer and the asymmetrical operating mode of the transformer core, which eliminates the possibility of increasing the current of the primary winding overheating of the transformer and the inverter transistors and their output from the stro.
«Pwe.f"Pwe.f