SU1087918A1 - Низкочастотное устройство преобразовани фазового сдвига в цифровой код - Google Patents

Низкочастотное устройство преобразовани фазового сдвига в цифровой код Download PDF

Info

Publication number
SU1087918A1
SU1087918A1 SU833535737A SU3535737A SU1087918A1 SU 1087918 A1 SU1087918 A1 SU 1087918A1 SU 833535737 A SU833535737 A SU 833535737A SU 3535737 A SU3535737 A SU 3535737A SU 1087918 A1 SU1087918 A1 SU 1087918A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
comparator
group
inverter
Prior art date
Application number
SU833535737A
Other languages
English (en)
Inventor
Александр Алексеевич Плавильщиков
Георгий Харлампьевич Такиди
Original Assignee
Предприятие П/Я В-8662
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8662 filed Critical Предприятие П/Я В-8662
Priority to SU833535737A priority Critical patent/SU1087918A1/ru
Application granted granted Critical
Publication of SU1087918A1 publication Critical patent/SU1087918A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

) НИЗКОЧАСТОТНОЕ УСТРОЙСТВО ПРЕОБРАЗОВАНИЯ ФАЗОВОГО СДВИГА Б ЦИФРОВОЙ КОД, содержащее первый нуль-орган, триггер, один из входов которого соединен с выходом первого нуль-органа, генератор образцовой частоты, ключ, первый вход которого соединен с выходом триггера, а второй вход подключен к выходу генератора образцовой частоты, счетчик, подключенный входом к выходу ключа, второй нуль-орган, компаратор, блок определени  порога, один из входов которогО соединен с входом второго нуль-органа и с первым входом компаратора , а выход блок а определени  порога подсоединен к второму входу компаратора, первый формирователь импульсов, вход которого подключен к выходу второго нуль-органа, элемент совпадени , присоединенный первым входом к выходу первого формировател  импульсов, инвертор, выход которого подключен к второму входу элемента совпадени , вход инвертора подключен к выходу генератора образцовой частоты, первую группу вентилей, подключенную первым входом к выходу элемента совпадени , второй вход первой группы пентилей соединен с выходом счётчика, вторую группу вентилей, второй формирователь импульсов, подключенный входом к выходу триггера, а выход второго формировател  импульсов подключен к первому входу второй группы венти- . I лей, отличающеес  тем, что, с целью повышени  точности пре (Л образовани , в него введены второй инвертор, второй компаратор, дизъюнктор и регистр, причем первый вход второго компаратора соединен с входом второго нуль-органа, второй вход второго компаратора с выходом второго инвертора, вход второго инвертора подключен к выходу блока определени  00 порога, выходы первого и второго ком параторов подключены соответственно к со первому и второму входам дизъюнктора,. выход которого подключен к второму 00 входу триггера, вход регистра подключен к выходу первой группы вентилей , а выход - к второму входу второй группы вентилей.

Description

Изобретение относитс  к цифровой технике и быть использовано в измерительньк приборах дл  преобразовани  фазового сдвига в цифровой код на низких частотах. Известно устройство преобразовани  фазового сдвига в цифровой код, содержащее два нуль-органа, триггер ключ, генератор и счетчик П . Наиболее близким к изобретению по технической сущности  вл етс  устройство преобразовани  фазового сдвига в цифровой код, содержащее два нуль-органа, два триггера, два ключа, .генератор образцовой частоты блок определени  порога, компаратор инвертор, две группы вентилей, три фор мировател , элемент совпадений и два счетчика 2 . Недостатком известных устройств  вл етс  зна штельна  погрешность преобразовани  фазового сдвига в ци ровой код, Цель изобретени  - повьшение точ ности преобразовани . Указанна  цель достигаетс  тем, что в низкочастотное устройство njje образовани  фазового сдвига в цифpoJJoй код, содержащее первый нульорган , триггер, один из входов кото рого соединен с выходом первого нуль-органа, генератор образцовой частоты, ключ, первый вход которого соединен с выходом триггера, а второй вход подключен к выходу гене ратора образцовой частоты, счетчик, подключенный входом к выходу ключа, второй нуль-орган, компаратор, блок определени  порога, один из входов которого соединен с входом второго нуль-органа и с первым входом компаратора , а выход блока определени порога подсоединен к второму входу компаратора, первый формирователь ид шульсов, вход которого подключен к выходу второго нуль-органа, эле .мёнт совпадений, присоединенный первым входом к выходу первого формиро вател  импульсов, инвертор, выход которого подключен к второму входу элемента совпадени , вход инвертора подключен к выходу генератора образцовой частоты, первую группу вентилей , подключенную перзым входом к выходу элемента совпадени , второй вход первой группы вентилей соединен с выходом счетчика, вторую группу вентилей, второй формировател импульсов, подключенный входом к выходу триггера, а выход второго формировател  импульсов подключен к первому входу второй группы вентилей , введены второй инвертор,второй компаратор, дизъюнктор и регистр, причем первый вход второго компаратора соединен с входом второго нуль-ор-, гана, второй вход второго компаратора с выходом второго инвертора, вход BTO-I рого инвертора подключен к выходу блока определени  порога, выходы первого и второго компараторов подключены соответственно к первому и второму входам дизъюнктора, выход которого подключен к второму входу триггера, вход регистра подключен к выходу первой группы вентилей, а выход к второму входу второй группы вентилей . . На чертеже представлена блоксхема предлагаемого устройства. Устройство содержит первый нульорган If триггер 2, второй формирователь 3 импульсов, ключ 4, счетчик 5, первый компаратор 6, блок 7 определени  порога, дизъюнктор 8, первый инвертор 9, генератор 10 образцовой частоты, второй инвертор 11, второй компаратор 12, элемент 13 совпадени , первую, группу 14 вентилей , второй нуль-орган 15, первый формирователь 16 импульсов, регистр 17, вторую группу 18 вентилей. Выход первого нуль-органа 1 подключен к первому входу триггера 2, на второй вход которого подключен выход дизъюнктора 8. Выход триггера 2 подключен к входу второго формировател  импульсов 3 и к первому входу ключа 4, выход которого подключен к входу счетчика 5, Вход первого нуль-органа 1  вл етс  первым входом всего устройства. Первый вход блока 7 определени  порога подключен к первым входам первого и второго компараторов 6 и 12, входу второго нульоргана 15 и  вл етс  вторым входом всего устройства. Второй вход блока 7 определени  порога  вл етс  третьим входом устройства. Выход блока 7 определени  порога подключен к второму входу первого компаратора 6 и входу второго инвертора 11, выход которого подключен к второму входу второго компаратора 12, Выходы первого и второго компараторов 6 и 12 подключены соответственно к первому и второму входам дизъюнктора 8, выход которогоподклю чен к второму входу триггера 2. Выход второго нуль-органа 15 подключен к входу первого формирсвател  16 импульсов, выход которого подключен к второму входу элемента 13 совпадений . Выход счетчика 5 подключен к первому входу первой группы 14 вентилей , на второй вход которой подключен выход элемента 13 совпадений. Выход первой группы вентилей 14 подключен к входу регистра 17, выход которого подключен к первому входу второй группы 18 вентилей. Второй вход второй группы 18 вентилей подключен к выходу формировател  3 импульсов , а выход второй группы 18 вентилей  вл етс  выходом устройства Устройство работает следующим образом. В момент перехода через нуль опорного сигнала, поступающего на первый вход устройства, нуль-орган 1 формирует на своем выходе импульс ный сигнал, который устанавливает триггер 2 в состо ние 1 на его выходе. При этом ключ 4 открываетс  сигналом на его первом входе и импул сы образцовой частоты, поступающие с выхода генератора 10 на второй вход ключа 4, подаютс  на вход счетчика 5. На второй вход устройства поступает сигнал, представл ющий собой смесь полезного сигнала и узкополосного шума. При переходе сигнала через нуль срабатывает нуль-орган 15. При этом независимо от направлени  этого пер хода срабатывает формирователь 16. На выходе формировател  16 импульCOU по вл етс  импульсный сигнал, который поступает на первый вход элемента 13 совпадени , на второй вход которого через инвертор 9 пост пают импульсы с выхода генератора 10. В результате чего в паузе между импульсами опорной частоты осуществл етс  перепись в. регистр 17 через вентили 14 кода числа импульсов, по ступивших к данному моменту на вход счетчика 5. Этот код сохран етс  в регистре 17 до очередного перехода через нуль сигнала, поступающего на вход устройства. Процесс повтор етс  до тех пор, пока не по витс  полезный сигнал. Причем полезный сигнал может быть любой пол рности. При по влении полезного сигнала происходит срабатывание одного из компараторов 6 или 12. Компаратор 6 осуществл ет сравнение текущего значени  сигнала на его первом входе с порогом, поступающим на его второй вход с выхода блока 7 определени  порога. Значение порога представл ет собой предельное значение УЗКОПОЛОСНОГО шума, определ емое блоком 7. Блок 7 представл ет собой стробируемый пиковый детектор, измер ющий максимальное значение сигг нала в течении строб-импульса, поступающего на третий вход устройства. Компаратор 12 осуществл ет сравнение текущего значени  сигнала с инвертированным на инверторе 11 пороговым значением. Выходы компараторов 6 и 12 объединены по или с помощью дизъюнктора 8, поэтому при срабатывании одного из компараторов, триггер 2 устанавливаетс  в состо ние О на его выходе . Триггер 2 блокирует импульсы, поступающие на второй вход ключа 4. При этом в счетчике 5 фиксируетс  код числа импульсов, поступающих на его вход за интервал времени от перехода через нуль опорного сигнала, до перехода через пороговое значение сигнала на втором входе устройства. В коде, полученном на выходе счетчика 5, содержитс  методическа  ошибка (погрешность), определ ема  временным интервалом между моментом перехода через нуль сигнала и последующим моментом перехода этим сигналом пороroBoj-o значени . Величина этой дог-, решности воэрастае7 с понижением частоты колебаний сигнала, а также с уменьшением соотношени  сигнал/шум. Погрешность исключаетс  с помощью регистра 17, на выходе которого фиксируетс  код временного интервала, образованного моментами перехода через нуль опорного и полезного сигнала. При опрокидывании триггера 2 из состо ни  1 в состо ние О срабатывает формирователь 3, импульсный сигнал, на выходе которого разблокирует группу 18 вентилей, в результате чего, цифровойкод фазового сдвига, с выхода регистра 17 вьщаетс  на выход устройства. Таким образом, введение новых элементов, т.е. инвертора, компаратора , дизъюнктора и регистра позволило повысить точность преобразовани  фазового сдвига ,в цифровой код.

Claims (1)

  1. (57.) НИЗКОЧАСТОТНОЕ УСТРОЙСТВО ПРЕОБРАЗОВАНИЯ ФАЗОВОГО СДВИГА В ЦИФРОВОЙ КОД, содержащее первый нуль-орган, триггер, один из входов которого соединен с выходом первого нуль-органа, генератор образцовой · частоты, ключ, первый вход которого соединен с выходом триггера, а второй вход подключен к выходу генератора образцовой частоты, счетчик, подключенный входом к выходу ключа, второй нуль-орган, компаратор, блок определения порога, один из входов которого соединен с входом второго нуль-органа и с первым входом компаратора, а выход блок а определения порога подсоединен к второму входу компаратора, первый формирователь импульсов, вход которого подключен к выходу второго нуль-органа, элемент совпадения, присоединенный первым . входом к выходу первого формирова теля импульсов, инвертор, выход которого подключен к второму входу элемента совпадения, вход инвертора подключен к выходу генератора образцовой частоты, первую группу вентилей, подключенную первым входом к выходу элемента совпадения, второй вход первой группы вентилей сое динен с выходом счетчика, вторую группу вентилей, второй формирователь импульсов, подключенный входом к выходу триггера, а выход второго формирователя импульсов подключен к первому входу второй группы венти- . лей, отличающееся тем, что, с целью повышения точности преобразования, в него введены второй инвертор, второй компаратор, дизъюнктор и регистр, причем первый вход второго компаратора соединен с входом второго нуль-органа, второй вход второго компаратора с выходом второго инвертора, вход второго инвертора подключен к выходу блока определения порога, выходы первого и второго компараторов подключены соответственно к первому и второму входам дизъюнктора,. выход которого подключен к второму входу триггера, вход регистра подключен к выходу первой группы вентилей, а выход - к второму входу второй группы вентилей.
    I
    Изобретение относится к цифровой технике и можзт быть использовано в измерительных приборах для преобразования фазового сдвига в цифровой код на низких частотах. 5
    Известно устройство преобразования фазового сдвига в цифровой код, содержащее два нуль-органа, триггер, ключ, генератор и счетчик [1J .
SU833535737A 1983-01-07 1983-01-07 Низкочастотное устройство преобразовани фазового сдвига в цифровой код SU1087918A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833535737A SU1087918A1 (ru) 1983-01-07 1983-01-07 Низкочастотное устройство преобразовани фазового сдвига в цифровой код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833535737A SU1087918A1 (ru) 1983-01-07 1983-01-07 Низкочастотное устройство преобразовани фазового сдвига в цифровой код

Publications (1)

Publication Number Publication Date
SU1087918A1 true SU1087918A1 (ru) 1984-04-23

Family

ID=21043954

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833535737A SU1087918A1 (ru) 1983-01-07 1983-01-07 Низкочастотное устройство преобразовани фазового сдвига в цифровой код

Country Status (1)

Country Link
SU (1) SU1087918A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР №.510676, кл. G 01 R 25/00, 1973. 2. Авторское свидетельство СССР № 726489, кл. С 01 R 25/00, 1980 (прототип). *

Similar Documents

Publication Publication Date Title
US3335225A (en) Formant period tracker
GB1098895A (en) Pattern recognition system
SU1087918A1 (ru) Низкочастотное устройство преобразовани фазового сдвига в цифровой код
US4198606A (en) Tuning apparatus
GB1260735A (en) Vocoder speech transmission system
SU726489A1 (ru) Устройство преобразовани фазового сдвига в цифровой код
SU838659A1 (ru) Устройство дл измерени интервалаВРЕМЕНи МЕжду дВуМ СигНАлАМи
SU1725153A1 (ru) Устройство дл измерени частоты синусоидальных сигналов
SU1019357A1 (ru) Преобразователь фазового сдвига в код
SU555350A1 (ru) Аналого-цифровой спектроанализатор
SU741178A1 (ru) Цифровое устройство дл сличени частот
SU1562876A2 (ru) Устройство дл автоматической настройки коррел ционного измерител сигналов акустического каротажа
SU600513A1 (ru) Цфировой измеритель длительности периода квазигармонических сигналов
SU847189A1 (ru) Многоканальное устройство дл определени КООРдиНАТ РАзВиВАющЕйС ТРЕщиНы
SU884105A1 (ru) Временной преобразователь интервала времени
SU790303A1 (ru) Двухканальный коммутатор гармонических сигналов
SU1292171A1 (ru) Устройство дл определени момента экстремума
SU1068835A1 (ru) Параллельный анализатор спектра
SU1140060A2 (ru) Устройство дл цифрового отображени формы электрического импульса
SU1483466A1 (ru) Кусочно-линейный интерпол тор
SU782171A2 (ru) Устройство дл приема биимпульсного сигнала
SU568963A1 (ru) Способ распозновани речевого сигнала
SU815661A1 (ru) Цифровой частотомер
SU1213437A1 (ru) Цифровой фазометр
SU748488A1 (ru) Устройство дл сокращени избыточности информации