SU1081777A1 - Управл емый @ -триггер - Google Patents
Управл емый @ -триггер Download PDFInfo
- Publication number
- SU1081777A1 SU1081777A1 SU823522344A SU3522344A SU1081777A1 SU 1081777 A1 SU1081777 A1 SU 1081777A1 SU 823522344 A SU823522344 A SU 823522344A SU 3522344 A SU3522344 A SU 3522344A SU 1081777 A1 SU1081777 A1 SU 1081777A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- equivalence
- bus
- output
- elements
- Prior art date
Links
Landscapes
- Hardware Redundancy (AREA)
Abstract
УПРАВЛЯЕМЫЙ D-ТРИГГЕР, содержащий три элемента равнозначности , входную шину, первую шину управлени и информационную шину, котора соединена с первыми входами первого и второго элементов равнозначности , выход первого из которых соединен с первым входом третьего элемента равнозначности, второй и третий входы которого сдединены с первой шиной управлени и с входной шиной, отличаю м. щ и и с тем, что, с целью расширени функциональных возможное- . тей, в него введены четвертый, п тый и шестой элементы равнозн чности , втора шина управлени и шина|1 сброса, котора соединена с четвертым входом третьего элемента pasHOtf значности и с первым входом четвертого элемента равнозначности, второй вход и вйход которого соединены соответственно с выходом второго элемента равнозначности и с первым входом п того элемента равнозначности/ второй вход и выход которого соединены соответственно с выходом третьего элемента равнозначности и с первым входом шестого элемента равнозначности, второй i вход которого соединен с третьим входом четвертого элемента равно (Л значности, с вторым входом второго элемента равнозначности и с второй шиной управлени , выход шестого элемента равнозначности соединен с вторым входом первого элемента равнозначности , выходы шестого и п того элементов равнозначности соеди- нены соответственно с пр мым и инверсным выходами устройства. х
Description
Изобретение относитс к автоматике и вычислительной технике и может быть применено при построении интегральных тестопригодных по следовательных устройств обработки цифровой информации.. Известен D-триггер, который содержит два элемента равнозначности и элемент И, причем второй вход первого элемента равнозначности вл етс входом D-триггера, выход первого элемента равнозначности соединен с первым входом элемента второй вход которого вл етс вход синхронизации, выход элемента И соединен с первым входом второ го элемента равнозначности вто рой вход ; оторого соединен со входом D, а выход которого вл етс выходом триггера и соединен с первым входом первого элемента рав нозначности Cl. Существенным недостатком извест ного устройства вл етс его неоднородность , т.е. применение различных типов логических элементов, что затрудн ет их реализацию в интегральном исполнении, так как требует увеличени номенклатуры базовых вентилей. Кроме того, недостатком вл етс низка приспособленность к диагностике их неисправностей , необходимость которой часто возникает в тех случа х, когда триг геры используютс в многоуровневых преобразовател х информации, где не имеетс возможности производить засылку заранее известной информации . Этот факт определ ет трудност диагностировани последовательностн схем, содержащих в своем составе/ такие триггеры. Известен управл емый D-триггер, содержащий три элемента равнозначности , входную шину, шину управлени и информационную шину, котора соединена с первыми входами первого и второго элементов равнозначно ти, выход первого из которых соеди с первым входом третьего элемента равнозначности, второй и третий вхо ды которого соединены соответственно с шиной управлени и с входной шиной, выход третьего элемента равнозначности соединен с вторым входом второго элемента равнозначности , инверсный выход которого сое динен с вторым входом первого элемента равнозначности Сз. Известное устройство имеет два режима работы, причем в режиме пров ки работоспособности устройство генерирует импульсы. Наличие неисправ ности приводит к срыву генерации. Кроме того, изменением сигналов управлени и синхронизации в триггере можно организовать режим прохода информации по информационному входу D, что особенно важно с точки зрени диагностики неисправностей , так как в этом случае сигнал на выходе триггера не зависит от его внутреннего состо ни , т.е. дл диагностики неисправностей последователь ностной схемы, содержащей такой триггер, применимы хорошо разработанные методы диагностики комбинационных схем. Основными недостатками такого D-триггера вл ютс отсутствие возможности .независимого обнулени триггера, что сужает его функциональные возможности, а также неоднородность структуры триггера, содержащей два типа логических элементов , что усложн ет его интегральную реализацию. Целью изобретени вл етс расширение функциональных возможностей за счет выделени режима независимого обнулени . Дл достижени поставленной цели в управл емый D-триггер,содержащий три элемента равнозначности,входную шину, первую шину управлени и информаци- .. онную шину, котора соединена с первыми входами первого и второго элементов равнозначности, выход первого из которых соединен с первым входом третьего элемента равнозначности , второй и третий входы которого соединены соответственно с первой шиной управлени и с входной шиной, введены четвертый, п тый и шестой элементы равнозначности, втора шина управлени и шина сброса, котора соединена с четвертым входом третьего элемента равнозначности и с первым входом четвертого элемента равнозначности, второй вход и выход которогосоединены соответственно с выходом второго элемента равнозначности и с первым входом п того элемента равнозначности, второй вход и выход которого соединены соответственно с выходом третьего элемента равнозначностц, и с первым входом шестого элемента.равнозначности , второй вход которого соединен с третьим входом четвертого элемента равнозначности, с вторым входом второго элемента равнозначности и с второй шиной управлени , выход шестого элемента равнозначности соединен с вторым входом первого элемента равнозначности, выходы шестого и п того элементов равнозначности соединены соответственно с пр мым и инверсным выходами устройства . На чертеже представлена схема управл емого D-триггера. Схема содержит элементы 1-6 равнозначности , информационную шину 7, lUHHy 8 управлени , входную шину 9, шину 10 управлени , шину 11 сброса , инверсный выход 12 и пр мой выход 13. Информационна шина 7 соединена с первыми входами элементов 1 и 2 равнозначности, выходы которых соединены соответственно с первыми входами элементов 3 и 4 равнозначности , выходам которых соединены с входами элемента 5 равнозначности, выход которого соединен с выходом 12 и с первым входом элемента 6 равнозначности, второй вход которого соединен со вторыми входами эле ментов 2 и 4 равнозначности и с . шиной 10 управлени , второй и тре тий входы элемента 3 равнозначности соединены соответственно с шиной 8 управлени и с входной шиной 9, шина 11 сброса соединена с четвертым входом элемента 3 равнозначнос ти и с третьим входом элемента 4 ра нозначности, выход элемента 6 равнозначности соединен с выходом 13 и с вторым входом элемента 1 равнозначности . Предлагаемый D-триггер функционирует следующим образом. На шину 10 триггера посто нно подаетс сигнал константа О, в этом случае элементы 2 и б равнозначности реализуют функцию инверторов , а элемент 4 равнозначности реализует логическую функцию конъюн ции отрицаний входных переменных. Тогда выражение, описывающее структуру триггера, будет иметь вид: Fg| ij {{DFVSF)UCRv{DFvrFlOcR)(DvR)v v((DFv5FJUCRv(DFvBF)DCR)(DR) , (f) В режиме функционировани на шину 8 подаетс управл ющий сигнал . При отсутствии сигнала обнулени () устройство будет реализовывать следующую функцию: Feb,, DFvFevrc . (2) Выражение (2) описывает функционирование D-триггера с синхронизацией . При значении сигнала обнулени/т на шине 11 , на выходе 13 триггер формируетс сигнал константа О независимо от сигнала синхронизации ). В режиме диагностики неисправное тей на шину 8 управлени подаетс сигнал управлени . При наличии на шине 9 сигнал синхронизации () и отсутствии на шине 11 сигнала обнулени () устройство реализует следующую функцию: Р/и 1, С 1, , т.е. D-триггер работает в -режиме повторени информации по входу, D-выходной сигнал не зависит от внутреннего состо ни триггера. Таблица истинности работы предлагаемого D-триггера представлена в таблице. Таким образом, предлагаемый управл емый D-триггер в режиме функционировани работает как синхронизируемый D-триггер с независимым обнулением , в режиме диагностики - как повторитель информации по входу D. Целесообразность введени в триггер специального режима работы - режим диагностики - определ етс в перjвyю очередь тем, что на диагностику неисправностей последовательностных схем расходуютс колоссальные средства . Тем не менее до сих порь не удаетс разработать сколь-либо удовлетворительный метод диагностики неисправностей таких схем, что св зано в первую очередь с трудност - . ми установки элементов пам ти в заданное состо ние и учета этих состо ний . Применение предлагаемого устройства позволит использовать дл диагностики последовательностных схем достаточно хороше разработанные методы диагностики комбинационных схем (при переводе триггера в режиме диагностики U 1, R 0). Диагностику неисправностей самих триггеров можно осуществл ть методом объединени их в сдвигающие регистры . Таким образом, предлагаемое устройство позвол ет производить его независимое обнуление, в то врем как известное устройство не обладает такой способностью, что расшир ет функциональные возможности предлагаемого устройства. Кроме того, предлагаемое устройство в отличие от известного состоит только из однотипных элементов, что позволит существенно упростить вопрос его реализации интегральными технологи ми.
О О
О О
О О
О 1
О О
Продолжение таблицы
Claims (1)
- УПРАВЛЯЕМЫЙ D-ТРИГГЕР, содержащий три элемента равнозначности, входную шину, первую шину управления и информационную шину, которая соединена с первыми входами первого и второго элементов равнозначности, выход первого из которых соединен с первым входом третьего элемента равнозначности, второй и третий входы которого сФединены с первой шиной управления и с входной шиной, отличаю м. щ и й с я тем, что, с целью расширения функциональных возможное- .тей, в него введены четвертый, пятый и шестой элементы равнозначности, вторая шина управления и шинаА сброса, которая соединена с четвертым входом третьего элемента равно* значности и с первым входом четвертого элемента равнозначности, второй вход и в/яход которого соединены соответственно с выходом второго элемента равнозначности и с первым входом пятого элемента равнозначности, второй вход и выход которого соединены соответственно с выходом третьего элемента равнозначности и с первым входом шестого элемента равнозначности, второй вход которого соединен с третьим входом четвертого элемента равнозначности, с вторым входом второго элемента равнозначности и с второй шиной управления, выход шестого элемента равнозначности соединен с вторым входом первого элемента равнозначности, выходы шестого и пятого элементов равнозначности соединены соответственно с прямым и инверсным выходами устройства.втосо
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823522344A SU1081777A1 (ru) | 1982-12-14 | 1982-12-14 | Управл емый @ -триггер |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823522344A SU1081777A1 (ru) | 1982-12-14 | 1982-12-14 | Управл емый @ -триггер |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1081777A1 true SU1081777A1 (ru) | 1984-03-23 |
Family
ID=21039334
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823522344A SU1081777A1 (ru) | 1982-12-14 | 1982-12-14 | Управл емый @ -триггер |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1081777A1 (ru) |
-
1982
- 1982-12-14 SU SU823522344A patent/SU1081777A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Мищенко А. и др. Многофункциональные автоматы и элементы база цифровых ЭВМ, М., Радио и св зь, 1981. 2. Авторское свидетельство СССР по за вке 3301448/18-21, кл. Н 03 К 3/12, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5463338A (en) | Dual latch clocked LSSD and method | |
SU1081777A1 (ru) | Управл емый @ -триггер | |
US4926427A (en) | Software error detection apparatus | |
US5515517A (en) | Data processing device with test circuit | |
EP0147103A2 (en) | Mos implementation of shift register latch | |
US4975602A (en) | Logic level data conversion system | |
EP0776481B1 (en) | Addressable serial test system | |
SU997253A1 (ru) | @ -Триггер с автономной проверкой работоспособности | |
US5590035A (en) | Output control circuit | |
SU1291958A1 (ru) | Многофункциональный логический модуль | |
SU1005029A1 (ru) | Многофункциональный логический модуль | |
SU1045395A1 (ru) | Многофункциональный логический модуль | |
JPH0290744A (ja) | 通信システム自己診断装置 | |
SU830392A1 (ru) | Устройство дл контрол логическихСХЕМ | |
JPS622683Y2 (ru) | ||
SU1166107A1 (ru) | Устройство управлени | |
JPH037985B2 (ru) | ||
SU1236474A2 (ru) | Устройство управлени | |
JPH0325229Y2 (ru) | ||
SU718931A1 (ru) | Счетчик по модулю восемь | |
SU1300476A1 (ru) | Автономно-диагностируемый дешифратор | |
SU708354A1 (ru) | Устройство дл диагностики группы линейных последовательностных машин | |
SU902074A1 (ru) | Кольцевой сдвигающий регистр | |
KR940006652Y1 (ko) | 접점신호 입력장치 | |
SU978141A1 (ru) | Устройство дл логической обработки цифровых данных |