SU1080157A1 - Function generator - Google Patents

Function generator Download PDF

Info

Publication number
SU1080157A1
SU1080157A1 SU833539215A SU3539215A SU1080157A1 SU 1080157 A1 SU1080157 A1 SU 1080157A1 SU 833539215 A SU833539215 A SU 833539215A SU 3539215 A SU3539215 A SU 3539215A SU 1080157 A1 SU1080157 A1 SU 1080157A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
adder
switch
converter
Prior art date
Application number
SU833539215A
Other languages
Russian (ru)
Inventor
Александр Федорович Гришков
Станислав Петрович Рыбинский
Анатолий Васильевич Маргелов
Original Assignee
Предприятие П/Я А-3565
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3565 filed Critical Предприятие П/Я А-3565
Priority to SU833539215A priority Critical patent/SU1080157A1/en
Application granted granted Critical
Publication of SU1080157A1 publication Critical patent/SU1080157A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

ФУНКЦИОНАЛЬНЫЙ ПРЕОВРАЗОВА-, ТЕЛЬ, содержащий первый и второй сумматоры, вход преобразовател  соединен с первым входом второго сумматора , выход которого  вл етс  выходом: преобразовател  и подключен к первому входу первого сумматора, второй вход второго сумматора подключен к шине опорного напр жени , отличающийс  тем, что, с целью пов аиени  точности, в него введены квадратор, первый и второй коммутаторы , инвертор, усредн ющий фильтр, и генератор тактовьах импульсов, выход которого подключен к управл ющим входам первого и вторрго коммутаторов , первый и второй информационные входы первого коммутатора подключены соответственно к входу Преобразовател  и шине нулевого потенциала , выход первого коммутатора подключен ко второму входу первого сумматора, выход которого подключен к входу квадратора, первый информационный вход второго коммутатора соединен с выходом квадратора непосредственно, а его второй ин- д формационный вход - через инвертор, 8 выход второго коммутатора через ус- 1 редн ющий фильтр подключен к третье-иЛ му входу второго сумматора, третий вход первого сумматора подключен к шине опорного напр жени .A FUNCTIONAL TRANSFORMATION TELE, containing the first and second adders, the converter input is connected to the first input of the second adder, the output of which is the output of: the converter and connected to the first input of the first adder, the second input of the second adder is connected to that, in order to increase the accuracy, a quad, the first and second switches, an inverter, an averaging filter, and a pulse clock generator, the output of which is connected to the control inputs of the first and second switches, the first and second information inputs of the first switch are connected respectively to the Converter input and zero potential bus, the output of the first switch is connected to the second input of the first adder, the output of which is connected to the quad input, the first information input of the second switch is connected to the quad output directly, and its second the information input is via an inverter, the 8 output of the second switch is connected via the secondary filter to the third input of the second adder, the third input a first adder connected to a reference voltage bus.

Description

Изобретение относитс  к аналоговой вычислительной технике и может быть использовано в аналоговых вычи слительных устройствах, реализующих функциональные преобразовани . Известен функциональный преобразователь , содержащий п диодно-резисторных элементов и операционный усилитель, реализующий кусочно-лине ную аппроксимацию ij . Недостатком этого преобразовател   вл етс  сложность настройки и низка  точность. Наиболее близким по технической сущности к предлагаемому  вл етс  функциональный преобразователь, содержащий умножитель, включенный на входе преобразовател , первый и второй сумматоры, вход преобразовател  соединен с первым входом второго сумматора, выход которого  вл етс  выходом преобразовател  и подключен к первому входу первого сумматора, второй вход второго сумматора подключен к шине опорного напр жени  2j . Недостатком данного преобразовател   вл етс  низка  точность. Обус ловленна  высокой чувствительностью преобразовател  к погрешности умножител . Целью изобретени   вл етс  повышение точности. Поставленна  цель достигаетс  тем, что в функциональный преобразователь , содержащий первый и второй сумматоры, вход преобразоваг тел  соединен с первым входом второго сумматора, выход которого  вл  етс  выходом преобразовател  и подключен к первому входу первого сумматора , второй вход второго сумматора подключен к шине опорного напр жени , введены квадратор, первый и второй коммутаторы, инвертор, усредн ющий фильтр и генератор тактовых импульсов, выход которого подключен к управл ющим входам первого и второго коммутаторов, первый и второй информационные входы первого коммутатора подключены соответственно к входу преобразовател  и шине нулевого потенциала, выход первого коммутатора подключен ко второму входу первого сумматора, выход которого подключен к входу квадратора, первый информационный вход второго коммутатора соединен с выходом квадратора непосредственно , а его второй информационный вход - через инвертор, выхбд второго коммутатора через усредн ющий фильтр подключен к третьему входу второго сумматора, третий вход первого сумматора подключен к шине опорного напр жени . На чертеже представлена схема функционального преобразовател . Преобразователь содержит пер- вый и второй сумматоры 1 и 2, первый и второй коммутаторы 3 и 4, квадратор 5, инвертор б, усредн ющий фильтр 7, генератор тактовых импульсов 8. Функциональный преобразователь работает следующим образом. Входной сигнал преобразовател  поступает на первый информационный вход первого коммутатора 3 и на первый вход второго сумматора 2/ опорное напр жение поступает на первый вход первого 1 и второй вход второго 2 сумматоров. Первый и второй коммутаторы 3 и 4 наход тс  в положении, как.показано на чертеже. При этом выходной сигнал первого сумматора 1, имеющий вид , поступает на квадратор 5, на выходе которого сигнал имеет вид ( АХ + B.UO + DY), где А, В, D - коэффициенты передачи первого сумматора 1 по соответствующим входам. При нахождении подвижньк контактов первого и второго коммутаторов 3 и 4 в положении, противоположном изображенному на чертеже, выходной сигнал первого сумматора 1 будет иметь вид DY + и поступает на вход квадратора 5, на выходе которого получаем ( DY + B,OO) . Данный сигнал, пройд  через инвертор 6 и второй коммутатор 4, поступает на вход усредн ющего фильтра 7 с знаком минус. Генератор тактовых импульсов 8 управл ет первым и вторым коммутаторами 3 и 4 и позвол ет получить на входе усредн ющего фильтра 7 переменный сигнал, имекнций форму меандра , амплитуда положительных импульсов которого равна (АХ + В Од + + DY), аотрицательных импульсов (DY + B,UO). Усредн нщий фильтр 7 осуществл ет усреднение этого переменного сигнала и в установившемс  режиме выходйой сигнал на выходе усредн ющего фильтра 7 имеет вид (АХ + DYX + ), который поступает на третий вход второго сумматора 2. %{|ходной сигнал второго сумматора 2 имеет вид Y AX +DYX-l-B OpX+B X+CUo. При В, В,,В, выходной сигнал „ АХ ВХ + С преобразовател  Y i - пуThe invention relates to analog computing and can be used in analog computing devices that implement functional transformations. A functional converter is known, which contains p diode-resistor elements and an operational amplifier that implements a piecewise linear approximation ij. The disadvantage of this converter is the complexity of adjustment and low accuracy. The closest in technical essence to the present invention is a functional converter containing a multiplier included at the converter input, the first and second adders, the converter input is connected to the first input of the second adder, the output of which is the converter output and connected to the first input of the first adder, the second input The second adder is connected to the reference voltage bus 2j. The disadvantage of this converter is low accuracy. Caused by the high sensitivity of the converter to multiplier error. The aim of the invention is to improve the accuracy. The goal is achieved by the fact that in the functional converter containing the first and second adders, the transformer input is connected to the first input of the second adder, whose output is the output of the converter and connected to the first input of the first adder, the second input of the second adder is connected to the reference voltage bus , the quad, the first and second switches, the inverter, the averaging filter and the clock pulse generator, whose output is connected to the control inputs of the first and second switches, the first and the second information inputs of the first switch are connected respectively to the converter input and the zero potential bus, the output of the first switch is connected to the second input of the first adder, the output of which is connected to the quad input, the first information input of the second switch is connected to the quad output directly, and its second information input through the inverter, the second switch output via the averaging filter is connected to the third input of the second adder, the third input of the first adder is connected to the bus PORN voltage. The drawing shows a diagram of the functional Converter. The converter contains the first and second adders 1 and 2, the first and second switches 3 and 4, quad 5, inverter b, averaging filter 7, clock generator 8. The functional converter works as follows. The input signal of the converter is fed to the first information input of the first switch 3 and to the first input of the second adder 2 / the reference voltage is fed to the first input of the first 1 and the second input of the second 2 adders. The first and second switches 3 and 4 are in the position as shown in the drawing. In this case, the output signal of the first adder 1, which has the form, goes to the quad 5, at the output of which the signal has the form (АХ + B.UO + DY), where A, B, D are the transmission coefficients of the first adder 1 according to the corresponding inputs. When the movable contacts of the first and second switches 3 and 4 are located in the position opposite to that shown in the drawing, the output signal of the first adder 1 will be DY + and will be input to the input of the quadrant 5, the output of which will be (DY + B, OO). This signal, having passed through the inverter 6 and the second switch 4, is fed to the input of the averaging filter 7 with a minus sign. The clock pulse generator 8 controls the first and second switches 3 and 4 and allows to receive at the input of the averaging filter 7 a variable signal, imitations the shape of the meander, the amplitude of the positive pulses of which is (АХ + В Уд + + DY), and for the negative pulses (DY + B, UO). The averaging filter 7 performs averaging of this variable signal and in steady state the output signal at the output of the averaging filter 7 has the form (АХ + DYX +), which goes to the third input of the second adder 2.% {| the input signal of the second adder 2 looks like Y AX + DYX-lB OpX + B X + CUo. When B, B, B, the output signal "AX BX + C converter Y i - PU

310801574310801574

Напр жение на выходе усредн ю-дн ющего фильтра 7 не зависит отThe output voltage of the average averaging filter 7 does not depend on

щего фильтра 7, с учетом вли ни погрешности, вносимой квадратором. погрешности, вносимой квадратором 5, определ етс Технико-экономический эффект отfilter 7, taking into account the effect of the error introduced by the quad. error introduced by the quad 5, determines the technical and economic effect of

Ггдзг+й п .B п +А1Я сиспользовани  изобретени  заклюi () +4-i:tDy+B Uo) +Alj, 5чаетс  В ВЫСОКОЙ точности, надежгде А - погрешность квадратора/ности и простоте реализации устследовательно , сигнал на выходе усре-ройства. Ggdzg + th p .B p + A1a using the invention enclose () + 4-i: tDy + B Uo) + Alj, 5 is IN HIGH accuracy, reliably A is the quadrature error and ease of implementation, respectively, the signal at the output of the medium .

Claims (1)

ФУНКЦИОНАЛЬНЫЙ ПРЕОВРАЗОВА-. ТЕЛЬ, содержащий первый и второй сумматоры, вход преобразователя соединен с первым входом второго сумматора, выход которого является выходом преобразователя и подключен к первому входу первого сумматора, второй вход второго сумматора подключен к шине опорного напряжения, отличающийся тем, что, с целью квадратор, первый и второй коммутаторы, инвертор, усредняющий фильтр, и генератор тактовых импульсов, выход которого подключен к управляющим входам первого и вто’рого комму/ таторов, первый и второй информационные входы первого коммутатора подключены соответственно к входу Преобразователя и шине нулевого потенциала, выход первого коммутатора подключен ко второму входу первого сумматора, выход которого подключен к входу квадратора, первый информационный вход второго коммутатора соединен с выходом квадратора непосредственно, а его второй ин- о формационный вход - через инвертор, 59 выход второго коммутатора- через ус- а _ редняющий фильтр подключен к третье- Qjl му входу второго сумматора, третий' вход первого сумматора подключен о зоFUNCTIONAL TRANSFER-. TEL, containing the first and second adders, the input of the converter is connected to the first input of the second adder, the output of which is the output of the converter and connected to the first input of the first adder, the second input of the second adder is connected to the voltage reference bus, characterized in that, for the purpose of a quadrator, the first and second switches, an inverter, an averaging filter, and a clock generator, the output of which is connected to the control inputs of the first and second commutators / switches, the first and second information inputs of the first switch are respectively connected to the inputs of the inverter and the bus zero potential, the first switch output is connected to the second input of the first adder, whose output is connected to the input of the quad, the first information input of the second switch is connected to the output of the squarer directly, and its second invariant of formational input - the inverter, 59 the output of the second switch - through the _ _ reducing filter is connected to the third Qjl input of the second adder, the third input of the first adder is connected to
SU833539215A 1983-01-10 1983-01-10 Function generator SU1080157A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833539215A SU1080157A1 (en) 1983-01-10 1983-01-10 Function generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833539215A SU1080157A1 (en) 1983-01-10 1983-01-10 Function generator

Publications (1)

Publication Number Publication Date
SU1080157A1 true SU1080157A1 (en) 1984-03-15

Family

ID=21045164

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833539215A SU1080157A1 (en) 1983-01-10 1983-01-10 Function generator

Country Status (1)

Country Link
SU (1) SU1080157A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Справочник по нелинейным схемам Под ред. Д.Шейнголда, М., Мир, 1977, с.56, фиг.2.1.12а. 2. Авторское свидетельство СССР 922795, кл. G 06 G 7/26. 1979. *

Similar Documents

Publication Publication Date Title
JPS57121345A (en) Pulse noise eliminating circuit
GB1424525A (en) Data transmission system
GB1427443A (en) Method for converting into a frequency an electrical signal
GB1461477A (en) Recursive digital filter
SU1080157A1 (en) Function generator
GB1187491A (en) Improvements in Correlators
SU566233A1 (en) Correction apparatus
ATE176562T1 (en) REMOTE ECHO COMPENSATOR
SU1674167A1 (en) Time-to-pulse converter
SU1120362A1 (en) Pulse-position device for raising to fractional power
SU1030812A1 (en) Multiplier
SU1265806A1 (en) Function generator
JPS57111121A (en) Pulse width modulating method and its circuit by negative feedback circuit configuration
JPS5513504A (en) Phase modulation system
SU1462461A1 (en) Demodulator/modulator
SU1534750A1 (en) Clock synchronization device
GB893405A (en) Improvements in electronic analogue computer circuits
GB1095820A (en) Improvements in or relating to signal transmission and receiving systems
SU663122A1 (en) Device for distortion of start-stop text
SU1515357A1 (en) Amplitude selector
SU1735986A1 (en) Device for control of voltage pulse converter
SU750457A1 (en) Pulsed dc voltage stabilizer
JPS5798040A (en) Comparator for serial magnitude
SU1718238A1 (en) Electric pulsed signal duration summing unit
RU2019026C1 (en) Ripple filter