SU1072061A1 - Аналоговое делительное устройство - Google Patents

Аналоговое делительное устройство Download PDF

Info

Publication number
SU1072061A1
SU1072061A1 SU823502540A SU3502540A SU1072061A1 SU 1072061 A1 SU1072061 A1 SU 1072061A1 SU 823502540 A SU823502540 A SU 823502540A SU 3502540 A SU3502540 A SU 3502540A SU 1072061 A1 SU1072061 A1 SU 1072061A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
operational amplifier
field
resistor
inverting input
Prior art date
Application number
SU823502540A
Other languages
English (en)
Inventor
Дмитрий Павлович Сабинин
Александр Сергеевич Шандрук
Original Assignee
Предприятие П/Я В-8337
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8337 filed Critical Предприятие П/Я В-8337
Priority to SU823502540A priority Critical patent/SU1072061A1/ru
Application granted granted Critical
Publication of SU1072061A1 publication Critical patent/SU1072061A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

АНАЛОГОВОЕ ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО, содержа1ц@е. элементы с .. управл емой проводимостью, каждый из которых выполнен на полевом транзисторе , первый операционный уси- . литель, инвертирующий вход которого;, соединен со стоком первого полевоготранзистора и через первый масштаб-ный резистор подключен к выходу источника напр жени -делител , неинвертирующий вход первого операционного усилител  подключен к стоку вто рого полевого транзистора, затвор которого соединен с выходом первого операционного усилител  и с: затвором третьего полевоз о транзистора, первый, второй, третий и четвертый балансировочные резисторы, второй операционный усилитель, инвертирующий вход которого соединен с перзьул выводом четвертого балансировочного резистора и со стоком четвертого полевого транзистора, затвор которого подключен к первому выходу делител  напр жени , второй выход которого соединен с затвором первого полевого транзистора, стоки первого и второго палевых транзисторов соответственно через первый и второй балансировочные резистоЕ л соединены с первой шиной питани , втора  ши на питани  подключена к входу делител  напр жени , третий операционный усилитель, инвертирующий вход которого через второй масштабный резистор соединен с выходом источника напр жени -делимого, выход третьего операционного усилител   вл етс  выходом устройства и через третий бсшансировочный резистор соединен с неинвертирующим входом второ го операционного усилител , выход которого через третий масштабный .резистор подключен к инвертирукхцему входу третьего операционного усилител , неинвертирующий вход которого через резистор смещени  соединен с шиной нулевого потенциала, истоки полевых транзисторов подключены к шине нулевого потенциала, и разделительный конденсатор, отличающеес  тем, что, с целью повышени  точности, выход третьего опеfO рационного усилител  через разделиэ 3d тельный конденсатор соединен с вторым выводом четвертого балансировочного резистора, сток третьего полевого транзистора подключен к неинвертирукхцему входу второго опергщионного усилител .

Description

Изобретение относитс  к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах.
Известно аналоговое делительное устройство/ содержащее регулируемый полевой транзистор, вентильные элементы и блок управлени  1; .
Недостатком устройства  вл етс  низка  точность работы.
Наиболее близким к предлагаемому  вл етс  аналоговое делительное устройство , содержащее элементы с управл емой проводимостью, каждый из которых выполнен на полевом транзисторе , первый операционный усилитель к инвертирующему и неинвертирующему входам которого подключены стоки соответственно первого и второго полевых транзисторов, выход первого операционного усилител  соединен с затворами второго и третьего полевых транзисторов, сток третьего полевого транзистора через разделительный конденсатор подключен к не инвертирующему входу второго операционного усилител , к .неинвертирующму входу которого подключе н сток червертого полевого транзистора, затвор которого соединен с первым выходом делител  напр жени , второйвыход которого подключен К затвору первого полевого транзистора, истоки полевых транзисторов соединены с шиной нулевого потенциала, стоки первого и второго полевых транзисторов соответственно через первый и второй балансировочные резисторы подключены к первой шине питан 1Я, втора  шина питани  соединена с входом делител  напр жени , выход источника напр жени -делител  через первый масштабный резистор подключен к инвертирующему входу первого операционного усилител , выход источника напр жени -делимого через второй масштабный резистор подкпючен к инвертирующему входу третьего операционного усилител , неинвертирующий вход которого через резистор смещени  соединен с шиной нулевого потенциала, инвертирующий вход третьего операционного усилител  через третий масштабный резис тор подключен к выходу второго операционного усилител , неинвертирующий и инвертирующий входы которого соответственно через третий и четвертый балансировочный резисторы подключены к выходу третьего операцйонного усилител ,  вл ющемус  выходом устройства .2 .
Известное устройство характеризуетс  низкой точностью работы.
Цель изобретени  - повышение точности работы.
. Дл  достижени  указанной цели в. известном аналоговом делительном устройстве, содержащем элементы с управл емой проводимостью, каждый из которых кыполнен на полевом транзисторе , первый о перационный усилитель , инвертирующий вход которого соединен со штоком первого полевого транзистора и через .первый масштабный резистор подключён к выходу источника напр жени -делител , неинвертирующий вход первого операционного усилител  подключен к стоку второго полевого транзистора, затвор которого соединен с выходом первого
операционного усилител  и с затвором третьего полевого транзистора, первый, второй, третий и четвертый
балансировочные резисторы, второй операционный усилитель, инвертируюЩИй вход которого соединен с первым выводом четвертого балансировочного резистора и со стоком четвертого полевого транзистора, затвор которого подключен к первому выходу деделител  напр жени , второй выход которого соединен с затвором первого полевого транзистора, стоки первого и второго полевых транзистрров соответственно через первый и
второй балансировочные резисторы соединены с первой шиной питани , втора  шина питани  подключена к входу делител  напр жени , третий операционный, усилитель, инвертирующий вход которого через второй
масштабный резистор соединен с выходом источника напр жени -делимого, выход третьего операционного усилител   вл етс  выходом устройства и через третий балансировочный резистор соединен с неинвертирующим входом второго операционного усилител , выход Kotoporo через третий масштабный резистор подключен к инвертирующему входу третьего операцйонного усилител , невнвертирующий вход которого через резистор смещени  соединен с шиной нулевого потенциала , истоки полевых траМзисторов подключены к шине нулевого потенциала , и разделительный конденсатор , выход третьего операционного усилител  через разделительный конденсатор соединен с вторым выводом
четвертого балансировочнопо резистора , сток третьего полевого тран- / зистора подключен к неинвертирующему входу второго операционного усилител .
На чертеже изображена функцио .напьна  схема предлагаемого аналогового делительного устройства.
Устройство содержит первую шину 1 питани , делитель 2 напр жени , первый, второй, третий и четвертый балансировочные резисторы 3, 4,5
и 6, первый, второй, третий и четвертый полевые транзисторы 7, 8, 9 и 10, разделительный конденсатор 11 источник 12 напр жени -делител , первый, второй и третий масштабные : резисторы 13, 14 и 15, первый, второй и третий операционные усилители 16, 17 и 18, источник 19 напр жени делимого , резистор 20 смещени , шину 21 нулевого потенциала, выход 22 устройства, вторую шину 23 питани . - Аналоговое делительное устройство работает следующим образом.
От делител  2 напр;{жени  на затворы первого и четвертого полевых транзисторов 7 и 10 подаютс  напр жени , устанавливающие режим работы. На инвертирующий вход первого операционного усилител  16 через первый масштабный резистор 13 подаетс  напр жение источника 12 напр же ни дёлител . Коэффициент передачи мостовой схемы, образованной первым и вторым балансировочными резисторами 3 и 4 и первым и вторым полевыки транзисторами 7 и 8, пропорционален величине напр жени  источника 12 напр жени -делител .
Коэффициент передачи мостовой схемы , образованной третьим и четвертым бсшансировочными резисторами 5 и 6 и третьим и четвертым полевыми транзисторами 9 и 10, также пропор-. ционален величине напр жени  источника 12 напр жени -делител .
По мере уменьшени  напр жени  от источника 12 напр жени -делител  уменьшаетс  величина отрицательной обратной св зи третьего операционного усилител  18. При нулевом значении напр жени  источника 12 напр жени -делител  коэффициент усилени  третьего операционного усилител  18 достигает максимального значени  (без отрицательной обратной св зи ). Поэтому напр жение на выходе 22 пр мо пропорционально величине напр жени  источника 19 напр жени делимого и обратно пропорционально величине напр жени  источника 12 напр жени -делител .
Разделительный конденсатор 11 включенный последовательно с четвертым балансировочным резистором 6, разрывает св зь по посто нному току выхода 22 с инвертирующим входом второго операционного усилител 
17.При этом св зь по посто нному току выхода 22 с неинвертирующим
входом второго операционного усилител  17 сохран етс , вследствие чего возникает отрицательна  обратна  св зь по посто нному току дл третьего операционного усилител 
18.Эта обратна  св зь предотвра- ч щает выход третьего операционного . усилител  18 за линейную зону в область насыщени  при малых эначени х напр жени -делител .j.
Напр жение на выходе 22 равно
II UJJ5
и
19
ЧВЫХ-R;;
Л и +-1RIO « рек.
К,5где R,
сопротивлени  второго
14 и третьего масштабных резисторов 14 и 15; коэф(1ициент управлени 
п 0 полевого транзистора;
, сопротивлени  третьего
9 и четвертого полевых транзисторов 9 и 10,
С емкость разделительного конденсатора 11. Точность делени  определ етс  вторым членом в знаменателе выражени  (1), По сравнению с устройствомпрототипом этот член значительно меньше.
Таким образом, по сравнению с устройством-прототипом предлагаемое аналоговое делительное устройство характеризуетс  более высокой точностью выполнени  операции делени , т.е. более высокой точностью работы.

Claims (1)

  1. АНАЛОГОВОЕ ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО, содержащее, элементы с управляемой проводимостью, каждый из которых выполнен на полевом тран; эисторе, первый операционный усилитель, инвертирующий вход которого? соединен со стоком первого полевого ? транзистора и через первый масштабный резистор подключен к выходу источника напряжения-делителя, неинвертирующий вход первого операционного усилителя подключен к стоку вто рого полевого транзистора, затвор которого соединен с выходом первого' операционного усилителя и с затвором третьего полевого транзистора, первый, второй, третий и четвертый балансировочные резисторы, второй операционный усилитель, инвертирующий вход которого соединен с первь^я выводом четвертого балансировочного резистора и со стоком четвертого полевого транзистора, затвор которого подключен к первому выходу делителя напряжения, второй выход которого соединен с затвором первого полевого транзистора, стоки первого и второго палевых транзисторов соответственно через первый и второй балансировочные резисторы соединены с первой шиной питания, вторая шина питания подключена к входу делителя напряжения, третий операционный усилитель, инвертирующий вход которого через второй масштабный резистор соединен с выходом источника напряжения-делимого, выход третьего операционного усилителя является выходом устройства и через третий балансировочный резистор соединен с неинвертирующим входом второго операционного усилителя, выход которого через третий масштабный резистор подключен к инвертирующему входу третьего операционного усилителя, неинвертирующий вход которого через резистор смещения соединен с шиной нулевого потенциала, истоки полевых транзисторов подключены к шине нулевого потенциала, и разделительный конденсатор, отличающееся тем, что, с целью повышения точности, выход третьего операционного усилителя через разделительный конденсатор соединен с вторым выводом четвертого балансировочного резистора, сток третьего полевого транзистора подключен к неинвертирующему входу второго операционного усилителя.
    >
SU823502540A 1982-10-20 1982-10-20 Аналоговое делительное устройство SU1072061A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823502540A SU1072061A1 (ru) 1982-10-20 1982-10-20 Аналоговое делительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823502540A SU1072061A1 (ru) 1982-10-20 1982-10-20 Аналоговое делительное устройство

Publications (1)

Publication Number Publication Date
SU1072061A1 true SU1072061A1 (ru) 1984-02-07

Family

ID=21032766

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823502540A SU1072061A1 (ru) 1982-10-20 1982-10-20 Аналоговое делительное устройство

Country Status (1)

Country Link
SU (1) SU1072061A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Патент JP 51-33704, кл. 97 *

Similar Documents

Publication Publication Date Title
US4377789A (en) Operational amplifier employing complementary field-effect transistors
KR870002650A (ko) 자체에 공급된 전원 전압의 조정수단을 가지는 반도체 장치
KR890005979A (ko) 증폭장치
KR830002453A (ko) 전압 비교기
KR790001773B1 (ko) 증 폭 기
US5585746A (en) Current sensing circuit
US4068184A (en) Current mirror amplifier
US4801893A (en) Forward transimpedance amplifier
GB1340135A (en) Variable gain circuits ztilizing a field effect transistor
SU1072061A1 (ru) Аналоговое делительное устройство
KR830004719A (ko) 크로스 오버 전류 제어를 갖는 전치 증폭기
US3710270A (en) Linear gain control
KR870007607A (ko) 증폭회로
JP3217557B2 (ja) 電圧利得制御回路
GB2193059A (en) Voltage follower circuit
SU760121A1 (ru) Аналоговое делительное устройство 1
KR880700536A (ko) 복합오디오 증폭기
SU896636A1 (ru) Логарифмический усилитель
SU1280401A1 (ru) Аналоговое множительное устройство
Zapf DC transfer characteristic, offset voltage sensitivities, and CMRR of FET differential stages
SU1334121A1 (ru) Стабилизатор посто нного напр жени
US4349786A (en) Complementary differential amplifier circuit having source-follower driving circuits
US3579134A (en) Integrated semiconductor device or element
SU957224A1 (ru) Аналоговое делительное устройство
SU1553987A1 (ru) Управл емое резистивное устройство