SU1067605A1 - Адаптивный корректор межсимвольных искажений - Google Patents

Адаптивный корректор межсимвольных искажений Download PDF

Info

Publication number
SU1067605A1
SU1067605A1 SU823496455A SU3496455A SU1067605A1 SU 1067605 A1 SU1067605 A1 SU 1067605A1 SU 823496455 A SU823496455 A SU 823496455A SU 3496455 A SU3496455 A SU 3496455A SU 1067605 A1 SU1067605 A1 SU 1067605A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
unit
inputs
output
coefficient
Prior art date
Application number
SU823496455A
Other languages
English (en)
Inventor
Владимир Александрович Биневич
Владимир Иванович Седов
Елена Александровна Баскакова
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU823496455A priority Critical patent/SU1067605A1/ru
Application granted granted Critical
Publication of SU1067605A1 publication Critical patent/SU1067605A1/ru

Links

Landscapes

  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

АДАПТИВНЬЗ КОРРЕКТОР МЕЖСИМВОЛЬНЫХ ИСКАЖЕНИЙ, содержащий последовательно соединенные блок пам ти сигналов, умножитель, сумма тор-накопитель , решающий блок, блок определени  синфазной и квадратурной составл ющих ошибки, второй вход и первый выход которого, соединены соответственно с выходом сумматора.-накопител ,и первым входом первого блока сравнени , второй вход которого соединен с выходом блока формировани  порогового значени , а также последовательно соединенные блок Е егулировки коэффициентов и блок пам ти коэффициентов , выход которого соединен с вторым входом умножител  и первым входом блока регулировки коэффициентов, причем первый и второй входы блока пам ти сигналов  вл ютс  информационньми входами адаптивного корректора, тактовый вход которого соединен с тактовыми входами блока пам ти сигналов, блока пам ти коэффициентов, сумматора -накопи е л  и блока определени  синфазной и квадратурной составл ющей сшшбки, на первый вход которого подан эталонный сигнал, отличающийс  тем, что, с целью повышени  помехоустойчивости путем слежени  за величиной составл ющей ошибки, введены второй блок сравнени , первый и вЧорой коммутаторы , элемент ИЛИ и источник нулевого уровн , при этом первый и второй выходы блока определени  синфазной и квадратурной составл юС щей ошибки соединены соответственно 9 с первым входом первого коммута (Л тора и объединенными первыми входами второго блока сравнени  и второго коммутатора, причем вторые входы первого и второго коммутаторов соединены с выходом источника нулевого уровн , а выходы первого и второго блоков сравнени  соединены с первым и вторым входами элемента ИЛИ, выход которого соеОд динен с третьими входами первого и второго коммутаторов, выходам которых соединены соответственно с О) вторьы и третьим входами блока рео гулировки коэффициентов, причем выход блока формировани  порогоСП вого значени  соединен с вторым входом второго блока сравнени .

Description

Изобретение относитс  к технике передачи дискретной информации и может быть использовано при кор .рекции межсимвольных искажений дискретного сигнала, обладающего синфазной и квгщратурной составл ющими . Известен корректор межсимвольйых искажений, предназначенный дл  коррекции многопозиционньк сиг налов с фазовой и амплитудно-фазовой модул цией, содержащий- блок па сигналов, на вход которого поступает синфазна  и квадратурна  составл гадие прин того сигнала и блок пам ти коэффициентов, а также умножители и cy  vlaтop-нaкoпитeль, которые формируют синфазную и квад ратурную составл ющие скорректированного сигнала, решающий блок СП Однако известный корректор имеет низкую точность и низкую помехозащищенность . Наиболее близким к изобретению  вл етс  адаптивный корректор межсимвольных искажений, содержащий. последовательно соединенные блок пам ти сигналов, умножитель, суглма тор-накопитель, решающий блок, бло определени  синфазной и квадратурной составл ющих ошибки, второй вход и первый .выход которого соеди нены соответственно с вы -одом сумматора-накопител  и первым входом первого блока сравнени , второй вход которого соед; :1ен с выходом блока формировани  порогового значени , а также последовательно сое динен.ные блок регулировки коэффициентов и блок пам ти коэффициентов , выход которого соединен с вторым входом умножител  и первым входом блока регулировки коэффициентов , причем первый и второй входы блока пам ти сигналов  вл ютс  информационными входами адаптивног корректора, тактовый вход которого соединен с тактовыми входами блока пам ти сигналов, блока пам ти коэффициентов , сумматора-накопител  и блока определени  синфазной и квадратурной составл ющей ошиб ки, на первый вход которого подан эталонный сигнал 21. I , Однако этот корректор имеет низ кую помехозащищенность. Цель изобретени  - повышение по мехоустойчивости путем слежени  за величиной Составл ющей сшибки. Поставленна  цель достигаетс  т что в адаптивный корректор межсимво ных искажений, содержащий последовательно соединенные блок пам ти с налов , умножитель,, сумматор-накопи тель , решающий блок, блок определе . ни  синфазной и-квадратурной соста л ющих ошибки, эторой вход и первы выход которого соединены соответствен но с выходом сумматора-накопител  и первым входом первого блока сравнени , второй вход которого соединен g выходом блока формировани  порогового значени , а также последовательно соединенные блок регулировки коэффициентов и блок пам ти , коэффициентов, выход которого соединен с вторым входом умножител  и первым входом блока регулировки коэффициентов, причем первый и второй входы блока пам ти, сигналов  вл ютс  информационными входами адаптивного корректора, тактовый вход которого соединен с Тактовыми входами блока пам ти сигналов, блока пам ти коэффициентов, сумматора-накопител  и блока определени  синфазной и квадратурной составл ющей ошибки, на первый вход которого подан эталонный сигнал, введены второй блок сравнени , первый и второй коммутаторы, элемент ИЛИ и источник нулевого уровн , при этом первый и второй выходы блока определени  синфазной и квадратур- . ной составл ющей ошибки соединены соответственно с первым входом пepвo o коммутатора и обьединенными первыми входами второго блока сравнени  и второго коммутатора,при ч&л вторые входы первого и второго коммутаторов соединены с выходом источника нулевого уровн , а выходы первого и второго блоков сравнени  соединены с первым и вторым входами элемен.та ИЛИ, выход которого соединен с третьими входами первого и второго коммутаторов, выходы которых соединены соответственно с вторым и третьим входами блока регулировки коэффициентов, приче выход блока формировани  порогового значени  соединен с вторым входом второго блока сравнени . На чертеже представлена структурна  схема предлагаемого адаптивного корректора. Адаптивный корректор межсимвольных искажений содержит блок 1 пам ти сигналов, блок 2 регулировки коэффициентов, блок 3 пам ти коэффициентов , умножитель 4, сумматор- . накопитель 5, решающий блок 6, блок 7 определени  синфазной и квадратурной составл ющих ошибки, первый блок 8 сравнени , блок 9 формировани  порогового знaчeни  элемент ИЛИ 10, первый коммутатор 11, источник 12 нулевого уровн , второй коммутатор 13, второй блок 14 сравнени . Адаптивный корректор межсимвольных искажений рабо- ает следующим образом. На входы блока 1 пам ти сигналов поступают синфазна  и квадратурна 
составл ющие прин того сигнала, которые запоминаютс  и считываютс  по тактовым сигналам, поступающим на тактовый вход. Блок 2 регулировки коэффициентов производит изменение коэффициентов в зависимости от поступак цих на входы блока 2 управл ющих сигналов. При поступлении на входы блока 2 сигналов нулевого уровн  изменени  коэффициентов не происходит и регулировка . не выполн етс . Изменение значени  коэффициентов поступают с выхода блока 2 на вход блока 3 пам ти коэффициентов . С выходов блоков 1 . и 3 значени  .сигналов и значени  коэффициентов поступают на входы умножител  4, который совместно с сумматором-накопителем 5 формирует свертки упом нутых значений, представл ющие собой составл ющие скорректированного сигнала.
Управление работой сумматоранакопител  5 производитс  при помощи тактовых сигналов. С выхода сумматора-накопител  5 скорректированный сигнал поступает на вход решапщего блока 6 формирующего оценки (эталоны) скорректированного сигнала . Решающий блок 6 вьтолн ет сравнение скорректированного сигнала с набором,эталонов и выбор наиболее близкого к. сигналу эталона.
Скорректированный сигнал с выхода сумматора-накопител  5 и его эталон с выхода решающего блока 6 поступают на входы блока 7 определени  синфазной и квадратурной состав л ющык ошибки.
Блок 7 определ ет разность между скорректированным сигналом и эталоном по каждой составл кщей. Управ ление работой блока 7 производитс  так же при помощи тактовых сигналов.
Значение каждой составл кщей ошибки со своего выхода блока 7 поступает на первый вход сортветстьуйщего блока сравнени  8 и.14, где оно сравниваетс  по абсолютному значению с пороговым- значением, /поступающим , на вторые вхрды первого и второго блоков 8 и 14 сравнени  с выхода блока 9 формировани  порогового значени .
Если одна из составл ющих ошибки превышает по абсолютному значению .пороговое значение, на выходе соответствующего блока сравнени  по вл етс  сигнал, постхшающий на ,.
один из входов элемента ИЛИ 12, в результате на его выходе также по вл етс  сигнал, поступающий на управл ющие входы первого и второго коммутаторов li и 13,
при поступлении этого сигнала на управл ющие входы первого и второго коммутаторов 11 и 13 нулевой уровень с выхода источника 12 нулевого уровн  поступает на входы блока 2
регулировки коэффициентов и регулировка не выполн етс .
Таким образЬм, регулировка коэффициентов предложенного адаптивного корректора выполн етс  только при том условии, что люба  составл юща  ошибки не превышает порогового значени .
Это условие равноценно наличию вокруг эталонных значений разрешенных дл  регулировки зон.
При воздействии помехи, достаточной дл  выхода сигнала из разрешенной зоны, регулировка коэффи-i циентов запрещаетс  и настройка сохран етс , что позвол ет значительно повысить помехоустойчивость предложенного корректора.
4 r S r 1
ЛЩри
И
f- ff -1
n
75

Claims (1)

  1. АДАПТИВНЫЙ КОРРЕКТОР МЕЖСИМВОЛЬНЫХ ИСКАЖЕНИЙ, содержащий последовательно соединенные блок памяти сигналов, умножитель, сумматор-накопитель , решающий блок, блок определения синфазной и квадратурной составляющих ошибки, второй вход и первый выход которого, соединены соответственно с выходом сумматора-накопителя,и первым входом первого блока сравнения, второй вход которого соединен с выходом блока формирования порогового значения, а также последовательно соединенные блок регулировки коэффициентов и блок памяти коэффициентов , выход которого соединен с вторым входом умножителя и первым входом блока регулировки коэффициентов, причем первый и второй входы блока памяти сигналов являются информационными входами адаптивного корректора, тактовый вход которого соединен с тактовыми входами блока памяти сигналов, блока памяти коэффициентов, сумматора-накопиТеля и блока определения синфазной и квадратурной составляющей ошибки, на первый вход которого подан эталонный сигнал, отличающийся тем, что, с целью повышения помехоустойчивости путем слежения за величиной составляющей ошибки, введены второй блок сравнения, первый и второй коммутаторы, элемент ИЛИ и источник нулевого уровня, при этом первый и второй выходы блока определения синфазной и квадратурной составляющей’ ошибки соединены соответственно с первым входом первого коммутатора и объединенными первыми входами второго блока сравнения и второго коммутатора, причем вторые входы первого и второго коммутаторов соединены с выходом источника нулевого уровня, а выходы первого и второго блоков сравнения соединены с первым и вторым входами элемента ИЛИ, выход которого соединен с третьими входами первого и второго коммутаторов, выхода которых соединены соответственно с вторым и третьим входами блока регулировки коэффициентов, причем выход блока формирования порогового значения соединен с вторым входом второго блока сравнения.
    I t
SU823496455A 1982-10-06 1982-10-06 Адаптивный корректор межсимвольных искажений SU1067605A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823496455A SU1067605A1 (ru) 1982-10-06 1982-10-06 Адаптивный корректор межсимвольных искажений

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823496455A SU1067605A1 (ru) 1982-10-06 1982-10-06 Адаптивный корректор межсимвольных искажений

Publications (1)

Publication Number Publication Date
SU1067605A1 true SU1067605A1 (ru) 1984-01-15

Family

ID=21030814

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823496455A SU1067605A1 (ru) 1982-10-06 1982-10-06 Адаптивный корректор межсимвольных искажений

Country Status (1)

Country Link
SU (1) SU1067605A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Патент СШй 3878468, кл. Н 04 В 3/04, 1978. 2. liBTopcKoe свидетельство СССР 625308, кл. Н 04 В 3/04, 1976 (прототип). . *

Similar Documents

Publication Publication Date Title
US5594496A (en) Detection of co-channel interference in digital television signals
US4106102A (en) Self-adaptive digital filter for noise and phase jitter reduction
US5093848A (en) Method of controlling the frequency of a coherent radio receiver and apparatus for carrying out the method
GB2036512A (en) Receivers for single side-band reduced carrier amplitude-modulation data transmission systems
US7061995B2 (en) Apparatus and method to generate an adaptive slicer threshold for binary data
SU1067605A1 (ru) Адаптивный корректор межсимвольных искажений
EP0577212B1 (en) Adaptive viterbi detector
US6614840B1 (en) Equalizer with phase-locked loop
US4041418A (en) Equalizer for partial response signals
JPS6335127B2 (ru)
KR100304996B1 (ko) 디지탈전송시스템
US4383324A (en) Digital data transmission systems
US4013980A (en) Equalizer for partial response signals
US4403351A (en) Method and apparatus for distinguishing between minimum and non-minimum phase fades
US5381448A (en) Data receiving apparatus
SU558407A1 (ru) Адаптивный выравниватель межсимвольных искажений
JPS63119331A (ja) 多値識別方式
JPS6218120A (ja) 適応形自動等化器
JPS5525217A (en) Automatic equalizing system
SU1117854A1 (ru) Приемник сигналов с парциальным откликом
SU1053274A1 (ru) Цифровой фильтр
KR100208798B1 (ko) 전송에러 보상회로
JPS6352817B2 (ru)
GB2063629A (en) Digital data transmission systems
JPH08163006A (ja) 自動等化装置