SU1062732A2 - Цифро-аналоговый многофункциональный преобразователь - Google Patents

Цифро-аналоговый многофункциональный преобразователь Download PDF

Info

Publication number
SU1062732A2
SU1062732A2 SU823502521A SU3502521A SU1062732A2 SU 1062732 A2 SU1062732 A2 SU 1062732A2 SU 823502521 A SU823502521 A SU 823502521A SU 3502521 A SU3502521 A SU 3502521A SU 1062732 A2 SU1062732 A2 SU 1062732A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
digital
inputs
register
input
Prior art date
Application number
SU823502521A
Other languages
English (en)
Inventor
Геннадий Александрович Калинин
Галина Валентиновна Коренева
Original Assignee
Харьковский Ордена Трудового Красного Знамени Институт Радиоэлектроники
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский Ордена Трудового Красного Знамени Институт Радиоэлектроники filed Critical Харьковский Ордена Трудового Красного Знамени Институт Радиоэлектроники
Priority to SU823502521A priority Critical patent/SU1062732A2/ru
Application granted granted Critical
Publication of SU1062732A2 publication Critical patent/SU1062732A2/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

ЦИФРОАНАЛОГОВЫЙ МНОГОФУНКЦИОНАЛЬНЫЙ ПРЕОБРАЗОВАТЕЛЬ по авт.св. 895973, о т л и ч а rant и и с   тем, что, с целью повышени  точности преобразовани , резистор в цепи обратной-св зи масштабного операционного усилител  выполнен кодоуправл емым, причем его управл ющие входы подключены к выходам разр дов четвертого регистра. О) to 00 tc

Description

Изобретение относитс  к автоматике и вычислительной технике.
По основному авт.св. № 895973 известен цифроаналоговый мнргофункциональнкй Лреобразователь, содержащий п (где п - количество воспроизводимых функций) блоков пам ти , первые и вторые выходы каждого из которых подключены к входам первого и второго регистров соответственно , первый дешифратор адреса, Ц| групп элементов И, третий регист соединенный входом с шиной ввода кода аргумента, а выходами разр дов - с цифровыми входами первого дифроаналогового линейного преобразовател , подключенного аналоговыми входами к шинам раэнопол р,ных опорных напр жений, а выходом - к входу масштабного операционного усилител , выход которого соединен с аналоговым входом второго цифроаналогового линейного преобразовател , подключенного цифровыми входами к выходам разр дов первого регистра а выходом - к входу выходного суммирующего операционного усилител  и к выходу третьего цифроаналоговог линейного преобразовател , соединенного аналоговыми входами с шинами разнопол рных опорных напр жений, а цифровыми входами - с выходами разр дов второго регистра, четвертый регистр, подключенный входом к шине ввода кода функции, а выходами разр дов - к входам дешифратора кода функции, каждый Т-й (1 J5 i t м ) выход которого соединен с первыми входами элементов И «-ой группы, п элементов задержки, сумматор по модулю два и дополнительны дешифраторы адреса со второго по п-ый, причем каждый i-й () элемент задержки подключен входом к i-му выходу дешифратора кода функции, а выходом - к входу управлени  считыванием i-ro блока пам ти , соединенного адресными входами через i-ый дешифратор адреса с выходами элементов И i-ой группы, подключенных вторыми входами к выходам старших разр дов третьего регистра , выход знакового разр да которого соединен с первым входом сумматора по модулю два, подключенного вторым входом к выходу знакового разр да первого регистра, а выходом - к входу управлени  знаком первого цифроаналогового линейного преобразовател  13.
Недостатком известного функционального преобразовател   вл етс  пониженна  точность преобразовани  при воспроизведении функций с разлиными максимальными значени ми угловых коэффициентов.
Целью изобретени   вл етс  повышение точности преобразовани .
Дл  достижени  цели в цифроаналоговом многофункциональном преобразователе резистор в цепи обратной св зи масштабного операционного усилител  выполнен кодоуправл емым, причем.его управл ющие входы подключены к выходам разр дов четвертого регистра.
На чертеже изображена блок-схема цифроаналогового многофункционального преобразовател .
Преобразователь содержит п (где п- количество воспроизводимых функций ) блоков 1 , первые и вторые выходы каждого из которых .подключены к входам первого 2 и второго 3 регистров соответственно. Третий регистр 4 соединен входом с шиной ввода кода аргумента, а выходами разр дов - с цифровыми входами первого цифроаналогового линейного преобразовател  5, подключенного аналоговыми входами к шинам разнопол рных опорных напр жений ±(j а выходом - к входу масштабного операционного усилител  6. Выход усилител  б соединен с аналоговый входом второго цифроаналогового линейного преобразовател  7, подключенного цифровыми входами к выходам разр дов регистра 2,- а выходом - к входу выходного суммирующего операционного усилител  8 и к выходу третьего цифроаналогового линейного преобразовател  9. Преобразователь 9 соединен аналоговыми входами с шинами разнопол рных опорных напр жений, а цифровыми входами - с выходами разр дов регистра 3. Четвертый регистр 10 подключен входом к шине ввода кода функции, а выходами разр дов - к вхдам дешифратора 11 кода функции, кадый i -ый (1 i i in) выход корого соединен с первыг и входами элементов И i-ой группы 12 и с входом 1-го элемента 13 задержки, подключенного выходом к входу управлени  считывани  -го блока 1 пам ти, соединенного адресными входами с выходами i-ro дешифратора 14 адреса, подключенного входами к выходам элементов И группы 12, соединенных вторыми входами с выходами ct apших разр дов регистра 4. Выход знакового разр да регистра 4 подключен к первому входу сумматора 15 по модулю два, соединенного вторым входом с выходом знакового разр да регистра 2, а выходом - с входом упралени  знаком преобразовател  5. Резистор 16 в цепи обратной св зи усилител  6 выполнен кодоуправл емым , причем его управл ющие входы под ключены к выходам разр дов р.егистра 10
Цифроаналоговый многофункциональный преобразователь работает следующим образом.
Перед началом работы преобразователь программируетс , т.е. в каждый из блоков 1 пам ти записываютс  кодовые значени  параметров аппроксимации одной из воспроизводимых функций. При этом количество подинтервалов аппроксимации дл  каждой из воспроизводимы} функций выбираетс  индивидугшьно в зависимости от- особенностей данной функции и требований к точности его воспроизведени .
При работе многофункционального преобразовател  на входы регистров 4 и 10 подаютс  соответственно пр гиой код аргумента, который записываетс  в регистр 4, и код функции , записываемый в регистр 10. С выхода регистра 10 сигнал подаетс  на управл ющие входы кодоуправл емого резистора 16 в цепи обратной св зи операционного усилител  6, на выходе которого формируетс  напр жение , завис щее от значени  максимального УГЛОВОГО коэффициента аппроксикшруюадей пр мой дл  данной функции.
После дешифрации кода функции дешифратором 11 сигнал возбу}1сдени  с соответствующего выхода дешиф1 атора 11 воздействует на первые входы выбранной группы 12 элементов И. В результате этого необходимое число cTafXimx разр дов регистра 4 подкшочаетс  к входгил соответствующего дешифратора 14 адреса. Одновременно сигнал возбуждени  задерживаетс  на некоторое врем  элементом 13 задержки, после чего воздействует на вход управлени  считывани  соответствующего блока 1 пам ти на адресных входах которого к этому времени сформирован сигнал адресации к выбранной  чейке блока пам ти В результате пр мой код начальной ординаты записываетс  в регистр 3,
а пр мой код углового коэффициента - в регистр 2. Все разр ды кода аргумента с регистра 4 за исключением знакового разр да воздействуют на цифровые входы первого преобразовател  5, поэтому на выходе усилител  б формируетс  напр жение, пропорциональное этому коду аргумента . Знак этого напр жени  определ етс  управл ющим сигналом на выхо0 де сумматора 15 по модулю два, завис щим от состо ни  знаковых разр дов регистров 2 и 4. Напр жение с выхода усилител  6 умножаетс  на коэффициент передачи второго преоб5 разовател  7, входной ток которого с помощью выходного суммирующего усилител  8 суммируетс  с выходным током третьего преобразовател  9. Так как преобразователи 7 и 9 управЛ5ПОТСЯ кодами, записанными в регист0 ры 2 и 3 соответственно, то на выходе суммирующего усилител  8 формируетс  напр жение, соответствук цее кусочно-линейной функции, аппроксимирующей данную воспроизводимую
5 функцию из общего множества воспроизводимых функций. При смене кода функции на регистре 10 воспроизводитс  друга  функци  из множества
ВОСПРОИЗВОДИ1«:1Х фуНКЦИЙ .
0
в отличие от известного устройства в предлагаемом цифроаналоговом многофункциональном преобразователе производитс  индивидуальна  установка максимального значени 
5 углового коэффициента дл  каждой воспроизводимой функции. Это обсто тельство увеличивает точность моделировани  при фиксированной емкости блоков пам ти или уменьшает
0 емкость блоков Пс1м ти при фиксиррванной точности моделировани , что приводит к упрс дению реализации многофункционального преобразовател .

Claims (1)

  1. ЦИФРОАНАЛОГОВЬЖ МНОГОФУНКЦИОНАЛЬНЫЙ ПРЕОБРАЗОВАТЕЛЬ по авт.св. W 895973, о т л и ч a tout и й с я тем, что, с целью повышения точности преобразования, резистор в цепи обратной-связи масштабного операционного усилителя выполнен кодоуправляемым, причем его управляющие входы подключены к выходам разрядов четвертого регистра.
    SU ...1062732
SU823502521A 1982-10-25 1982-10-25 Цифро-аналоговый многофункциональный преобразователь SU1062732A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823502521A SU1062732A2 (ru) 1982-10-25 1982-10-25 Цифро-аналоговый многофункциональный преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823502521A SU1062732A2 (ru) 1982-10-25 1982-10-25 Цифро-аналоговый многофункциональный преобразователь

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU895973 Addition

Publications (1)

Publication Number Publication Date
SU1062732A2 true SU1062732A2 (ru) 1983-12-23

Family

ID=21032762

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823502521A SU1062732A2 (ru) 1982-10-25 1982-10-25 Цифро-аналоговый многофункциональный преобразователь

Country Status (1)

Country Link
SU (1) SU1062732A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 895973, кл. G 06 Г 3/00, G 06 G.7/26, 1980 (прототип). *

Similar Documents

Publication Publication Date Title
US4316178A (en) Digital-to-analog conversion system with compensation circuit
EP0102609B1 (en) Digital-analog converter
CA1278623C (en) Current-steering digital-to-analog converter for providing bi-directional currents through a load
JPH05259917A (ja) ローノイズ・スイッチキャパシター・デジタル/アナログ変換器
JPH0519848B2 (ru)
EP0743758A1 (en) Quadratic digital/analog converter
SU1062732A2 (ru) Цифро-аналоговый многофункциональный преобразователь
JPH0629850A (ja) A/dコンバータ
US3832707A (en) Low cost digital to synchro converter
US4072940A (en) Digital to analog resolver converter
EP0135274A3 (en) Digital-to-analog converter
JPS6161577B2 (ru)
SU706856A1 (ru) Цифро-аналоговый функциональный преобразователь
SU932507A1 (ru) Функциональный генератор
SU734728A1 (ru) Цифро-аналоговый функциональный преобразователь
SU769730A1 (ru) Устройство преобразовани информации
SU734748A1 (ru) Цифро-аналоговый функциональный преобразователь
SU1015408A1 (ru) Устройство дл цифровой регистрации
SU1280400A1 (ru) Аналого-цифровое множительное устройство
SU949800A1 (ru) Цифро-аналоговый преобразователь
SU1309086A1 (ru) Аналоговое запоминающее устройство
RU1777242C (ru) Устройство цифроаналогового преобразовани
JPH0758912B2 (ja) 高速セトリングd/a変換器
SU1163314A1 (ru) Стабилизатор посто нного тока
SU894748A1 (ru) Функциональный преобразователь