11 Изобретоииг: относитс к цифровой вычиспитепьной текнике и может быть испопьзовано цп контроп и циагностйки примен емой в ней цифровой аппаратуры (микроскем, типовых эпементов замены, бпоков и т, ц.).. Извест);й устройство цп контроп функционировани цифровых микросхем, осущестБп ющее сравнение выходных сигнапов испытуемой микросхемы с этапонными сигналами (ij . Непостатком такого устройства вл етс необходимость использовани пам ти бопьшого объема, Наибопее бпизким по технической сущност к прецггагаемому вл етс сиг- нйтурный анапизатор, содержащий сумма1ор по моцупю два и сдвиговый регистр Один из входов сумматора по модулю два вл етс информационным и служит дл приема контропйруемой двоичной информации. Другие его входы соединены с седьмым, дев тым, двенадцатым и шес чадцатым разр дами выходов сдвигового регистра,а его выход - с информационным. 1зходом последнего, образу тем самым контур обратной св зи. Получаемый в сдвиговом регистре код представл ет собой компактную (сжатую) характериотику контролируемой двоичной информации Указанным сжатием достигаетс существенное сокраи.е1П:е объема пам ти, необ кодимой дл заполнени эталонных сигналов 2 Недостатком данного сигнатурного анализатора вл етс его одноканапь- ность, в св зи с чем одновременный контроль нескольких каналов одним таким анализатором невозможен, а поочередный поканапьный (поконтактный) к.рнт роль требует существенных затрат, време ни. Кроме того, этот сигнатурный анализатор не позвол ет произвопьно манипу- пировать сочетанием контролируемых каналов, Цель изобрет( - повышение быстро действи . Поставленна цель дбстигаетс тем, что в сигнатурный анализатор, содержа щий первый сумматор по модулю два и сдвиговый регистр, шестнадцать выходов которого вл ютс выходами сигнатурног анализатора, кроме того, выходы седьмо го, дев того, двенадцатого и шестнадцатого разр дов -сдвигового регистра сое .динены с группой входов первого сумматора по модулю два, выход первого сумматора по модупю два соединен с информащюнным входом сдвигового регистра, управл ющие входы которого соединены с входами начальной установки и синхронизации сигнатурного анализатора соответственно , введены счетчики, группа ; элементов И и второй сумматор по модулю два, причем вход начальной установки счетчика соединен с входом начальной установки сигнатурного анализатора , п счетный вход счетчика в- -л етс входом установки ре ;има сйгнатурного анализатора, выходы счетчика поразр пно соединены с первыми входами соответствующих элементов И группы , выходы которых соединен : с соответствующими входами второго сумматора по модулю два,выход которого соединен синформационным входом первого сумматора по модулю два, вторые входы „элементов И группы вл ютс информационными входами сигнатурного анализатора. На чертеже представлена блок-схема сигнатурного анализатора., Сигнатурный анализатор содержит счетчик 1, группу 2 элементов И, пер вый 3 и второй 4 сумматоры по модулю лю два и сдвиговый perHcri/ii 5. Сшнатур11Ый анализатор работает, следующим образом. Через вход начаньпог установки сигнатурного анализатора осуществл ют установку в исходное состо ние (в ноль) счетчика 1 и сдвигового регистра 5, Затем через вход установки, режима сигнатуриог ; анализатора осуществи -о- выбор одной из 2 ( п -число каналов возмомлых комбинаций (сочетаний) совместно контролируемых каналов. При этом НЕ вход установки режима сигнатурного анализатора (счетный вход счетчика ) подс.Ю7 соответствующее число им- цуиьсов. Например, цп контрол только первого канала - один импульс, только второго - два, второго и третьего - ;УРИ и т. Д, Вместо счетчика 1 может быть использован регистр, записываемый код в который (например с наборника не показан ) обеспечивает аналогично выбор контролируемых каналов. Вход синхронизации сигнатурного анализатора (вход синхронизашл1) сдвигового регистра) подключают к ца;:;; синхронизации, используемой в контролируемом цифровом объекте. Информационны входы сигнатур1Ю)-о анааизаГора подключают к контролируемым каналам (контактам) этого объекта. J10 Поакпючоние в зависимости от орга- низащга системы коитроп и аиагиости- ки может быть посто нным (встроенный вариант) и времепимм, В зависимости от- коца устаповпенного на счетчике 1, с его выходов уровни логической единицы поступают на первые вхоцы соответствующих эпементов грутшь;. 2 эпемонтов И, оебскочива тем самым выбор контролируемых канапов, сигналы которых поступают на второй сумматор 4 по моцупю цва ч&рез вторые вхоцы тех же элементов И« Таким образом, на информационный вхоа первого сумматора 3 по моцупю цва в каждый момент времени контропируемо го интервала .иет сумма по моцу- пю цва значений контропируемык кана пов, котора затем симмуруетс по модулю два со значени ми обратных св зей СЦВИГОВ01-0 регистра Чна первом такте - с нулевыми) и вводитс по тактам синхронизации в сдвиговый регистр 5 через его информационный вкоц. По завершеппо KOHTpomqiyeMoro интервала (может определ тьс например 5 началом и концом тестов коит1)опируг. мого объекта) в сдпигоглом рогтштрс G фиксируетс цвоичн::{; код - токуи.-ос контрольное число, г.оторое г аракт ризует техническое состо ние контролируемык каналов. Текугцее контрольное числе сравниваетс с заранее определенныьт дл данного сочетани каналов эталонным контроль.ным числом. Контролируемые каналы исправны, если укапанные числа совпадают. Предложенное изобретение обнаруживает все 10О% однобитовых ошибок. Кратные ошибки (четные) при это.; максируют друг друга. Однако если Они возникают в разных каналах их обнаруживают путем изменени сочетани контротшруемых каналов. . Использование предложенаого сигнатурного анализатора позвол ет осуществить контроль правильности прохождени информации одновременно по нескопь- КИМ каналам, что сокращает врем коитроп примерно в п раз ( п - число каналов) по сравнению г. известным.11 Invention: relates to digital computing technology and can be used by the controp and the digital equipment used in it (microcircuits, typical replacement, bpokov and c.). Known); the device CP controp functioning of digital microcircuits, osushestest comparing the output signals of the tested chip with the stadium signals (ij. A disadvantage of such a device is the need to use a memory of a large volume, which is the smallest in technical essence to be signaled. The first anapizer containing a sum of 1or by two two and a shift register One of the inputs of the modulo two adder is informational and is used to receive controlled binary information. The other inputs are connected to the seventh, ninth, twelfth and sixth bits of the outputs of the shift register, and its output is with the informational 1 output of the latter, thereby forming a feedback loop. The code obtained in the shift register is a compact (compressed) characteristic of the controlled binary information. Significant reduction in e1P: e memory size, optional for filling reference signals. 2 The disadvantage of this signature-based analyzer is its single-channel puncture, which is why simultaneous monitoring of several channels with one such analyzer is impossible, and the successive ramps (by contact) .rnt role requires a significant investment of time. In addition, this signature analyzer does not allow the combination of controlled channels to manipulate the target. The purpose of the invention (increase is fast. The goal is achieved because the signature analyzer containing the first modulo two and the shift register, sixteen outputs of which are The outputs of the signature-based analyzer, in addition, the outputs of the seventh, ninth, twelfth and sixteenth bits of the –shift register are connected to the input group of the first modulo two, the output of the first sum torus modupyu two connected to the information input of the shift register, the control inputs of which are connected to the inputs of the initial installation and synchronization of the signature analyzer, respectively, entered counters, group; elements And the second modulo two, the input of the initial installation of the counter connected to the input of the initial installation signature analyzer, n the counting input of the counter is in -– the input of the setup re; imaging analyzer, the outputs of the counter are connected to the first inputs of the corresponding electric And cops group whose outputs are connected: to the corresponding inputs of the second adder of modulo two, the output of which is connected sinformatsionnym input of the first adder modulo two second inputs "elements and group information are input signature analyzer. The drawing shows the block diagram of the signature analyzer., The signature analyzer contains counter 1, a group of 2 elements I, first 3 and second 4 modulo-two adders and a perHcri shift / ii 5. The second analyzer works as follows. Through the input, the settings of the signature analyzer are set to the initial state (to zero) of the counter 1 and the shift register 5, then through the installation input, of the signature mode; of the analyzer make a choice of one of 2 (n is the number of channels of possible combinations (combinations) of jointly controlled channels. At the same time, NOT the setting of the signature analyzer mode (counting counter input) of subsample 7 the corresponding number of them. For example, CPU control the first channel has one pulse, only the second has two, the second and the third have; URI, and so on. D ization signature analyzer (sinhronizashl1 entrance) shift register) connected to tsa;: ;; synchronization used in a controlled digital object. The information inputs of signatures) are connected to monitored channels (contacts) of this object. J10 Depending on the organization of the coitrop system and aagiostics, J10 Poacpuy can be constant (built-in version) and time. Depending on the number of those installed on counter 1, the levels of the logical unit from its outputs go to the first parties of the corresponding episodes; 2 epemonts And, thus, the choice of controlled canals, the signals of which are sent to the second adder 4 by the motor h & cut the second points of the same elements AND “Thus, to the information input of the first adder 3 by the moto chip at each time point of the repetitive interval It is the sum of the values of the control channel, which is then modulated two with the feedback values of the SCVIGOV01–0 register of the first cycle (with zero) and entered into the shift register 5 through synchronization cycles through its information ration in vots. Upon completion of the KOHTpomqiyeMoro interval (for example, the beginning and end of the test of the coit1, for example, 5) the opirug can be determined. of my object) in the frontier station G is fixed with id :: {; the code is the tokui. -os control number, which dictates the technical condition of controlled channels. The current reference number is compared to the predetermined reference number for a given combination of channels. The monitored channels are OK if the numbers that are dropped together. The proposed invention detects all 10% of one-bit errors. Multiple errors (even) with this .; max each other. However, if They occur in different channels, they are detected by changing the combination of counter-tuned channels. . The use of the proposed signature analyzer allows you to control the correctness of the passage of information simultaneously on multiple KIM channels, which reduces the coitrop time by about n times (n is the number of channels) compared to a known one.