SU1030768A1 - Селектор сигналов проверки времени - Google Patents

Селектор сигналов проверки времени Download PDF

Info

Publication number
SU1030768A1
SU1030768A1 SU813276561A SU3276561A SU1030768A1 SU 1030768 A1 SU1030768 A1 SU 1030768A1 SU 813276561 A SU813276561 A SU 813276561A SU 3276561 A SU3276561 A SU 3276561A SU 1030768 A1 SU1030768 A1 SU 1030768A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
inputs
selection device
Prior art date
Application number
SU813276561A
Other languages
English (en)
Inventor
Игорь Николаевич Карпухин
Алексей Иосифович Речаник
Светлана Николаевна Кругликова
Михаил Николаевич Гайсенок
Феликс Васильевич Мантров
Original Assignee
Научно-исследовательский институт часовой промышленности
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-исследовательский институт часовой промышленности filed Critical Научно-исследовательский институт часовой промышленности
Priority to SU813276561A priority Critical patent/SU1030768A1/ru
Application granted granted Critical
Publication of SU1030768A1 publication Critical patent/SU1030768A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

СЕЛЕКТОР СИГНАЛОВ ПРОВЕРКИ ВРЕМЕНИ, содержащий последовательно . соединенные генератор импульсов и делитель частоты, узкополосный фильтр и детектор, устройство селекции периода следовани  импульсов и счетчик импульсов, отличающийс  тем, что, с целью повьлшени  параметрическЪй надежности, он дополнительно снабжен формировател ми переднего и заднего фронтов импульсов, устройством селекции длительности импульсов, п тью дешифраторами, входы которых соединены с выходами делител  частоты , двум  К5--триггерами, двум  элементами ИЛИ 0 двум  элементами И, причем зходи формирователей соединены с выходом детектора, выход формирова-хел  переднего фронта импульсов соединен с первым входом первого элемента И и с входом устройства селекции периода следовани  импульсов, с двум  другими входами которого соединены- соответственно выход первого RS- триггера и выход устройства селекции длительности импулЬсов, другой выход которого соединен с вторым входом ервого элемента И, выход формировател  заднего фронта импульсов соединен с первым входом устройства селекции длительности импульсов, с вторым входом которого соединен выход второго RS-триггера, выход первого дешифратора соединен с R -входами RS-триггеров и третьим входом устройства селекции длительности импульсов , выход второго дешифратора соединен с R-входом первого RS-триггера и с входом первого элемента ИЛИ, другой V вход которого соединен с выходом первого элемента И и с первым входом второго элемента ИЛИ, выход которого соединен с входом установки нул  делител  частоты, выход третьего дешиф-1 ратора соединен с R-входом второю 2 RS-триггера, выходы четвертого и п - того дешифраторов соединены с S-входами соответственно первого и второго RS-триггеров, выход устройства селекции периода следовани  импульсов соединен с вторыми входами второго О элемента И, второго элемента ИЛИ и входом счетчика импульсов, вход установки нул  которого соединен с выхо дом первого элемента .ИЛИ, а выход счет00 чика соединен с первым входом второго элемента И,выход которого соединен с зходом формировател  импульса коррекци

Description

Изобретение относитс  к хронометричфским системам, в частности к селекторам сигналов проверки времени.
Известен селектор сигналов проверКи времени, содержащий .детектор, счефчик импульсов, четыре элемента И, Генератор импульсов, два инвенто .ра, элемент задержки и триггер 1.
Недостатком устройства  вл етс  сложность и недостаточно высока  надежность , .так как прХ,.анализе перийд следовани  сигналов используетс  малостабильный задний фронт сигналов
Наиболее близким к изобретению по технической сущности  вл етс  селектор сигналов проверки времени, содер жащИй последовательно соединенные генератор импульсов и делитель частоты ,,:узкополосный фильтр, детектор, устройство селекции периода .еледоваванй  импульсов, регистр сдвига и микропроцессор, который управл ет работой блоков устройства и формирует импульс коррекции 2.
Однако известный селектор не обеспечивает достаточно высокой надежности вьщелени  сигналов проверки времени , так как в нем не производитс  анализ сигналов проверки времени по длительности.
целью изобретени   вл етс  повышение параметрической надежности селектора сигналов проверки времени. , . ПЬставленна  цель достигаетс  teivi что селектор содержащий последовательНо соединенные генератор и делн таль частоты, узкополосный -фильтр и дегектор, устройство селекции периода следовани  импульсов.и счетчик импульсов, дополнительно снабжен фор .миррвател ми переднего и заднего фронтов импульсов, усторойством селекции длительности импульсов, п тью дешифраторами, входы которых соединены с выходами делител  частоты, двум  RS-триггерами, двум  элементами ИЛИ и двум  элементами И , причем входы формирователей соединены с выходом детектора, выход формировател  переднего фронта импульсов соединен с первым входом первого элемента Н и с входом устройства селекции периода следовани  импульсов, с двум  другими входами которого соединены соответственно выход первого RSTpnrrepa и выход устройства селекции длительности импульсов, другой выход которого со--. единен с вторым входом первого элемента И, выход формировател  заднего: фронта импульсов соединен с первым входом устройства селекции длительности . импульсов, с вторым входом которого соединен выход второго RS-триггера, выход перйого дешифратора соединен с R-входами RSтpиггepoв и третьим входом устройства селекции длительности импульсов, выход второго дешифратора соединен с R-входом первого
RS-триггера и с входом первого элемента ИЛИ, другой.вход которого соединен с вьаходом первого элемента И и с .первыгл входом второго элемента ИЛИ, выход которого соединен с вхо- дом установки нул  делител  частоты, выход третьего дешифратора соединен с R-входом второго RSтриггера, выходы четвертого и п того дешифраторов сой1|инены с S-входами соответственно первого и второго RS-триггеров, выход устройства селекции периода импульсов соединен с вторыми входами второго элемента И,второго элемента ИЛИ и входом счетчика импульсов, вход установки нул  которого соединен с выходом первого элемента ИЛИ, а выход счетчика соединен с парвым входом второго элемеьга И, выход которого соедине-н с входом формировател  им- пульса коррекции.
На фиг.- 1 представлена фугхциональна  схема предлагаемого селектор сигналов проверки времениf на фиг.2 пример исполнени  устройства, селекци длительности импульсов.
Селектор сигналов проверки времеи содержит соединенные последовательно узкополосный фильтр 1, детектор 2 формирователи переднего фронта импульсов 3 и заднего фронта импульсов 4, выход формировател  3 соединен с « входом устройства 5 селекции периода. импульсов, представл ющего собой, например, трехвходо ый элемент И, а выход формировател  4 соединён с первым входом устройства б селекции длительности импульсов.- С двум  другими входами устройства 5 селекции соединены один из выходов устройства б селекции и выход первого RS-триггера 7 о С вторым входом устройства- 6 селекции соединен выход, второго RSтриггера 8. Каждый из RS-триггеров 7 и 8 имеет два одноименных входа R И по одному входу S. Выходы RS-триггерое 7 и 8 соединены через дешифраторы с выходами делител  9 частоты, подключенного к выходу генератора 10 импульсов. Причем один из двух R-входов каждого RS-триггеров 7 и 8 соединен с делителем 9 через первый дешифратор, 11, другие R-входы RS триггеров 7 и 8 - соответственно через второй и третий дешифраторы 12 и 13, а S-вьзходы rts-триггеров 7 и 8 соединены соответст.венно через четвертый и п тый дешифраторы 14 и 15. Кроме того, дешифратор 11 соединен с третьим входом устройства б, селекции Входы дешифраторов 13 и 15 соединены с разр дами делител  9 частоты таким образом, что на выходах де лифраторов сиг-йал формируетс  через интерчдлгВремени , равный соответствеНно максимальной :И минимальной длительности сигналов проверки времени. Входи .дешифраторов 12 и 14 соединейы с разр дами делител  9 частоты таким образом , что нэ выходах деишфраторов сигнал формируетс  через интервал времени , равный соответственно максимальному и минимальному периоду следова ни  сигналов проверки времени. Второй выход устройства б селекции 6 соединен с вторым входом первого элемента И 16, первый вход которого соединен с выходом формировател  3. К выходу элемента И 16 последовательно подключены элемент ИЛИ 17, счетчик 18 импульсов , второй элемент И,19 и формирователь 20 импульса коррекции, выход которого  вл етс  выходом селектора, Выход эле.мента ИЛИ 16 подключен такж к первому входу второго элемента ИЛИ 21, второй вход которого соединен с выходом устройства 5 селекции, с которым также соединен второй вход элегией та И 19 и вход счетчика 18 импульсбв. -Выход элемента ИЛИ 21 соедиEieH с выходом установки нул  делител  9 частоты. Второй вход элемента или 17 соединен с выходом дешифЕ атора 12.
Усторойствр б селекции длительности импульсов представл ет собой последовательно соединенные элемент И 22 и RS-триггер 23, выходы элемента И 22,  вл ющиес  входами устройства 6 .селекции, соединены с в.ходами формировател  4 и RS-триггера 8, R-вход RS-тиггера 23 соединен свыходом дешифратора 1-1, - с . выходом элемента И 22, пр мой Q выход триггера «- с входом устройст- ва. 5 селекции, инверсный Q -выход триггера 23 - с входом элемента И 16
Селектор работает рледующим образом .
До прихода сигналов проверки времени импульсы от генератора 10, пройд  через делитель 9 частоты и дешифратор 11, устанавливают в исходное .состо ние триггеры 7 и 8, а устройство б селекции привод о: в положение , при котором на вход элемента И 16 подаетс  разреилаюдий сигнал, а. на вход устройства 5 селекции - запрещающий сигнал о
Из сигналов, поступающих ка вход селектора сигналов проверки времени и прошедших через узкополосный фильтр 1 и детектор 2, формирователи 3 и 4 выдел ют импульсы, соотвествующие переднему-и заднему фронтам каждого сигнала. Импульс, соответствующий переднему фронту первого сигнала постуттает на вход, элемента И 16 и, поскольку на втором входе элемента И 16 уже присутству ет разрешающий потенциал , на выходе элемента И 16 формируетс  импульс. Этот .и лпулъс через элемент ИЛИ 17 устанавливает в исходное состо ние счетчик 18 импульсов и через элемент ИЛИ 21 - делитель 9 частоты. Хот  , соответствующий переднему фронуту первого сигнала, поступает также на второй вход устройства 5 селекции, это устройство оказываетс  закрытым, так как на одном из входов устройства 5 селекции присутствует запрещающий потенциал с первого RS-триггера 7. Если длительность первого сигнала соответствует значению длительности сигнала проверки .времени,то на входах устройства б селекции происходит совпадение импульса, соответствующего заднему фронту первого сигнала, .и разрешающего сигнала с RS-Tpnrre§a В (длительность разрешающего сигнала определ етс  временем нахождени  RS-триггера 8 в состо нии Q l) . Совпадение сигналов приводит к изменению состо ний выходов устройства- 6 на противоположные, т.е. на входы устройства 5 селекц1 И будет разрешающий потенциал, а на входе элемента И 16 - запрещающий.Переключение RS-триггера 8 осуцествЗТ гетс  импульсами с выходов дешифраторов 13 и 15,
Если период .времени между первым и вторым сигналом проверки времени соответствует значению периода следовани  сигналов проверки вpeмeн, то на входе устройства 5 селекции, происходит совпадение импульса, соответствующего переднему фронту второго сигнала, размещающего сигнала с RS-триггера 7 и разрешающего потенциала с устройства 6 селекции; Длительность разрешающего сигнала определ етс  временем нахождени  триггера 7 в состо нии , а переключение этого триггера осуществл етс импульсами с выходов дешифраторов 12 и 14,
С выхода устройства 5 селекции сигнал поступает на входы элементов ИЛИ 21, И 19 и на вход счетчика 18. Так как на первом входе элемента И 19 присутствует запрещающий потенциал оси счетчика 18 импульсов, то элемен И 19 остаетс  закрытым. Импульс с выхода элемента ИЛИ 21 устанавливает в исходное состо ние делитель. 9 частоты . Вслед за этим на выходе дешифратора 11 формируетс  импульс, который устанавливает в исходное состо ние RS-триггерв 7 и 8, а устройство 6 селекции приводит в положение, при котором на вход элемента И 16 подаетс  возрешающий потенциал, а на вход устройства 5 селекции - запрещающий потенциал. Таким образом селектор готов к анализу длительности второго сигнала и периода следовани  второго и третьего сигналов и т.д.
При подаче на вход счетчика 18 импульса соответствующего переднему, фронту п того сигнала с выхода счетчика 18 импульсов разрешающий потенциал поступает на вход элемента И 19 Далее происходит анализ длительности
п того сигнала и периода следовани  питого и шестого сигналов. Если Hk значени  соответствуют параметрам сигналов проверки времени, то. пульс, соответствующий переднему фронту шестого сигнала, поступает на второй вход элемента И 19,Поскольку на другом входе элемента И 19 уже присутствует разрешающий потенциал, то на выходе элемента И 19 образуетс  сигнал запуска фор1у ировател  20 импульса коррекции.
Если длительность любого из приход щих сигналов .отличаетс  от значе|ни  длительности сигналов проверки вр:емени, то импульс, соответствующий заднему фронту этого сигнала, на входе устройства б селекции не совпадае по времени с разрешающим сигналом от RS-триггера 8,При этом состо ние вы.ходов устройства б селекции не изменитс , т.е. на входе элемента И 16 сохранитс  разрешающий потенциал, а на;первом входе устройства 5 селек-; дни запрещающий потенциал. Следова:тельно , в этом случае импульс, соответствующий переднему фронту следующего сигнала, сформирует на выходе
ЭлементаИ 16 сигнал, который через элемент ИЛИ 17 установит в исходное состо ние счетчик 18 и-.-тульсов, а через элемент ИЛИ 21 - делитель 9 частоты .
Если период следовани  двух сигналов отличаетс  от значени  этого параметра сигналов проверки времени, то и шyльc, соответствующий переднему фронту второго сигнала, на входе устройства 5 селекции не совпадает по времени с разрешающим сигналом от RS-триггера 7. При этом устройство 5 селекции остаетс  заблокированным, обнуление делител  частоты не происходит и импульс с выхода дешифратора 12 через элемент ИЛИ 17 установит счетчик 18 в исходное состо ние.
Таким образом, повышение параметрической надежности селектора сигналов проверки времени достигаетс  благодар  увеличению количества признаков распознавани  сигналов проверки времени J1 сужени  диапазона времени анализа сих налов посредством введени  в устройство новых функциональных элементов -и орлгамизацией новых св зей.
S Ю RZ
ft
т
LO
22

Claims (1)

  1. СЕЛЕКТОР СИГНАЛОВ ПРОВЕРКИ ВРЕМЕНИ, содержащий последовательно . соединенные генератор импульсов и делитель частоты, узкополосный фильтр и детектор, устройство селекции периода следования импульсов и счетчик импульсов, отличающийся тем, что, с целью повышения параметрической надежности, он дополнительно снабжен формирователями переднего и заднего фронтов импульсов, устройством селекции длительности импульсов, пятью дешифраторами, входы которых соединены с выходами делителя частоты, двумя RS-триггерами, двумя элементами ИЛИ и двумя элементами И, причем входы формирователей соединены с выходом детектора, выход формирователя переднего фронта импульсов соединен с первым входом первого элемента И и с входом устройства селекции периода следования импульсов, с двумя другими входами которого соединены· соответственно выход первого · RS- триггера и выход устройства селекции длительности импульсов, другой выход которого соединен с вторым входом ЭеРЕ°го элемента’ И, выход формирователя заднего фронта импульсов соединен с первым входом устройства селекции длительности импульсов, с вторым входом которого соединен выход второго RS—триггера, выход первого дешифратора соединен с R -входами RS-триггеров и третьим входом устрой- ства селекции длительности импульсов’, выход второго дешифратора соединен с R-входом первого RS-триггера и с . входом первого элемента ИЛИ, другой вход которого соединен с выходом первого элемента -И и с первым входом второго элемента ИЛИ, выход которого соединен с входом установки нуля делителя частоты, выход третьего дешифратора соединен с R-входом второю RS-триггера, выходы четвертого и пятого дешифраторов соединены с S-входами соответственно первого и второго RS-триггеров, выход устройства — селекции периода следования импульсов фф соединен с вторыми входами второго элемента И, второго элемента ИЛИ и входом счетчика импульсов, вход установки нуля которого соединен с выхо-дом первого элемента .ИЛИ, а выход счетчика соединен с первым входом второго элемента И, выход которого соединен с г входом формирователя импульса коррекции, ' 1>
SU813276561A 1981-04-20 1981-04-20 Селектор сигналов проверки времени SU1030768A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813276561A SU1030768A1 (ru) 1981-04-20 1981-04-20 Селектор сигналов проверки времени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813276561A SU1030768A1 (ru) 1981-04-20 1981-04-20 Селектор сигналов проверки времени

Publications (1)

Publication Number Publication Date
SU1030768A1 true SU1030768A1 (ru) 1983-07-23

Family

ID=20953739

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813276561A SU1030768A1 (ru) 1981-04-20 1981-04-20 Селектор сигналов проверки времени

Country Status (1)

Country Link
SU (1) SU1030768A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 773566, кл. G04 С 11/02, 1(Р.04.79. 2. Патент DE № 2802040 кл. G04 С 13/00, 10.12.79. *

Similar Documents

Publication Publication Date Title
SU1030768A1 (ru) Селектор сигналов проверки времени
SU909597A2 (ru) Цифровой измеритель крут щего момента
SU1631711A1 (ru) Селектор пар импульсов
SU1718372A2 (ru) Устройство дл выделени и вычитани первого импульса из серии
SU1569954A1 (ru) Цифровой частотный различитель
SU1120315A1 (ru) Вычислительное устройство
SU600513A1 (ru) Цфировой измеритель длительности периода квазигармонических сигналов
SU993461A1 (ru) Умножитель частоты следовани импульсов
SU928631A1 (ru) Селектор импульсов
SU864538A1 (ru) Устройство допускового контрол
SU734590A1 (ru) Устройство дл обнаружени сигналов
SU744949A1 (ru) Селектор пар импульсов заданной длительности
SU949783A1 (ru) Устройство дл формировани серий импульсов
SU661490A1 (ru) Селектор сигналов точного времени
SU959272A1 (ru) Дискриминатор частоты следовани импульсов
SU622017A1 (ru) Устройство дл измерени частоты гармонического сигнала
SU1150737A2 (ru) Генератор последовательности импульсов
SU1221613A1 (ru) Цифровой фазометр дл измерени мгновенного значени угла сдвига фаз
SU1166053A1 (ru) Устройство дл измерени длительности одиночного импульса
SU1370753A1 (ru) Формирователь импульсов
SU892696A1 (ru) Селектор импульсов по периоду следовани
SU1195437A1 (ru) Устройство выделени первого и последнего импульсов в пачке
SU913327A1 (ru) Устройство для измерения временного интервала между симметричными импульсами 1
SU760071A1 (ru) Устройство для ввода информации i
SU743184A1 (ru) Устройство дл обнаружени искажений в последовательности импульсов