SU1013940A1 - Device for interfacing measuring instrument to digital computer - Google Patents

Device for interfacing measuring instrument to digital computer Download PDF

Info

Publication number
SU1013940A1
SU1013940A1 SU813371250A SU3371250A SU1013940A1 SU 1013940 A1 SU1013940 A1 SU 1013940A1 SU 813371250 A SU813371250 A SU 813371250A SU 3371250 A SU3371250 A SU 3371250A SU 1013940 A1 SU1013940 A1 SU 1013940A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
elements
group
trigger
Prior art date
Application number
SU813371250A
Other languages
Russian (ru)
Inventor
Людмила Тихоновна Куницына
Александр Александрович Стояновский
Original Assignee
Войсковая Часть 33872
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 33872 filed Critical Войсковая Часть 33872
Priority to SU813371250A priority Critical patent/SU1013940A1/en
Application granted granted Critical
Publication of SU1013940A1 publication Critical patent/SU1013940A1/en

Links

Abstract

, УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ИЗМЕРИТЕЛЬНОГО ПРИБОРА С ЦИФРОВОЙ ВЫЧИСЛИТЕЛЬНОЙ МАШИНОЙ, содержащее первый триггер,первый выход которо-; го соединен с перв1 « входом первого элемен та И, аналого-цифровой преовг разователь, первый выход которрго 4Qрез регистр соединен с первыми входами элементов И первой группы, второй элемент И, выход которого соединен с первыми входами элементов ИЛИ группы, формирователь строб-импульса , формировательимпульса c6poqj и распределитель импульсов. Причета выхЬд первого элемента И соединен с входом аналого-цифрового, преобразо-. вател , отличающеес  тем, что, с целью повышени  быстродействи , оно содержит второй триггер, третий и четвертый элементы И, два элемента задержки, генератор импульсов, вторую группу элементов И и буферный регистр, причем второй выход аналого-цифрового преобразовател  через первый элемент задержки соединен с первым входом первого триггера, вто- рой выход которого и первый выход; второго триггера через третий элемент И соединены с вторыми входами элементов И первой группы и с входом второго элемента задержки, выход которо- го соединен с первым входом второго и с вторым входом первого триггеров, выход генератора импульсов соединен с вторым входом первого элемента И, тактовый вход устройства и второй выход второго триггера через четвертый элемент И соединены с запускающим входом распределител  импульсов, первый и второй выходы которого соединены соответственно с первым входом второго элемента И и с вторыми входами элементов ИЛИ группы, третий вы% ход распределител  импульсов соеди .нен с первьми входами элементов И v второй группы и через формирователь импульса сброса - с вторым входом второго триггера, установочный взСод устройства соединен с ётОрыми входами первого и второго триггеров и с установочньвл входом распределител  импульсов, ввссода элементов И п«рвой группы соединены с входом буферного регистра, первый и второй выходы которого соединены соответственноС со со N вторыми входгши второго элемента И и элементов И второй группы, выхопы которых соединены с третьими вхоДс1ми элементов ИЛИ группы, выходы которых соединены с коДовым выходом . устройства , а выход четвертого / элемента И через формирователь строб:импульса соединен с-синхровыходом устройства., A DEVICE FOR CONNECTING A MEASURING INSTRUMENT WITH A DIGITAL COMPUTING MACHINE, containing the first trigger, the first output of which is; The first is connected to the first input of the first element AND, the analog-to-digital converter, the first output of the 4Q register is connected to the first inputs of the AND elements of the first group, the second AND element whose output is connected to the first inputs of the OR elements, the strobe pulse former, pulse shaper c6poqj and pulse distributor. The output of the first element I is connected to the input of the analog-digital conversion. In order to improve speed, it contains a second trigger, a third and a fourth And elements, two delay elements, a pulse generator, a second group of And elements, and a buffer register, the second output of the analog-digital converter through the first delay element with the first input of the first trigger, the second output of which and the first output; the second trigger through the third element And is connected to the second inputs of the elements of the first group and to the input of the second delay element, the output of which is connected to the first input of the second and the second input of the first trigger, the output of the pulse generator is connected to the second input of the first element And, the clock input the device and the second output of the second trigger through the fourth element And are connected to the trigger input of the pulse distributor, the first and second outputs of which are connected respectively to the first input of the second element And and to the second the inputs of the elements OR of the group, the third output of the pulse distributor is connected to the first inputs of the elements AND v of the second group and through the reset pulse shaper to the second input of the second trigger, the installation side of the device is connected to the third inputs of the first and second triggers and to the installation input of the distributor impulses, elements of the input And p “of the group are connected to the input of the buffer register, the first and second outputs of which are respectively connected with the N second inputs of the second element And and the elements AND the second group ppy, vyhopy which are connected with the third element or group vhoDs1mi, the outputs of which are connected to the output codes. device, and the output of the fourth / element And through the gate driver: the pulse is connected to the device's sync output.

Description

Изобретение относитс  к вычислительной технике и может быть исполь эовано дл  сопр жени  преобразовате лей измерительной информации в цифровой- код с цифровой вычислительной машиной (.ЦВМ в интересах автом тизации обработки информации. Известно устройство дл  ввода информации, содержащее дешифратор разр дов, регистр числа разр дов, р гистр числа слов, сдвиговый регистр блок сравнени  разр дов, блок сравнени  слов, счетчик числа разр дов, счетчик числа слов, буферный регист счетчик байтов, дешифратор байтов и элементы И, ИЛИ, НЕ. Устройство подключаетс  непосредственно к кана лам ввода-вывода ЦВМ как внешнее ус ройство и требует дополнительной разработки блока сопр жени  с интер фейсом ввода-вывода Cl . Недостатком такого устройства  вл етс  сложность конструктивной р лизации, что затрудн ет его использование . Особенно это про вл етс , когда на этапе проектировани  и непытани  опытных образцов измерительных приборов (систем) требуетс  применение цифровых методов исследо вани . Наиболее близким к изобретению  вл етс  устройство дл  сопр жени . измерительного прибора с ЦВМ, содер жащее преобразователь измер емой величины в цифровой код, цифровой ре гистр,, п ть элементов И, элемент ИЛ триггер, два формировател  сигналов коммутатор, формирователь строб-импульсов , две группы элементов Ни. группу элементов ИЛИ С2 . Недостатком известного устройства  вл етс  низка  скорость ввода, обусловленна  тем, что циклы преобразовани  информации в цифровой код и передачи цифровой информации в ЦВМ выполн ютс  последовательно во времени , привод  к просто м перфоленточ ного канала во врем  цикла работы преобразовател  измер емой величины в цифровой код, т.е. общее врем  вво да в ЦВМ одного слоеа складываетс  из времени преобразовани  измер емой величины в цифровой коД и времени передачи его в перфоленточный канал ЦВМ. г Цель изобретени  - повьниение быстродействи , Поставленна  цель достигаетс  тем что в устройство дл  сопр жени  изме рительного прибора с цифровой вычислительной машиной, содержащее первый триггер, первыйвыход которого соеди нён, с первым входом первого элемента И, аналого-цифровой преобразователь , первый выход которого через регистр соединен с первьми входами элементов И первой группы, второй элемент И, выход ко.торого соединен с первыми входами элементов ИЛИ группы, формирователь строб-импульса, формирователь импульса сброса и распределитель импульсов, причем, выход первого элемента И соединен со входом аналого-цифрового преобразовател , введены второй триггер, третий и четвертый элементы И, два элемента задержки, генератор импульсов, втора  группа элементов И и буферный регистр, причем второй выход аналогоцифрового преобразовател  через первый элемент задержки соединен с первым входом первого триггера, второй выход которого и первый выход второго триггера через третий элемент И соединены со вторыми входами элементов И первой группы и со входом второго элемента задержки, выход которого соединен с первым входом второго и со вторым входом первого триггеров , выход генератора импульсов соединен со вторым входом первого элемента И, тактовый вход устройства и второй выход второго триггера через четвертый элемент И соединены с запускающим входом распределител  импульсов , первый и второй выходы которого соединены соответственно с первым входом второго элемента И и со вторыми входами элементов ИЛИ группы, третий выход распределител  импульсов соединен с первыми входами элементов И второй группы и через формирователь импульса сброса со вторым входом второго триггера, установочный вход устройства соединен со вторыми входами первого и второго триггеров и с установочный входом распределител  импульсов, выходы элементов И первой группы соединены со входом буферного регистра , первый и второй выходы которого соединены соответственно со . BTOjajMH входами второго элемента И и элементов И второй группы, выходы котррах соединены с третьими входс1ми элементов-ИЛИ группы, выходы которых соединены с кодовым выходом устройства , а выход четвертого элемента И через формирователь строб-импульса соединен с синхровыходом устройства. На чертеже приведена структурна  схема устройства. Устройство содержит генератор импульсов, аналого-цифровой преобразователь 2, первый элемент И 3, первый элемент 4 зедержки, регистр 5, ервый триггер 6, первую группу элеентов И 7, третий элемент И8, втоой элемент 9 задержки, четвертый элемент И 10, буферный регистр 11, аспределитель 12 импульсов, вторую группу элементов И 13, второй триггер 14, второй элемент И15, формирователь 16 строб-импульса, группу элементов ИЛИ 17, формирователь 18 импульса сброса, установочный вход 19 тактовый вход 20, синхровыход 21, кодовый выход 22, выходы 23-25 распределител  импульсов, выходы 26 и 27 буферного регистра, входы 28 и 29 группы элементов ИЛИ. Устройство работает следующим образом . После включени  устройства по входу 19 производитс  установка в исходное (нулевое) состо ние триггеров 6 и 14 и распределител  импульсов 12. С приходом первого импульса с гёнератор а 1 через открь1тый элемент ИЗ происходит запуск преобразовател  2.. По окончании первого цикла преобразовани  код первого числа записывает- с  в регист-р 5, а по сигналу со второго выхода преобразовател  2, задержанному в элементе задержки 4 - перебрасываетс  первый триггер б, запи-г ра  элемент И 3 и открыва  элемент И 8, на втором входе которого присутствует разрешающий потенциал с перво го выхода триггера 14. По переднему фронту сигнала с выхода элемента И 8 код числа регистра 5 переписываетс  буферный регистр 11, а задержанным сигналом в элементе 9 задержки перебрасываютс  триггеры 14 и 6, запира  элемент И.8 Иготкрыва  элементы И 3, 10. Таким образом, создаютс  услови  дл  очередного запуска преобразовател  2 от генератора 1 импульсов и одновременно дл  прохождени  в устройство тактовых импульсов от ЦВМ на вход 20. . Первый тактовый импульс от ЦВМ через открытый элемент И 10 запускает распределитель 12 импульсов и формирователь 16 строб-импульсов. По сигналу с выхода 24 распределител  1 импульсов и синхроимпульсу с выхода формировател  16, св занного с ВЕЛХОдом 21 устройства, формируетс  и-пер даетс  в регистр ЦВМ через соответствующие элементы группы элементов ИЛИ 17 код символа ПЕЮбела. По второму тактовому импульсу ЦВМ форми руетс  сигнал на выходе 23 распределител  12 импульсов, осуществл ющий через элемент И 15 передачу кода зна ка первого числа с выхода 26 буферно го регистра 11 на вход 28 группы эле ментов ИЛИ 17, где происходит форМирова ние его машинного кода и передача & ЦВМ. Последующими тактовыми импульсами от ЦВМ возбуждаетс  выход 2 распределител  12 импульсов, осущест л к ций считывание с выхода 27 буферного регистра 11 через элементы второй группы элементов И 13 в группу, элементов ИЛИ 17, через его вход 29 кода первого числа с последующей выдачей его в ЦВМ. Количество одновременно передаваеых разр дов числа определ етс  разр дностью перфоленточного канала конкретной ЦВМ. Во врем  передачи последней группы разр дов числа, возбуждаетс  последн   шина второго входа группы элементо.в И 13 и в момент окончани  импульса считывани  кода числа из его заднего фронта в . формирователе 18 импульса сброса формируетс  сигнал, устанавливающий триггер 14 в исходное состо ние, при котором закрываетс  элемент И 10 и открываетс  элемент И 8. Сигналом с выхода элемента И 8 код второго числа, записанный в регистре .5 в результате преобразовани  информации во врем  цикла выдачи в ЦВМ кода первого числа, считываетс  в буферный регистр 11, а задержанным в элементе 9 задержки сигналом перебрасываютс  триггеры 14 и 6, открыва  И 10 и 3 и закрыва  элемент И 8, создава  тем самьал услови  дл  ввода в ЦВМ кода второго слова и начала преобразовани  кода третьего слова. Таким образом, одновременно с вводом информации в ЦВМ с буферного регистра происходит преобразование следующей измер емой- величины в цифровой код и запись ее в регистр 5 дл  последующей передачи в буферный ре- гистр 11. Ввод информации в ЦВМ может продолжатьс  до прекращени  поступлени  из ЦВМ тактовых импульсов. При использовании дл  ввода информации ЦВМ, работающих с каналами в режиме Запрос-ответ, в качестве тактовых импульсов ЦВМ могут быть использованы сигналы запросов от ЦВМ на прием . Длительность импульсов, вырабатываемых формирователем 16, определ юща  врем  наличи  информации на шинах входного регистра ЦВМ, задаетс  требовани ми перфоленточного канала конкретной ЦВМ. В качестве формировател  может быть применен, например , ждуищй мультивибратор с пр мым и инверсным выходами и с элементом задержки по входу. Распределитель импульсов может быть реализован на кольцевом сдвиговом регистре, требующем установки в исходное состо ние после ввода каждого кода числа. Частота генератора 1 импульсов определ етс  требовани ми используемого конкретного преобразовател  2. Введение новых элементов и св зей позвол ет совместить во времени циклы преобразовани информации в цифровой код и передачи цифровой информации в ЦВМ, -что приводит к увеличению быстродействи  устройства.The invention relates to computing and can be used to interface measuring data to digital converters with digital computers (digital computers for automating information processing. A device for inputting information is known, which contains a bit decoder, a register of the number of bits , word number registrar, shift register bit matching block, word compare block, bit number counter, word count counter, byte register buffer, byte decoder, and AND, OR, NOT elements. Device It connects directly to the input / output channels of the digital computer as an external device and requires additional development of the interface module with the I / O interface Cl. The disadvantage of such a device is the complexity of the structural alignment, which makes it difficult to use. when, at the design and non-prototype test stage of measuring devices (systems), the use of digital research methods is required. The closest to the invention is an interface device. a measuring instrument with a digital computer containing a converter of the measured value into a digital code, a digital register, five elements AND, an IL trigger element, two signal formers, a switch, a strobe pulse former, two groups of elements Ni. group of elements OR C2. A disadvantage of the known device is a low input speed, due to the fact that the cycles of converting information into a digital code and transmitting digital information to a digital computer are performed sequentially in time, resulting in just a punched tape channel during the cycle of the measured value converter those. The total input time in the digital computer of one layer is the sum of the time of conversion of the measured value to a digital code and the time of its transfer to the perfolement channel of the digital computer. The purpose of the invention is to increase the speed. The goal is achieved by the fact that the device for interfacing a measuring device with a digital computer contains a first trigger, the first output of which is connected to the first input of the first element I, an analog-to-digital converter, the first output of which through the register is connected to the first inputs of the AND elements of the first group, the second element AND, the output of the co. is connected to the first inputs of the elements of the OR group, the strobe pulse former, the reset pulse former and p the pulse distributor, moreover, the output of the first element I is connected to the input of the analog-digital converter, the second trigger, the third and fourth elements AND, two delay elements, the pulse generator, the second group of elements AND and the buffer register are entered, the second output of the analog-digital converter through the first element the delay is connected to the first input of the first trigger, the second output of which and the first output of the second trigger through the third element And connected to the second inputs of the elements of the first group and to the input of the second el the delay time, the output of which is connected to the first input of the second and second input of the first flip-flops, the output of the pulse generator is connected to the second input of the first element I, the clock input of the device and the second output of the second trigger through the fourth element I connected to the trigger input of the pulse distributor, the first and second the outputs of which are connected respectively to the first input of the second element AND and to the second inputs of the elements of the OR group, the third output of the pulse distributor is connected to the first inputs of the elements AND the second Rupp and through driver reset pulse to a second input of the second flip-flop, the installation input device connected to the second inputs of the first and second flip-flops and adjusting the input distributor pulses element outputs and the first group are connected to the input of the buffer register, the first and second outputs which are respectively connected with. BTOjajMH inputs of the second element And the elements And the second group, the outputs are connected to the third input elements-OR groups, the outputs of which are connected to the code output of the device, and the output of the fourth element And through the driver of the strobe-pulse connected to the sync output of the device. The drawing shows a block diagram of the device. The device contains a pulse generator, analog-to-digital converter 2, the first element And 3, the first element 4 of the controller, the register 5, the first trigger 6, the first group of elements And 7, the third element I8, the second element 9 delay, the fourth element And 10, the buffer register 11, the distributor 12 pulses, the second group of elements AND 13, the second trigger 14, the second element I15, the gate pulse generator 16, the group of elements OR 17, the reset pulse driver 18, the setup input 19, the clock input 20, the sync output 21, the code output 22, outputs 23-25 momentum distributor s, outputs 26 and 27 of the buffer register, inputs 28 and 29 of the group of elements OR. The device works as follows. After switching on the device, input 19 is set to the initial (zero) state of triggers 6 and 14 and pulse distributor 12. With the arrival of the first pulse from the generator and 1 through the open IZ element, the converter 2 starts up. At the end of the first conversion cycle, the first code writes-in register-p 5, and the signal from the second output of the converter 2, delayed in the delay element 4, throws the first trigger b, record-element And 3 and opens the element 8, the second input of which is allowed The potential of the first output of the trigger 14. On the leading edge of the signal from the output of the element And 8 the code of the register number 5 rewrites the buffer register 11, and the delayed signal in the element 9 of the delay triggers the triggers 14 and 6, locking the element I.8. 10. Thus, conditions are created for the next start of the converter 2 from the generator 1 of pulses and at the same time for passing the clock pulses from the digital computer to the input 20 into the device. The first clock pulse from the digital computer through the open element And 10 starts the dispenser 12 pulses and the driver 16 strobe pulses. According to the signal from the output 24 of the pulse distributor 1 and the sync pulse from the output of the driver 16 connected to the device WLCHOD 21, an i-switch is generated in the register of the digital computer via the corresponding elements of the element group OR 17 of the code of the PElib symbol. The second clock pulse of the digital computer generates a signal at the output 23 of the distributor 12 pulses, transmitting through the AND 15 element the code of the first number from the output 26 of the buffer register 11 to the input 28 of the group of elements OR 17, where its machine code is generated. and transmitting & Digital computer The subsequent clock pulses from the digital computer initiate the output 2 of the distributor 12 pulses, realizes reading from the output 27 of the buffer register 11 through the elements of the second group of elements And 13 into the group, the elements of OR 17, through its input 29 of the code of the first number and then issuing it to the digital computer . The number of simultaneously transmitted number bits is determined by the size of the punched tape channel of a specific digital computer. During the transfer of the last group of digits of the number, the last bus of the second input of the element group at AND 13 is excited and at the moment of termination of the read code of the number from its trailing edge into. the reset pulse shaper 18 generates a signal that sets the trigger 14 to its initial state, at which the AND 10 element closes and the AND 8 element opens. The output signal of the AND 8 element is the second number code recorded in the .5 register as a result of information conversion during the output cycle in the digital code of the first number, the buffer register 11 is read, and the delayed elements 14 and 6 are delayed in the delay element 9, flip-flops 14 and 6 are opened, opening 10 and 3 and closing the 8 element, creating the second word in the digital signature and starting the form the third word code. Thus, simultaneously with the input of information into the digital computer from the buffer register, the following measured value is converted into a digital code and written into register 5 for subsequent transfer to the buffer register 11. Information can be entered into the digital computer until the receipt of the digital clock computer stops pulses. When used to input information from digital computers operating with channels in the Request-Response mode, the signals of requests from the digital computers for reception can be used as clock pulses of digital computers. The duration of the pulses produced by the imaging unit 16, which determines the time of availability of information on the buses of the input register of the digital computer, is determined by the requirements of the punched tape channel of a specific digital computer. For example, a multivibrator with direct and inverse outputs and with an input delay element can be used as a driver. The pulse distributor can be implemented on an annular shift register, which needs to be reset in the initial state after entering each code of a number. The frequency of the pulse generator 1 is determined by the requirements of the specific converter used 2. The introduction of new elements and connections makes it possible to combine in time cycles of converting information into a digital code and transmitting digital information to a digital computer, which leads to an increase in the speed of the device.

Claims (1)

, УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ИЗМЕРИТЕЛЬНОГО ПРИБОРА С ЦИФРОВОЙ ВЫЧИСЛИТЕЛЬНОЙ МАШИНОЙ, содержащее первый триггер, первый выход которого соединен с первьм входом первого элемен та И, аналого-цифровой преобразователь, первый выход которого ч^рез регистр соединен с первыми входами элементов И первой группы, второй элемент И, выход которого соединен с первыми входами элементов ИЛИ группы, формирователь строб -импульса, формирователь’’импульса сбросу и распределитель импульсов, Причем выход первого элемента И соединен с входом аналого-цифрового, преобразователя, отличающееся тем, что, с целью повышения быстродействия, оно содержит второй триггер, третий и четвертый элементы и, два элемента задержки, генератор импульсов, вторую группу элементов И и буферный регистр, причем второй выход аналого-цифрового преобразователя через первый элемент задержки соединен с •первым входом первого триггера, вто-. рой выход которого и первый выход второго триггера через третий элемент И соединены с вторыми входами элементов И первой группы и с Входом второго элемента задержки, выход которого соединен с первым входом второго и с вторым входом первого триггеров, выход генератора импульсов соединен с вторым входом первого элемента И, тактовый вход устройства и второй выход второго триггера через четвертый элемент И соединены с запускающим входом распределителя импульсов, первый и второй выходы которого соединены соответственно с первым входом второго элемента И и с вторыми входами элементов ИЛИ группы, третий выход распределителя импульсов соединен с первьми входами элементов И второй группы и через формирователь импульса сброса - с вторым входом второго триггера, установочный вход устройства соединен с Вторыми входами первого и второго триггеров и с установочным входом распределителя импульсов, выходы элементов И первой группы соединены с входом буферного регистра, первый и второй выходы • которого соединены соответственно «с вторыми входами второго элемента И и элементов И второй группы, выхо-’ цы которых соединены с третьими входами элементов ИЛИ группы, выходы которых соединены с кодовым выходом . устройства , а выход четвертого / элемента И через формирователь строб· :импульса соединен с- синхровыходом устройства., A DEVICE FOR PAIRING A MEASURING INSTRUMENT WITH A DIGITAL COMPUTER MACHINE, containing a first trigger, the first output of which is connected to the first input of the first AND element, an analog-to-digital converter, the first output of which is connected via register to the first inputs of AND elements of the first group, the second element And, the output of which is connected to the first inputs of the elements of the OR group, the driver of the strobe-pulse, the driver of the `` pulse to the reset and the pulse distributor, Moreover, the output of the first element AND is connected to the input of analog-digital of a converter, characterized in that, in order to improve performance, it contains a second trigger, third and fourth elements and, two delay elements, a pulse generator, a second group of AND elements and a buffer register, the second output of an analog-to-digital converter through the first element the delay is connected to the • first input of the first trigger, second. whose swarm output and the first output of the second trigger through the third AND element are connected to the second inputs of the And elements of the first group and to the Input of the second delay element, the output of which is connected to the first input of the second and second input of the first triggers, the output of the pulse generator is connected to the second input of the first element And, the clock input of the device and the second output of the second trigger through the fourth element And are connected to the triggering input of the pulse distributor, the first and second outputs of which are connected respectively to the first input of the second of the first AND element with the second inputs of the OR elements of the group, the third output of the pulse distributor is connected to the first inputs of the And elements of the second group and through the reset pulse generator to the second input of the second trigger, the installation input of the device is connected to the Second inputs of the first and second triggers and with the installation input pulse distributor, the outputs of the And elements of the first group are connected to the input of the buffer register, the first and second outputs • of which are connected respectively to the “second inputs of the second And element and the And elements I Any group whose outputs are connected to the third inputs of the elements OR groups whose outputs are connected to a code output. device, and the output of the fourth / element And through the shaper strobe ·: pulse is connected to the sync output of the device. „SU.1013940„SU.1013940 101*39'40101 * 39'40
SU813371250A 1981-12-24 1981-12-24 Device for interfacing measuring instrument to digital computer SU1013940A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813371250A SU1013940A1 (en) 1981-12-24 1981-12-24 Device for interfacing measuring instrument to digital computer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813371250A SU1013940A1 (en) 1981-12-24 1981-12-24 Device for interfacing measuring instrument to digital computer

Publications (1)

Publication Number Publication Date
SU1013940A1 true SU1013940A1 (en) 1983-04-23

Family

ID=20988544

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813371250A SU1013940A1 (en) 1981-12-24 1981-12-24 Device for interfacing measuring instrument to digital computer

Country Status (1)

Country Link
SU (1) SU1013940A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 551633, кл. G, 06 F 3/00, 1980. 2. Авторское свидетельство СССР 552601, кл.С, 06 F 3/04, 1980 (прототип) . . *

Similar Documents

Publication Publication Date Title
JPS625379B2 (en)
SU1013940A1 (en) Device for interfacing measuring instrument to digital computer
SU1171828A1 (en) Device for collecting and transmission of information
SU1059559A1 (en) Device for implementing input of information from discrete-type transduers
SU1751859A1 (en) Multichannel converter of series-to-parallel code
SU658556A1 (en) Gray code-to -binary code converter
SU496674A2 (en) Multichannel frequency converter to code
SU1481901A1 (en) Serializer-deserializer
SU1381419A1 (en) Digital time interval counter
SU746901A1 (en) Pulse selector
SU1355976A1 (en) Device for transmitting and receiving digital information
SU1176360A1 (en) Device for transmission and reception of information
SU1427370A1 (en) Signature analyser
SU798785A1 (en) Information output device
SU1042009A1 (en) Device for input analog values in digital computer
SU1166291A1 (en) Multichannel number-to-time interval converter
SU1279072A1 (en) Number-to-time interval converter
SU857973A1 (en) Parallel-to-series code converter
SU549804A1 (en) Device for converting parallel code to serial
SU1182535A1 (en) Information output device
SU1128246A1 (en) Interface
SU1238088A1 (en) Interface for linking computer with using equipment
SU1372594A1 (en) Apparatus for extracting signal extremums
SU1068927A1 (en) Information input device
SU1727200A1 (en) Device for conversion of series code to parallel code