SU1008916A1 - Устройство дл контрол фазового сдвига элементов дискретного кода частотно-модулированного сигнала - Google Patents

Устройство дл контрол фазового сдвига элементов дискретного кода частотно-модулированного сигнала Download PDF

Info

Publication number
SU1008916A1
SU1008916A1 SU813314030A SU3314030A SU1008916A1 SU 1008916 A1 SU1008916 A1 SU 1008916A1 SU 813314030 A SU813314030 A SU 813314030A SU 3314030 A SU3314030 A SU 3314030A SU 1008916 A1 SU1008916 A1 SU 1008916A1
Authority
SU
USSR - Soviet Union
Prior art keywords
unit
input
output
switch
signal
Prior art date
Application number
SU813314030A
Other languages
English (en)
Inventor
Валерий Викторович Кузьмин
Анатолий Сергеевич Кочетов
Original Assignee
Kuzmin Valerij V
Kochetov Anatolij S
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kuzmin Valerij V, Kochetov Anatolij S filed Critical Kuzmin Valerij V
Priority to SU813314030A priority Critical patent/SU1008916A1/ru
Application granted granted Critical
Publication of SU1008916A1 publication Critical patent/SU1008916A1/ru

Links

Landscapes

  • Noise Elimination (AREA)

Abstract

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ФАЗОВОГО СДВИГА ЭЛЕМЕНТОВ ДИСКРЕТНОГО КОДА ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА, содержащее генератор ступенчатого напр жени , подключенный к сигнальному в;ходу первого коммутатора, пороговый блок, блок задержки , блок регистрации, блок пам ти, сумматор, входной блок фильтров, решающий блок, второй и третий коммутатрры , отличающеес  тем, что, с целью повышени  точности контрол  при наложении помехи, параметры которой близки к параметрам несущих колебаний частотно-модулированного сигнала, введены тактовый генератор, блок управл емой отрицательной обратной св зи, форм ирователь сигналов сброса, счетчик, блок считывани  и выпр митель, при этом управл ющий вход тактового генератора подключен к сигнальному входу второго коммутатора, к ВХОДУ сумматора и через выпр митель к входу порогового блока, выход которого подключен к управл ющим входам первого и второго коммутаторов, а выход тактового генератора подключен к управл ющим входам третьего коммутатора и блока считывани  и через блок задержки к входу формировател  сигналов сброса, первый выход которого подключен к управл ющему входу блока управл емой отрицательной обратной св зи, а второй выход - к управл ющему входу счетчика, сигнальный вход которого по{ ключен к выходу первого коммутатора, а i выход через блок считывани  - к первоW му входу решающего блока, выход блока пам ти подключен к другому входу блока управл емой отрицательной обратной св зи и через третий коммутатор соединен с вторым входом решающего блока, выход которого подключен к входу блока регистрации, первый вход блока пам ти подключен к выходу второго коммутатора, а второй вход - к выходу блока управ00 л емой отрицательной обратной св зи,, ;О выходы входного блока фильтров подклк чены к соответствующим входам суммаOt ) тора.

Description

Изобретение относитс  к радиосв аи и может быть использовано дл  автоматического контрол  фазового сдвиге впеметов дискретного кода частотномодулированного сигнала. Известно устройство, реализующее способ контрол  параметров канала св  зи, содержащее генератор синусоидальных сигналов, блок сравнени , генератор опорного напр жени  ij. Недостатком данного изобретени   вл  етс  низка  точность измерени  сдвига фазы, так как при действии помехи, пара метры которой близки к параметрам полезного сигнала, невозможно выделить последний из суммарного сигнала, дл  оценки его фазового сдвига. Известно также устройство дл  автоматического контрол главных каналов радиоприемных устройств, содержащее ге нератор ступенчатого .напр жени , подклк ченный к сигнальному входу первого кс л мутатора, пороговый блок, блок задержки блок регистрации, блок пам ти, сумматор вхоциой блок фильтров, решающий блок, второй и третий коммутаторы 2 . Однако известное устройство lieобеопечивает непосредственного измерени  сдвига фаз элементов дискретного кода. особенно при воздействии помех, парамет ры которых близки к параметрамднесущи колебаний, что существенно снижает точность измерени  сдвига фазы элементов дискретного кода частотно-модулированного сигнала. Цель изобретени  - повышение точнос контрол  сдвига фаз элементов дискретно го кода частотно-модулированного сигнала при воздействии помех, параметры ко торых блиаки к параметрам несущих коле баний. Поставленна  цель достигаетс  тем, что в устройство дл  контрол  .фазового сдвига элементов дискретного кода частотно-модулированного сигнала, содержащее генератор ступенчатого напр жени , подключенный к сигнальнси у входу первого коммутатора, пороговый блок, блок задержки, блок регистрации, блок пам ти, сумматор, входной блок фильтров , решающий блок, второй и третий коммутаторы, введены тактовый генератор , блок управл емой отршштельной обратной св зи, формирователь сигналов сброса, счетчик, блок считывани  и выпр митель , при этом управл ющий вход TaKTOixjro генератора подключен к сигнальному входу второго коммутатора, к входу сумматора и через выпр митель к входу порогового блока, выход которого подключен к управл ющим входам .первого и второго колдутаторов, а выход тактового генератора подключен к управл ющим входам третьего коммутатора и блока считывани  и через блок задержки - к входу формировател  сит налов сброса, первый выход которого подключен к управл ющему входу блока управл емой отрицательной обратной св зи, а второй выход - к управл ющему входу счетчика. сигнальный вход которого подключен к выходу первого коммутатора, а вы.ход-через блок считывани  - к первсжлу входу .решаклцего блока, выход блока пам .ти под ключен к другому входу блока управл емой отрицательной обратной св зи и через третий коммутатор соединен с вторым решающего блока, выход которого подключен к входу блока регистрации, вход блока пам ти подключен к выходу второго коммутатора, а второй кход - к выходу блока управл емой от )эицательной обратной св зи, выходы входного блока фильтров подключены к соотзетствующим входам сумматора, На фиг. 1 представлена схема предлагаемого устройства; на фиг. 2 - эпюры полезного сигнала U и помехи Uyi; на фиг. 3 - эпюры суммарного сигнала U и сформированных видеоимпульсов дискретного сигнала. Устройство содержит частотные фильтры 1-3, сумматор 4, выпр митель 5, тактовый генератор 6, второй ксммутатор 7i пороговый блок 8, блок 9 пам ти, блок 1О управл емой отрицательной обратной св зи, третий коммутатор 11и первый коммутатор 12, генератор 13 ступенчатого напр жени , счетчик 14, блок 15 задержки, формирователь 16 сигналов сброса, блок 17 считывани , решающий блок 18, блок 19 регистрации, входной блок 20 фильтров. Суммарный сигнал Uj; (фиг. 3), о&разовавшийс  при воздействии на полезный сигнал и с помехи л проходит через один из фильтров 1-3 (фиг. 1) и через сумматор 4 и поступает на вход второго коммутатора 7, через выпр митель 5 - на вход порогового блока 8 и на управл ющий вход тактового генератора 6, который выдаёт последовательностц импульсов с периодом, равным периоду квантовани  полезного дискретиого сигнала U,;. . 3100 Пороговый блок 8 настроен на амппитуду АС и в момент t (фиг. 3), когда амплитуда суммарного сигнала превышает уровень А, срабатывает. С его выхода подаетс  сигнал на управл юшие входы первого и второго кс у1мутат{. ров, в результате чего сигнал U с вы- хода сумматора 4 через второй коммутаToip 7 поступает на вход блока 9 пам ти (интегратора), гденакапливаетс  и запоминаетс  до момента i2, когЙа уровень AV станет равен уровню срабатывани  по{югового блока 8. В момент i сигнал с выхода порогового блока 8 поступает на управл ющий вход первого коммутатора 12, которь1й соедин ет выход генератора 13 ступенчатого напр жени  с входом счетчика (включени  порогового элемента) 14, который переходит в положение, соответствукщее одному срабатЫванию порогового элемента 8. В момент t пороговый блок 8 переходит в исходное положение и соответственно второй коммутатор отключает вход блока 9 отвыхода сумматора 4. Таким образом, в блоке 9 пам ти накопитс  и запомнитс  зар д, равный проинтегрированной ограниченной части сумматора сигнала на участке t .e. когда амплигуда суммарного сигнала А т больгще ,амплитуды полезного сигнала АС. на которую настроен пороговый блок 8 . Выпр митель 5 пропускает на вход порогового блока 8 только положительную часть суммарного сигнала U х,и ь момент tj пороговый блок 8 сработает. С его выхоца подаетс  управл ющий сигнал на входы коммутаторов 7 и 12. Первый из них вновь подключает выход сумматора 4 к входу блока 9 пам ти, на который поступает с гммарнь1й сигнал Uj- дл  его инпегрированв  н последующего запомйиани . Первый коммутатор 12 подключает к входу счетчика 14 выход генератора 13 ступенчатого напр жени , который переводит счетчик 14 в положение, соответствующее двум сработанным состо ни м .порогового блока 8. В момент t4 пороговый блок 8 переходит в исходное состо ние и находитс  в нем до м лента, когда суммарный сигнал Uj; превысит уровень его срабатывани , и тогда весь процесс интегриррвани  и накапливани  зар да повторитс  . Процесс (фиг.3) накапливани  идет до . момента , когда тактовый генератор 6 64 сформирует сигнал, соответствующий окоетанию такта спеаовашга эпемента дискрет ного кода полез сигнала Ugr В этот момент сигнал с выхода тактсн вого генератора 6 поступает на упра&л ющий вход третьего коммутатора 11, который подключает сигнал с выхода блока 9 пам ти на вход рещающего блока :j.8 и на управл ющий вход блока 17 . считывани , который передает со счетчи ка 14 сигнал, претюрциональный колвчеству включений порогового блока 8, на вход решающего блока 18. Кроме того, . одновременно в момент tj сигналс выхода тактового генератора 6 поступает, на вход блсаса 15 задержки, который задерживает его на.врем  ut, необходимое дл  обеспечени  процесса вычислени .в решающем блоке 18, и затем выдает задержанный сигнал на вход формирова 16 сигналов, сброса, с первого выхода которого выдаетс  сигнал на обнуле-. ние блока 9 пам ти с помощью блока 1О управл емой отрицательной обратной , а с второго выхода - на сброс счетчика 14. Таким образе, предлагаемое устрой подготовлено дл  очередного иэмерени  сдвига фазы элемента дискретно кода.. Результат делени  сигнала, накопившегос  в блоке 9 пам ти, на сигнал, пропорциональный кол1 честву включений порогового блока 8, строго соответствует сдвигу фазы jf между полезным Uc и суммарным и сигналами, образовавшемус  из-за воздействи  на полезный сигнал Uc помехи. Этот результат делени  с выхода решающего блока 18 фиксируетс  и отображаетс  с помощью блока 19 регистрации, . подключенного к выходу решающего бло« . ка-18. Полученный результат угла сдвига эа у элементов дискретного кода частотномодулированного сигнала, засоренного помехой, может быть использован дл  коррекции сфо$ ированных видеоимпульсов в оконечных устройствах приемника. Это позволит повысить надежность и достоверность усилительно-преобразовательных и логических элементов.. оконечных устройств приемника при приеме частотно- юдулированного дискрртного сигнала, засоренного интенсивной помехой , параметры которой близки к параметрам несущих этого чаС готно-модулиро .ванного дискретного .
Un

Claims (1)

  1. (54.) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ФАЗОВОГО СДВИГА ЭЛЕМЕНТОВ ДИСКРЕТНОГО КОДА ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА, содержащее генератор ступенчатого напряжения, подключенный к сигнальному входу первого коммутатора, пороговый блок, блок задержки, блок регистрации, блок памяти, сумматор, входной блок фильтров, решающий блок, второй и третий коммутаторы, отличающееся тем, что, с цепью повышения точности контроля при наложении помехи, параметры которой близки к параметрам несущих колебаний частот но-модулированного сигнала, введены тактовый генератор, блок управляемой отрицательной обратной связи, формирователь сигналов сброса, счетчик, управляющий вход тактового генератора подключен к сигнальному входу второго коммутатора, к входу сумматора и через выпрямитель к входу порогового блока, выход которого подключен к управляющим входам первого и второго коммутаторов, а выход тактового генератора подключен к управляющим входам третьего коммутатора и блока считывания и через блок задержки к входу формирователя сигналов сброса, первый выход которого подключен к управляющему входу блока управляемой отрицательной обратной связи, а второй выход - к управляющему входу счетчика, сигнальный вход которого подключен к выходу первого коммутатора, а выход через блок считывания — к первому входу решающего блока, выход блока . памяти подключен к другому входу блока управляемой отрицательной обратной связи и через третий коммутатор соединен с вторым входом решающего блока, выход которого подключен к входу блока регистрации, первый вход блока памяти подключен к выходу второго коммутатора, а второй вход - к выходу блока управляемой выходы чены к §
    отрицательной обратной связи, входного блока фильтров подклюсоотвегствующим входам сумма—
SU813314030A 1981-07-06 1981-07-06 Устройство дл контрол фазового сдвига элементов дискретного кода частотно-модулированного сигнала SU1008916A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813314030A SU1008916A1 (ru) 1981-07-06 1981-07-06 Устройство дл контрол фазового сдвига элементов дискретного кода частотно-модулированного сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813314030A SU1008916A1 (ru) 1981-07-06 1981-07-06 Устройство дл контрол фазового сдвига элементов дискретного кода частотно-модулированного сигнала

Publications (1)

Publication Number Publication Date
SU1008916A1 true SU1008916A1 (ru) 1983-03-30

Family

ID=20967884

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813314030A SU1008916A1 (ru) 1981-07-06 1981-07-06 Устройство дл контрол фазового сдвига элементов дискретного кода частотно-модулированного сигнала

Country Status (1)

Country Link
SU (1) SU1008916A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 669491, кп. Н О4 В 17/ОО, 1975. 2. Авторское свидетельство СССР № 663118, кл. Н О4 В 17/ОО, 1975 (прототип). *

Similar Documents

Publication Publication Date Title
US6108376A (en) Reception and demodulation of widely spaced pulse position modulated signals
US4216463A (en) Programmable digital tone detector
DE69232966D1 (de) Taktwiedergewinnungsverfahren und -system
SU1008916A1 (ru) Устройство дл контрол фазового сдвига элементов дискретного кода частотно-модулированного сигнала
US5148413A (en) Narrow band disturbing wave detecting device
US3624507A (en) Communication system of a cue signal or signals
RU2093964C1 (ru) Устройство поиска и сопровождения сигнала синхронизации в спутниковых системах связи по приему
US4359691A (en) Demodulator for frequency modulated signal accompanied by reference signal
SU1700572A1 (ru) Устройство дл регистрации карьерного транспорта
SU803111A1 (ru) Детектор качества частотно-мани-пулиРОВАННОгО СигНАлА
SU1485422A1 (ru) Устройство поиска и слежения за задержкой
SU1800641A1 (ru) Moдуляtop диckpethoгo cигhaлa пo bpemehhomу пoлoжehию
RU2017339C1 (ru) Устройство демодуляции дискретных частотно-модулированных сигналов
SU1737740A1 (ru) Устройство приема зондирующего сигнала
SU1587658A1 (ru) Устройство дл приема сигналов фазовой телеграфии
SU559422A2 (ru) Устройство дл приема псевдослучайных модулированных по задержке сигналов
SU1757079A1 (ru) Цифровой частотный детектор
SU1202018A1 (ru) Адаптивный частотный детектор
SU1104436A1 (ru) Измеритель дифференциальной фазы
SU1008888A1 (ru) Адаптивный фильтр
SU1151923A1 (ru) Цифровое корректирующее устройство
SU1177922A1 (ru) Устройство дл измерени полосы блокировани радиоприемников
SU678682A1 (ru) Устройство контрол состо ни канала св зи
SU785792A1 (ru) Устройство дл измерени и допускового контрол амплитудно- частотных характеристик четырехполюсников
SU813799A1 (ru) Устройство дл синхронизации слож-НыХ СигНАлОВ