SU1005171A1 - Устройство дл отображени информации - Google Patents

Устройство дл отображени информации Download PDF

Info

Publication number
SU1005171A1
SU1005171A1 SU813355253A SU3355253A SU1005171A1 SU 1005171 A1 SU1005171 A1 SU 1005171A1 SU 813355253 A SU813355253 A SU 813355253A SU 3355253 A SU3355253 A SU 3355253A SU 1005171 A1 SU1005171 A1 SU 1005171A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
code
output
converter
Prior art date
Application number
SU813355253A
Other languages
English (en)
Inventor
Павел Васильевич Кочанов
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU813355253A priority Critical patent/SU1005171A1/ru
Application granted granted Critical
Publication of SU1005171A1 publication Critical patent/SU1005171A1/ru

Links

Landscapes

  • Image Generation (AREA)
  • Image Analysis (AREA)
  • Image Processing (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ
1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при построении устройств отображени  информации, например, на электронно-лучевых трубках.
Известны устройства дл  отображени  информации, содержащие цифровые дифференциальные анализаторы, двоичные динамические умножители, которые -используютс  дл  вычерчивани  векторов на устройствах индикации 1.
Однако такие устройства не обеспечивают воспроизведени  гладких, без изломов , линий и их одинаковую  ркость при различном наклоне.
Наиболее близким к предлагаемому по технической сущности  вл етс  устройство, содержащее счетчик, блок выделени  нул , приемный регистр, триггер управлени , элемент И, св занный со счетчиком и генератором , суммирующие усилители, сдвигающие регистры, блок сравнени , коммутатор и дещифратор. Устройство обеспечивает любую степень точности отображени  векторов, так как заданные проекции вектора сначала сравниваютс  на блоке сравнени , затем по
большей проекции дещифратор определ ет коэффициент п, на который дел тс  проекции векторов на сдвигающих регистрах дл  получени  приращений по X и У, потом эти приращени  п раз выдаютс  на экран, т. е. умножаютс  в п раз. Векторы, построенные таким образом, имеют гладкую структуру 2.
Недостатком известного устройства  вл етс  то, что векторы с разным наклоном имеют разную  ркость, так как щаг прира10 щени  выбираетс  только по больщей проекции , что вызывает разброс приращени  по длине и, следовательно, по  ркости в зависимости от величины меньщей проекции.
Цель изобретени  - повыщение качества изображени  за счет выравнивани   р15 кости векторов с разным наклоном, при этом сохран етс  быстродействие известного устройства и его точность при отображении векторов .
Поставленна  цель достигаетс  тем, что 20 устройство дл  отображени  информации, содержащее блок индикации, первый и второй входы которого соединены с соответствующими выходами накопительных сумматоров по координатам X и У, последовательно соединенные схему сравнени , коммутатор и дешифратор, выход которого соединен с управл ющими входами регистров сдвига по координатам X и У, приемный регистр, вход которого  вл етс  входом устройства, а выходы соединены, с соответствующими входами схемы сравнени , коммутатора и регистров сдвига по координатам X и У, содержит первый, второй и третий мультиплексоры , преобразователь код - врем , цифрово-аналоговый преобразователь и шифратор, входы которого соединены с выходами регистров сдвига по координатам X и У и первыми входами первого и второго мультиплексоров, вторые входы которых соединены с первым выходом шифратора, и первым входом третьего мультиплексора, второй вход которого подключен к выходу дещифратора, а выход соединен с входом преобразовател  код - врем , выход которого соединен с управл ющими входами накопительных сумматоров и цифро-аналогового преобразовател , информационный вход которого соединен с вторым выходом шифратора, а выход соединен с третьим входом блока индикации, выходы первого и второго мультиплексоров соединены с соответствующими входами накопительных сумматоров по координатам X и У.
На фиг. 1 показана функциональна  схема устройства; на фиг. 2 - кодирование информации в шифраторе.
Устройство содержит приемный регистр 1, схему 2сравнени , коммутатор 3, дешифратор 4, регистры 5 и 6 сдвига по координатам X и У соответственно, щифратор 7 кода коррекции  ркости, мультиплексоры 8- 10, преобразователь 11 код - врем , накопительные сумматоры 12 и 13 по координатам X и У соответственно, цифро-аналоговый преобразователь (ЦАП) 14, блок 15 индикации, вход 16 устройства.
Устройство дл  отображени  информации состоит из приемного регистра 1, вход которого  вл етс  входом 16 устройства, а схема сравнени  2, коммутатор В и соответственно регистры 5 и 6 подключены к информационным выходам приемного регистра 1, причем последовательно соединены схема сравнени  2, коммутатор 3, дешифратор 4, третий мультиплексор 8 и преобразователь код - врем  11, выход которого соединен с управл ющими входами накопительных сумматоров 12 и 13 и ЦАП 14, а выходы сумматоров 12,ЛЗ и ЦАП 14 подключены к блоку индикации 15, при этом информационные входы сумматоров 12 и 13 соответственно соединены с, выходами мультиплексоров 9 и 10, информационные входы которых подключены соответственно к выходам регистров 5 и 6, причем управл ющие входы трех мультиплексоров 8-10 соединены с первым выходом шифратора кода коррекции  ркости 7, входы которого подключены к выходам р :c-puri о и 6, а второй
ВЫХОД шифратора 7 соединен с информационным входом ЦАП 14.
Устройство работает следующим образом .
В приемный регистр 1 ввод тс  коды составл ющих вектора, где хран тс  в течение времени его отображени . В схеме сравнени  2 сравниваютс  по величине составл ющие вектора X и У и вырабатываетс  один из двух сигналов: или . По результату сравнени  схемы 2 сравнени  коммутатор 3 выбирает большую составл ющую и направл ет ее на дещифрвтор 4. Дешифратор 4 по старшему разр ду проекции определ ет коэффициент К. С выхода дещифратора 4 на управл ющие входы регистров 5 и б выдаетс  сигнал сдвига кодов X и У на число К в сторону младщих разр дов. Если число разр дов, описывающих проекцию, составл ет m разр дов, причем разр д гп - знаковый, а регистры имеют разр дность (2ш - 1) разр д, то в результате сдвига величины проекций записываютс  в (т-1)-е младшие разр ды своего регистра , причем самый старщий разр д больщей проекции, в котором присутствует единица  вл етс  (ш-1)-м разр дом своего регистра . Разр ды с (т-5)-го по (т-1)-й с регистров 5 и 6 поступают на шифратор 7 кода коррекции  ркости. Шифратор 7 представл ет собой матрицу, определ ющую трехразр дный корректирующий код  ркости, поступающий на информационные входы ЦАП 14. На фиг. 2 представлено разбиение матрицы шифратора 7 на двенадцать зон, каждой зоне соответствует свой код  ркости . Так, первой зоне соответствует код 000, второй зоне - 001 и т. д. до дев той зоны, которой соответствует оп ть код 00, дес той - 001 и т. д. В зависимости от величины проекций вектора шифратор 7 выбирает ту или иную зону.
Счита , что числа, полученные после сдвига на регистрах 5 и 6, соответствуют проекци м приращени  вектора, можно сказать , что величина приращени  мен етс  от 0,5 до У. Уменьшение верхнего предела изменени  приращени  до 1 достигаетс  тем, что с второго выхода шифратора 7 выдаетс  сигнал в тех случа х, когда величины проекций соответствуют зонам с 9 до 12. Тогда этот сигнал поступает на мультиплексоры 8-10 и производит сдвиг на один разр д соответствующих кодов, причем на мультиплексорах 9 и 10 сдвиг производитс  в сторону младших разр дов, а на мультиплексоре 8 - в сторону старших. При отсутствии сигнала с шифратора 7 мультиплексоры 8-
10пропускают коды без изменений.
В результате на сумматоры 12 и 13, разр дность которых совпадает с разр дностью регистров 5 и 6, на младшие (т - 1)-е разр ды поступают коды проекций приращений вектора, а на преобразователь код - врем 

Claims (2)

11записываетс  код, соответствующий сдвиГУ на К + 1 или К разр дов, т. е. или 2 . Во врем  работы преобразовател  код - врем  11 на сумматбрах 12 и 13 происходит последовательное накопление проекций приращений вектора. Старшие m разр дов сумматоров 12 и 13 поступают на блок индикации 15, где преобразуютс  в соответствующие сигналы управлени , в результате чего на экране происходит последовательное отображение точек вектора. Одновременно управл ющий сигнал с преобразовател  код - врем  М включает ЦАП 14, где происходит соответствующее преобразование кода коррекции в модулирующее напр жени  по  ркости. Коду 000 соответствует минимальна   ркость. Таким образом, проекции X и У дел тс  сначала на регистрах 5 и 6 и. мультиплексорах 9 и 10 на число или 2, а потом умножаютс  на эта же число на сумматорах 12 и 13, т. е. точность отображени  остаетс  такой же, как в прототипе. В результате  ркость векторов на экране практически не мен етс  при изменении наклона вектора, что существенно улучшает качество изображени . Яркость в прототипе в зависимости от наклона вектора мен етс  в 2,8 раза. При использовании данного технического решени   ркость мен етс  менее чем в 1,1 раза, что практически не различимо на экране. Это улучшает воспри тие отображаемой информации оператором за счет выравнивани   ркости векторов с разным наклоном. Формула изобретени  Устройство дл  отображени  информации , содержащее блок индикации, первый и второй входы которого соединень с соответствующими выходами накопительных сумматоров по координатам X У, последовательно соединенные схему сравнени , коммутатор и-дешифратор, выход которого соединен с управл ющими входами регистров сдвига по координатам X и У, приемный регистр, вход которого  вл етс  входом устройства, а выходы соединены с соответствующими входами схемы сравнени , коммутатора и регистров сдвига по координатам X и У, отличающеес  тем, что, с целью повышени  качества изображени  за счет выравнивани   ркости векторов с разным наклоном, в него введены первый, второй и третий мультиплексоры, преобразователь код - врем , цифро-аналоговый преобразователь и шифратор, входы которого соединены с выходами регистров сдвига по координатам X к У к первыми входами первого и второго мультиплексоров, вторые входы которых соединены с первым выходом шифратора , и первым входом третьего мультиплексора , второй вход которого подключен к выходу дешифратора, а выход соединен с входом преобразовате.1  код - врем , выход которого соединен с управл ющими входами накопительных сумматоров и цифро-аналогового преобразовател , информационный вход которого соединен с вторым выходом шифратора а выход соединен с третьим входом блока индикации, выходы первого и второго мультиплексоров соединены с соответствующими входами накопительных сумматоров по координатам X и У. Источники информации, прин тые во внимание при экспертизе 1.Ньюмен У. Спрулл Р. Основы интерактивной машинной графики. «Мир, 1976 с. 59-68.
2.Авторское свидетельство СССР № 551673,-кл. G .06 К 15/20, 1976 (прототип ).
12
/
1
16 Фиг.1
H JJ 1 iI ---1--|лг|пг- ,Aiilri|-E-T-| it
00100 01006 01100 10000 101DD iWOD 11100 IS 00110 01D10 01110 lOOfO 10110 110W 11110
Pui.l
SU813355253A 1981-11-06 1981-11-06 Устройство дл отображени информации SU1005171A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813355253A SU1005171A1 (ru) 1981-11-06 1981-11-06 Устройство дл отображени информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813355253A SU1005171A1 (ru) 1981-11-06 1981-11-06 Устройство дл отображени информации

Publications (1)

Publication Number Publication Date
SU1005171A1 true SU1005171A1 (ru) 1983-03-15

Family

ID=20982971

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813355253A SU1005171A1 (ru) 1981-11-06 1981-11-06 Устройство дл отображени информации

Country Status (1)

Country Link
SU (1) SU1005171A1 (ru)

Similar Documents

Publication Publication Date Title
US5479606A (en) Data display apparatus for displaying patterns using samples of signal data
EP0138324B1 (en) Image processing system
EP0113275B1 (en) Spectrum display device for audio signals
US4272808A (en) Digital graphics generation system
US5010324A (en) Sequential page unit image display device having display control memory
EP0554836B1 (en) Parabolic waveform generating apparatus
JPH05134851A (ja) 乗算回路出力方式
JPS58153995A (ja) 表示装置用ベクトル発生装置
US4479192A (en) Straight line coordinates generator
SU1005171A1 (ru) Устройство дл отображени информации
US3611346A (en) Variable rate line generator
US3500332A (en) Curve generator for oscillographic display
US4156915A (en) Font generating system
US5148518A (en) Computer system with monochrome display unit capable of converting color code to gradation code
GB1582381A (en) Data entry apparatus
JPS6232519B2 (ru)
US3688272A (en) Visual indication device in which a part of the indicated data can be changed
JPH0223872B2 (ru)
KR0153673B1 (ko) 디지탈 영상신호 처리장치
SU748465A1 (ru) Устройство дл отображени информации на экране электронно- лучевой трубки
SU682924A1 (ru) Устройство дл отображени графической информации на экране электроннолучевой трубки
SU811303A1 (ru) Устройство дл слежени заСВЕТОВыМ пЕРОМ
SU676994A1 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
SU824289A1 (ru) Устройство дл отображени информации HA эКРАНЕ элТ
SU951378A1 (ru) Устройство дл отображени графической информации на экране электронно-лучевой трубки (элт)