SU1001456A1 - Устройство программируемой задержки импульсов - Google Patents
Устройство программируемой задержки импульсов Download PDFInfo
- Publication number
- SU1001456A1 SU1001456A1 SU813337247A SU3337247A SU1001456A1 SU 1001456 A1 SU1001456 A1 SU 1001456A1 SU 813337247 A SU813337247 A SU 813337247A SU 3337247 A SU3337247 A SU 3337247A SU 1001456 A1 SU1001456 A1 SU 1001456A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- inputs
- information
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
Изобретение относитс к вычислительной технике и может быть использовано в цифровых устройствах обработки информации.
Известно устройство программируемой задержки импульсов, содержащее генератор, п ть триггеров, инвертор, три элемента И три элемента И-НЕ, элемент И-ИЛИ, счетчик и регистр 1.
Недостатком данного устройства вл етс необходимость анализа каждого выходного импульса центральным блоком управлени и после его окончани установлени новых или повторных старых значений величины Задержки выходного импульса относительно входного, что приводит к значительным программньм затратам и сложности центрального блока управлени .
Известно устройство программируемой задержки импульсов, содержеидее генератор, п ть триггеров, инвертор, три элемента И, три элемента И-НЕ, счетчик, перва группа информационных входов которого соединена с информационными входами устройства, выход которого подключен к выходу третьего триггера, элемент И-ИЛИ и регистр, управл ющий вход которого
подключен к второму управл ющему входу устройства, обнул юищй вход к обнул кмцим входам третьего и четвертого триггеров, счетчика, к первым входам первого и второго элементов И и к обнул ющему входу устройства, информационные входы регистра соединены с первой труппой информауионных входов счетчика, а выходы - с второй
10 группой информационных входов счетчика , первый управл ющий вход которого подключен к первому управл ющему входу устройства, второй управл ющий вход - к выходу третьего элемента И,
15 счетный вход - к выходу элемента И-ИЛИ,а выход счетчика соединен со тпетньми входами третьего и четвертого триггеров и с первым входом третьего элемента И, второй вход которого
20 соединен с инверсным выходом четвертого триггера, пр мой выход которого подключен к счетному входу п того триггера, инверсный выход которого соединен с вторыми входами первого и
25 второго элементов И, а обнул ющий вход - с выходом третьего элемента И-НЕ, первый вход которого подключен к инверсному выходу первого триггера и к третьим входам второго элемента
3Q И и второго элемента И-НЕ, а второй вход - к инверсному выходу второго триггера, к третьему входу первого элемента И и к третьему входу перво элемента И-НЕ, первый вход которого соединен с выходом генератора, с вт рым информационным входом элемента И-ИЛИ и через инвертор с первым вхо дом второго элемента И-НЕ и с первым информационным входом элемента И-ИЛ второй вход первого элемента И-КЕ «соединен с вторым входом второго эле мента И-НЕ и подключен к третьему уп равл ющему входу устройства, а выход первого элемента И-НЕ подключен к .входу записи первого триггера, обну л ющий вход которого соединен с выходом первого элемента И, а пр мой выход - с первым управл ющим входом элемента И-ИЛИ, второй управл таций вход которого подключен к пр мому выходу второго триггера, вход эаписи которого соединен с выходом второго элемента И-НЕ, а обнул ющий вход - с выходом второго элемента И, второй регистр, четвертый элемент И, первый и второй входы которого соединены соответственно с выходом счетчика и с пр мым выходом четвертого триггера а выход - с третьим управл ющим входом счетчика, треть группа информационных входов которого соединена с выходами второго регистра, подключен ного управл ющим и информационным входами соответственно к четвертому управл ющему входу устройства и к первой группе информационных входов счетчика, обнул ющий вход которого соединен с обнул ющим входом второго регистра 2. Недостатками известного устройства вл ютс его низка надежность и мала помехоустойчивость. Цель изобретени - повышение надежности работы устройства программируемой задержки импульсов. Поставленна цель достигаетс тем что в устройство программируемой задержки импульсов, содержащее генератор , счетчик, два регистра, четыре триггера, два элемента И, два элемен та И-НЕ, элемент И-ИЛИ и инвертор. вход которого соединен с выходом генератора , с первым входом первого элемента И-НЕ и с вторым информацион ным входом элемента И-ИЛИ, а выход - с первым информационным входом элемента И-ИЛИ и с первым входом, второго элемента И-НЕ, второй вход которого соединен с третьим управл ющим входом устройства и с вторым входом первого элемента И-НЕ, третий вход с первым входом второго элемента И и с инверсным выходом первого триггера а выход - с входом записи второго триггера, обнул ющий вход которого соединен с выходом второго элемента И, пр мой выход - с вторым управл ющим входом элемента И-ИЛИ, а инверсный выход - с первым входом первого элемента И и с третьим входом первого элемента И-НЕ, выход которого соединен с входом записи первого триггера , .обнул ющий вход которого соединен с выходом первого элемента И, а пр мой выход - с первым управл ющим входом элемента И-ИЛИ, выход которого соединен с счетным входом счетчика, обнул ющий вход которого соединен с вторыми входами первого и второго элементов И и с обнул ющим входом третьего триггера, пр мой выход которого соединен с выходом устройства, первый и второй управл ющие входы .устройства соединены соответственно -с управл ющими входами первого и второго регистров, информационные входы которьох соединены с информационными с-входами устройства, введены два одновибратора , два дешифратора, блок сравнени , KOiviMyTaTOp, элемент ИЛИ и второй элемент И-ИЛИ, первый информационный вход которого через первый одновибратор соединен с третьим управл ющим входом устройства, второй информационный вход - с инверснЕ м выходом третьего триггера и с управл ющим входом коммутатора, третий информационный вход - с управл ющим входом первого регистра, выход - через второй одновибратор с обнул ющими входами счетчика и четвертого триггера , а управл ющий вход - с инверсным выходом четвертого триггера, счетный вход которого соединен с выходом элемента ИЛИ, первый и второй входы которого соединены соответственно с выходами первого и второго дешифраторов , входы которых соединены с выходами счетчика и с первой группой информационных входов блока сравнени , выход которого соединен со счетньм входом третьего триггера, а втора группа информационных входов - с выходами коммутатора, перва и втора группы информационных входов которого соединены соответственно с выходами первого и второго регистров. I На фиг. 1 дана функциональна схема предлагаемого устройства; на фиг.2временные диаграммы, по сн ющие его работу. Устройство содержит генератор 1, выход которого соединен с первым входом первого элемента И-НЕ 2, с вторым информационным входом первого элемента И-ИЛИ 3 и через инвертор 4 с первым входом второго элемента И-НЕ 5 и с информационным входом первого элемента И-ИЛИ 3. Второй вход первого элемента И-НЕ 2 соединен с вторым входом второго элемента И-НЕ 5, с третьими управл ющим входом устройства и через первый одновибратор б с первым информационным входом второго элемента И-ИЛИ 7. Третий вход первого элемента И-НЕ 2 соединен с первым входом первого элемента И 8 и с инверсным выходом второго триггера 9. Выход первого элемента И-НЕ 2 соединен с входом записи первого триггера ГО, обнул ющий вход которого соедине с выходом первого элемента И 8, пр мой выход - с первым управл ющим вхо дом первого элемента И-ИЛИ 3, а инверсный выход - с первым входом второго элемента И 11 и с третьим входом второго элемента И-НЕ 5. Выход второго элемента И-НЕ 5 соединен с входом записи второго триггера 9, обнул ющий вход которого соединен с выходом второго элемента И 11, а пр мой выход - с вторым управл ющим вхо дом первого элемента И-ИЛИ 3, выход которого соединен с счетнЕлм входом счетчика 12. Обнул ющий вход счетчина 12 соединен с вторыми входами пер вого 8 и второго 11 элементов И с обнул ющими входами третьего 13 и четвертого 14 триггеров и подключен выходу второго одновибратора 15, вхо которого соединен с выходом второго элемента И-ИЛИ 7. Выходы счетчика 12 соединены с первой группой информационных входов блока 16 сравнени и с входами первого 17 и второго 18 дешифраторов, выход которых соединены соответственно с первым и с вторым входами элемента ИЛИ 19, выход которого соединен со счетным входом четвертого триггера 14, инверсный выход которого соединен с управл ющим входом второго элемента И-ИЛИ 7, Второй информационный вход второго элемента И-ИЛИ 7 соединен с инверсным выходом третьего триггера 13 и с управл ющим входом и коммутатора 20 а третий информационный вход - с управл ющим входом первого регистра 21 и с первым управл квдим входом устрой ства. Втора группа информационных входов блока 16 сравнени соединена с выходами коммутатора 20, а выход с счетным входом третьего триггера 13, пр мой выход которого соединен с выходом устройства. Перва и втора группы информационных входов коммутатора 20 соединены соответственно с выходами первого 21 и второг 22 регистров. Управл ющий вход второго регистра 22 соединен с вторым управл ющим входом устройства, ийформационные входы которого соедине . ны с информационными входами первог 21 и второго 22 регистров. Устройство работает следующим об разом. Перед началом работы на первый регистр 21 по информационным входам св занным с информационными входами устройства, из центрального блока у равлени (не показан) записываетс число , где - врем , на которое необходимо задержать входной импульс; Т - период следовани импульсов с выхода генератора 1. Запись информации на первый регистр 21с информационных входов устройства производитс при наличии сигнала на управл ющем входе первого регистра 21, св занном с первым управл ющим входом устройства.. Одновременно сигнал с первого управл ющего входа устройства через третий информационный вход второго элемента И-ИЛИ 7 воздействует на вход второго одновибратора 15, который по переднему фронту входного сигнала формирует на инверсном выходе сигнал обнулени с уровнем О, устанавливающий счетчик 12, первый 10, второй 9, третий 13 и четвертый 14 триггеры в нулевое состо ние. После записи информации на первый регистр 21 производитс запись числа tjad + t ал -на второй регистр 22 . Т с информационных входов устройства, где - требуема длительность выходного задержанного импульса . Запись информации на второй регистр 22 с информационных входов устройства производитс при наличии сигнала на управл ющем вхолз второго регистра 22, св занном с вторым управл ющим входом устройства. Выходные сигналы генератора 1 (фиг. 2, а) представл ют собой имТ пульсы длительностью --- и следующие со скважностью, равной два. При поступлении на третий управл ющий вход устройства входного импульса (фиг. 2, в.), который необходимо задержать , срабатывает первый 2 или второй 5 элементы И-НЕ, которые устанавливают соответственно первый 10 или второй 9 триггеры в единичное состо ние. Срабатывание первого 2 или второго 5 элементов И-НЕ производитс , в зависимости от того, как расположен передний фронт входного импульса по отношению к импульсной последовательности генератора 1. Если передний фронт входного импульса совпадает с уровнем О выходной импульсной последовательности генератора 1, то срабатывает второй элемент И-НЕ 5 и второй триггер 9 устанавливаетс в единичное состо ние. Рассмотрим работу предлагаемого устройства в случае поступлени входного импульса (фиг. 2, в), передний фронт которого совпадает с уровнем .выходной импульсной последовательности (фиг. 2, а) генератора 1. При поступлении такого входного импульса
срабатьшает, первый элемент И-НЕ 2 (фиг. 2, г) и первый триггер 10 устанавливаетс в единичное состо ние (фиг. 2, д и е). Уровень О инверного -выхода первого триггера 10 блокрует срабатывание второго элемента И-НЕ 5 и поддерживает второй триггер 9 в обнуленном состо нии. С пр мого выхода первого триггера 11 на первый управл ющий вход первого элемента И-ИЛИ 3 поступает разрешающий уровен , Поэтому импульсна последовательность с выхода инвертора 4 (фиг. 2, б) через первый элемент ИИЛИ 3 (фиг. 2, ж) поступает на счетный вход счетчика 12 и начинаетс отсчет длительности и времени задержки входного импульса.
Таким образом, начало отсчета длительности и времени задержки входного импульса в предлагаемом устройстве производитс через врем , равное полупериоду импульсной последовательности генератора 1.
Счетчик 12 измен ет свое состо ние по переднему фронту входного импульса , поступающего на его счетный вход Выходы счетчика 12 соединены с первой группой, информационных входов блока 16 сравнени и с входами первого 17 и второго 18 дешифраторов. Птрвый 17 и второй 18 дешифраторы настроены на з aчeни выходов счетчика 12, соответствук цих минимальной и максимальной длительности входных импульсов. Если длительность входного импульса, поступающего на третий управл ющий вход устройства, меньше минимальной длительности, то счетчик 12 не досчитает до значени , соответствующего минимальной длительности входного импульса, первый дешифратор 17 не срабатывает и через элемент ИЛИ 19 не запустит четвертый триггер 14, инверсный выход которого будет находитьс в состо нии . По заднему фронту входного импульса первый одновибратор 6 формирует короткий импульс, воздействующий на первый информационный вход второго элемента И-ИЛИ 7, управл ющий вход которого, св занный с инверсным выходом четвертого триггера 14, находитс в состо нии . Второй элемент И-ИЛЙ 7 срабатьшает и воздействует на второй одновибратор 15, который по переднему фронту входного сигнала формирует на инверсном выходе сигнал с уровнем О , обнул ющий, первый 10 или второй 9 триггеры и счетчик, 12 и подтверждакадий нулевое состо ние третьего 13 и четвертого 14 триггеров.
Устройство программируемой задержки импульсов готово дл приема следующего входного сигнала. Если длительность входного импульса, поступающего на третий) управл ющий вход
устройства больще максимальной длительности , то счетчик 12 последовательно проходит значени , соответствующие минимальной и максимальной длительности входного импульса, и последовательно срабатывают первый 17 и второй 18 дешифраторы. Сигнал от срабатывани первого дешифратора
17через элемент ИЛИ 19 воздействует на счетный вход четвертого триггера 14 и по переднему фронту устанавливает его в единичное состо ние. При срабатывании второго дешифратора
18четвертый триггер 14 вновь переходит в обнуленное состо ние, при котором его инверсный выход находитс в единичном состо нии. По заднему фронту входного импульса первый одновибратор 6 формирует короткий импульс ,- воздействующий на первый информационный вход второго элемента
И-ИЛИ 7, управл ющий вход которого, св занный с инверсным выходом четвертого триггера 14, находитс в состо нии 1 . Второй элемент И-ИЛИ 7 срабатьшает и воздействует на второй одновибратор 15, который по переднему фронту входного сигнала формирует на инверсном выходе сигнал с уровнем 0. обнул ющий первый 10 или второй 9 триггеры и счетчик 12 и подтверждающий нулевое состо ние третьего 13 и четвертого 14 триггеров.
Claims (2)
1.Авторское свидетельство СССР
№ 875608, кл. Н 03 К 5/153, 13.02.80.
2.Авторское свидетельство СССР по за вке № 3217284/18-24,
кл. Н 03 К 5/153, 11.06.82.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813337247A SU1001456A1 (ru) | 1981-09-15 | 1981-09-15 | Устройство программируемой задержки импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813337247A SU1001456A1 (ru) | 1981-09-15 | 1981-09-15 | Устройство программируемой задержки импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1001456A1 true SU1001456A1 (ru) | 1983-02-28 |
Family
ID=20976500
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813337247A SU1001456A1 (ru) | 1981-09-15 | 1981-09-15 | Устройство программируемой задержки импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1001456A1 (ru) |
-
1981
- 1981-09-15 SU SU813337247A patent/SU1001456A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1001456A1 (ru) | Устройство программируемой задержки импульсов | |
SU875608A1 (ru) | Устройство программируемой задержки импульсов | |
SU375651A1 (ru) | Частотно-импульсное множительно- делительное устройство-^ | |
SU930628A1 (ru) | Селектор импульсов | |
SU1495779A1 (ru) | Устройство дл ввода информации | |
SU660220A2 (ru) | Аналого-цифровое устройство задержки пр моугольных импульсов | |
RU2024926C1 (ru) | Устройство для контроля временных рассогласований импульсных последовательностей | |
SU866736A1 (ru) | Дишифратор кодовых интервалов времени | |
SU1111149A1 (ru) | Устройство дл ввода информации | |
SU1622857A1 (ru) | Устройство дл контрол электронных схем | |
SU1640822A1 (ru) | Преобразователь частоты в код | |
SU1711181A1 (ru) | Цифровой коррел тор | |
SU1652986A1 (ru) | Устройство дл селекции признаков при распознавании образов | |
SU1280602A1 (ru) | Устройство дл ввода информации | |
SU995299A1 (ru) | Устройство дл выделени импульсов | |
SU1139969A2 (ru) | Устройство дл регистрации информации | |
SU760071A1 (ru) | Устройство для ввода информации i | |
SU945971A1 (ru) | Формирователь импульсов | |
SU1089597A2 (ru) | Формирователь сигналов синхронизации дл устройства считывани информации | |
SU807219A1 (ru) | Устройство дл программногоупРАВлЕНи Об'ЕКТАМи | |
SU1067491A1 (ru) | Устройство дл ввода информации | |
SU1259294A1 (ru) | Устройство дл вычислени отношени временных интервалов | |
SU842792A1 (ru) | Устройство дл сравнени чисел | |
SU881756A1 (ru) | Устройство дл контрол импульсов синхронизации | |
SU669361A1 (ru) | Устройство дл определени среднего гармонического значени случайного процесса |