SU1001382A1 - Двухполупериодный выпр митель - Google Patents

Двухполупериодный выпр митель Download PDF

Info

Publication number
SU1001382A1
SU1001382A1 SU802941376A SU2941376A SU1001382A1 SU 1001382 A1 SU1001382 A1 SU 1001382A1 SU 802941376 A SU802941376 A SU 802941376A SU 2941376 A SU2941376 A SU 2941376A SU 1001382 A1 SU1001382 A1 SU 1001382A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
transistors
differential amplifier
output
rectifying
Prior art date
Application number
SU802941376A
Other languages
English (en)
Inventor
Юрий Иванович Белоносов
Борис Михайлович Бороздин
Александр Михайлович Ильянок
Виталий Евгеньевич Ямный
Original Assignee
Белорусский Ордена Трудового Красного Знамени Государственный Университет Им.В.И.Ленина
Специальное конструкторско-технологическое бюро с опытным производством при Белорусском государственном университете им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Белорусский Ордена Трудового Красного Знамени Государственный Университет Им.В.И.Ленина, Специальное конструкторско-технологическое бюро с опытным производством при Белорусском государственном университете им.В.И.Ленина filed Critical Белорусский Ордена Трудового Красного Знамени Государственный Университет Им.В.И.Ленина
Priority to SU802941376A priority Critical patent/SU1001382A1/ru
Application granted granted Critical
Publication of SU1001382A1 publication Critical patent/SU1001382A1/ru

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Description

(5) ДВУХПОЛУПЕРИОДНЫЙ ВЫПРЯМИТЕЛЬ

Claims (2)

  1. Изобретение относитс  к радиоэлектронике , измерительной и преобразовательной технике и может быть использовано дл  бестрансформаторного выпр млени  сигналов малой мощнос ти. Известны двухполупериодные выпр  мители на основе операционных усилителей с диодом в цепи обратной св зи Cl J- 3 . Такие выпр мители имеют высокую томность работы на сравнительно низких частотах, когда коэффициент уси лени  усилител  имеет большую величи ну. Типовые операционные усилители на частотах выше 100 кГц имеют коэффициент передачи 1% при минимальной амплитуде 100 мВ. Ниже этой величины погрешность резко возрастает. Кроме того, погрешность, естественно, растет с увеличением частоты. Наиболее близким к предлагаемому по технической сущности  вл етс  уст ройство, содержащее первый и второй дифференциальные усилители с динамической нагрузкой и два выпр мительных транзистора, эмиттеры которых объединены и соединены с выходом устройства и первым генерат эром тока, а коллекторы соединены с первым источником питани , база первого выпр мительного транзистора Соединена с выходом второго дифферен-циального усилител , неинвертирующий вход первого дифференциального усилител  подключен к входу устройства Ct . Недостаток известного, устройства заключаетс  в низкой точности преобразовани  и малом динамическом . диапазоне работы. Цель изобретени  - повышение точности и расширение динамического диапазона. Указанна  цель достигаетс  тем, что в двухполупериодный выпр митель, содержащий первый и второй дифференциальные усилители с динамической нагрузкой, два выпр мительных транзистора , эмиттеры которых объединены и соединены с выходом устройства и первым генератором тока, а коллек торы также объединены и соединены с первым источником питани , база первого выпр мительного транзистора соединена с выходом второго дифференциального усилител , неинвертирующий вход первого дифференциаль ного усилител  подключен к входу устройства, дополнительно введены три дополнительных транзистора, вто рой, третий и четвертый генераторы тока и три резистора, причем база первого и второго выпр мительных транзисторов подключена соответстве но к эмиттеру первого и второго дополнительных транзисторов, базы которых объединены и подключены ко второму генератору тока, а через пе вый резистор к эмиттеру третьего до полнительного транзистора, база которого соединена с выходом устройства и инвертирующим входом первого дифференциального усилител , а коллектор - с общей шиной питани , база второго выпр мительного транзистора соединена с выходом первого дифференциального усилител , неинвертирующий вход второго дифферен циального усилител  соединен с общей шиной питани , а его инвертирующий вход - через второй резистор с входом устройства и .через третий резистор - с выходом устройства, кроме того,, точка соединени  эмиттеров транзисторов дифференциальных усилителей подключена ко второму источнику питани  через соответствующие третий и четвертый генераторы тока. На чертеже приведена принципиал на  схема устройства. Схема содержит транзисторы 1 и 2 первого дифференциального усилител  транзисторы 3 и Ц второго дифферен циального усилител , динамические нагрузки 5 и 6 соответственно перво го и второго дифференциальных усили телей, генераторы 7-10 тока, выпр  мительные транзисторы 11 и 12, дополнительные транзисторы и дополнительные резисторы 16-18. Двухполупериодный выпр митель р ботает следующим образом. При подаче на вход выпр мител  сигнала положительной пол рности о крыт выпр мительный транзистор 11, 24 транзистор 12 закрыт, так как потенциал коллектора транзистора 2 выше потенциала коллектора транзистора . Устройство работает как неинвертирующий усилитель с динамической нагрузкой 5. включенной в коллекторные цепи тразисторов 1 и 2 первого дифференциального усилител . Так как потенциал на выходе устройства близок к потенциалу на входе, ток через резисторы 16 и 17 практически отсутствует и потенциал базы транзистора k второго дифференциального усилител  равен потенциалу на выходе . Транзистор 3 второго дифференциального усилител  закрыт, а транзистор 4 открыт и через него протекает ток четвертого генератора 8 тока. Дл  того, чтобы транзистор 4 не насыщалс , включен дополнительный транзистор 14, который при положительной пол рности сигнала открыт, а дополнительный транзистор 13 закрыт . Напр жение на базах дополнительных транзисторов 13 и It повтор ет выходное с небольшим положительным сдвигом, определ емым схемой слежени  на транзисторе 15 и резисторе 18. Это напр жение сдвига равно сумме напр жени  перехода эмиттер-база транзистора 15 и падени  напр жени  на резисторе 18, определ емого генератором 10 тока. Напр жение сдвига выбираетс  пор дка 1, В, т.е. напр жение на базе транзистора 10. больше выходного, примерно на -0,7 В и, следовательно, напр жение база-эмиттер дополнительного транзистора 13 примерно равно нулю, поэтому транзистор 13 закрыт. Открытый дополнительный транзистор k фиксирует потенциал коллектора транзистора приблизительно на уровне выходного, т.е. напр жение на коллекторе не ниже потенциала базы и тразистор k не насыщаетс . Следовательно, при положительном входном сигнале устройство представл ет собой неинвертирующий усилитель со 100 отрицательной обратной св зью, коэффициент передачи которого равен единице, дрейф выходного уровн  определ етс  только дрейфом транзисторов первого дифферен циального усилител  и может составл ть величину несколько микровольт на градус. Быстродействие схемы при передаче сигналов положительной пол рности не ограничиваетс  выпр мительным транзистором 11, так как через него протекает большой ток генератора 9 тока. Быстродействие схемы будет определ тьс  только быст родействием первого дифференциального усилител . Так как выпр мительный транзистор 11 охвачен отрицательной обратной.св зью, схема выпр  мител  линейна от уровн  нескольких милливольт при погрешност х около 1% При подаче на вход выпр мител  сигнала отрицательной пол рности закрываетс  транзистор 1 первого дифференциаль .ного каскада, а транзистор 3 второго дифференциального каскеда открываетс , при этом потенциал коллектора транзистора 2 становитс  меньше потенциала коллектора транзистора k и второй выпр мительный транзистор 11 закрываетс , а выпр мительный транзистор 12 открываетс . Током генератора 7 тока через-транзистор 2 открываетс  дополнительный транзистор 13, а дополнительный транзистор }Ц закрываетс , Таким образом, при отрицательном входном сигнале устройство представл ет собой инвертирующий усилитель с динамической нагрузкой 6, включенной в коллекторные цепи транзисторов 3 и i второго дифференциального усилител ., коэффициент передачи которого определ етс  соотношением величин сопротивлений резисторов 16 и 17- С помощью этих резисторов.можно выровн ть коэффициенты передачи по обеим пол рност м. Как и при передаче сигнала положительной пол рности, дрейф выходного напр жени  определ етс  дрейфом дифференциального усилител , только в этом случае второго, в остальном схема симметрична поэтому ее параметры при передаче сигнала отрицательной пол рности аналогичны параметрам при передаче сигнала положительной пол рности. Дл  улучшени  подавлени  синфазной помехи в общей эмиттерной цепи транзисторов 1 и 2 первого дифференциального усилител  включен третий генератор 7 то ка , а дл  улучшени  линейности выход ного каскада - генератор 9 тока. Так как на выходе выпр мител  сигнал может быть только положительной пол рности , транзистор 15 посто нно открыт и через него протекает ток генератора 10 тока. Величина сопротивлени  резистора 18 и ток генератора 10 выбираетс  из услови  четкого переклю1 82 .48 ни   транзисторов 13 и 1 4 и минимального переходного процесса при переключении выпр мительных транзисторов 11 и 12, что существенно повышает быстродействие устройства. Формула изобретени  Двухполупериодный выпр митель, содержащий первый и второй дифференциальные усилители с динамичес сой нагрузкой, два выпр мительных транзистора , эмиттеры которых объединены и соединены с выходом устройства и первым генератором тока, а коллекторы соединены с первым источником питани , база первого выпр мительного транзистора соединена с выходом второго дифференциального усилител , неинвертирующий вход первого дифференциального усилител  подключен к.входу устройства, о т л и чающийс  тем, что, с целью повышени  точности и расширени  диапазона , дополнительно введены три дополнительных транзистора, второй, третий и четвертый генераторы тока и три резистора, причем база первого и второго выпр мительных транзисторов подключена соответственно к эмиттеру первого и второго дополнительных транзисторов, базы которых объединены и подключены ко второму генератору тока и через первый резистор к эмиттеру третьего дополнительного транзистора, база которо ,го соединена с выходом устройства и инвертирующим входом первого дифференциального усилител , а коллектор - с общей шиной питани , база второго выпр мительного транзистора соединена с выходом первого дифференциального усилител , неинвертирующий вход второго дифференциального усилител  соединен с общей шиной питани , а его инвертирующий вход - через второй резистор с входом устройства и через третий резистор - с выходом устройства, при этом точка соединени  эмиттеров транзисторов дифференциальных усилителей подключена ко второму источнику питани  через соответственно третий и четвертый генераторы тока. Источники информации, прин тые во внимание при экспертизе 1, Волгин Л.И. Измерительные преобразователи переменного напр жени 
    710013828
    в посто нное. М., Советское радио, 3. Шило В.Л. Линейные интеграль1977 , с. 82, рис. 2.+9, с. 80, ные схемы. М., Советское радио, рис. 2.43 а.1979. с. .
  2. 2. Патент Великобритании. Патент Японии № 5 24бЗО,
    № , кл. Н 03 D 1/10, 1978. s кл. Н 02 М 7/02, 1979.
    0+/О f
SU802941376A 1980-06-16 1980-06-16 Двухполупериодный выпр митель SU1001382A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802941376A SU1001382A1 (ru) 1980-06-16 1980-06-16 Двухполупериодный выпр митель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802941376A SU1001382A1 (ru) 1980-06-16 1980-06-16 Двухполупериодный выпр митель

Publications (1)

Publication Number Publication Date
SU1001382A1 true SU1001382A1 (ru) 1983-02-28

Family

ID=20902413

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802941376A SU1001382A1 (ru) 1980-06-16 1980-06-16 Двухполупериодный выпр митель

Country Status (1)

Country Link
SU (1) SU1001382A1 (ru)

Similar Documents

Publication Publication Date Title
EP0028454B1 (en) Full wave rectifier
US4362956A (en) Absolute value circuit
JPH04212070A (ja) 入力電気信号のレベル測定回路
JP3203363B2 (ja) ピーク検出器
SU1001382A1 (ru) Двухполупериодный выпр митель
US4490685A (en) Differential amplifier
JPS6217891B2 (ru)
US5477171A (en) Full wave rectifier using current mirror bridge
JPS6327107A (ja) ア−ス電位に対して平衡な電気信号に対する電圧制御増幅器
US4370608A (en) Integrable conversion circuit for converting input voltage to output current or voltage
KR910007234A (ko) 진폭변조신호의 검출회로
EP0051362A2 (en) Electronic gain control circuit
US5534813A (en) Anti-logarithmic converter with temperature compensation
US4724398A (en) Gain-controlled amplifier
US4639623A (en) High sensitivity signal detector
JPH0228104B2 (ru)
SU1649573A1 (ru) Функциональный преобразователь
SU980233A1 (ru) Преобразователь переменного тока в посто нный
SU1376236A1 (ru) Усилитель
SU718884A1 (ru) Амплитудный детектор
SU1596429A1 (ru) Детектор амплитудно-модулированных сигналов
KR830000469Y1 (ko) 신호변환 회로
SU824404A1 (ru) Усилитель
SU1406711A1 (ru) Детектор
SU748851A1 (ru) Компаратор