SU1001357A2 - Gate-type converter voltage sensor - Google Patents
Gate-type converter voltage sensor Download PDFInfo
- Publication number
- SU1001357A2 SU1001357A2 SU813356730A SU3356730A SU1001357A2 SU 1001357 A2 SU1001357 A2 SU 1001357A2 SU 813356730 A SU813356730 A SU 813356730A SU 3356730 A SU3356730 A SU 3356730A SU 1001357 A2 SU1001357 A2 SU 1001357A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- keys
- sensor
- integrators
- voltage sensor
- gate
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Description
(5) ДАТЧИК НАПРЯЖЕНИЯ ВЕНТИЛЬНОГО ПРЕОБРАЗОВАТЕЛЯ(5) VENTILATOR VOLTAGE DETECTOR SENSOR
Изобретение относитс к электрот нике и может быть использовано в си темах управлени с вентильными прео разовател ми . По основному авт, ев (f 619998 известен датчик напр жени вентильного преобразовател , содержащий св занные между собой интегратрр и коммутатор, состо щий из управл емы ключей, блок пам ти и узел синхрони зации, вход которого соединен с выв дами дл подачи напр жени питани преобразовател , а выход - с управл ющими входами ключей СООднако в данном устройстве имеют место запаздывани выходного сигнала LlftLNno отношению к входному на врем , которое может достигать длительности одного интервала вентильности . Это обсто тельство снижает динамические свойства .систе регулировани , в которой используетс данный датчик. Цель изобретени - повышение быстродействи за счет уменьшени времени запаздывани выходного сигнала по отношению к входному. Поставленна цель достигаетс тем, что датчик выполнен с входным выводом и в него введены интеграторы , управл емые ключи передачи и сброса информации и блоки задержки, причем входы интеграторов и клюмей сброса информации соединены с входным выводом, Ш||ходы их через соответствующие ключи передачи информации подключены к входу блока пам ти , а управл ющие входы всех ввёг денных ключей через соответствующие блоки задержго соединены с выходами узла синхронизации., На чертеже изображена функциональна схема предлагаемого датчика. Датчик содергмт интеграторы 1-3, ключи 4-6 сброса информации, ключи 7-9 передачи информации, блок 10The invention relates to electrical engineering and can be used in control circuits with valve converters. According to the main autonomy (f 619998, a voltage sensor of a valve converter is known, which contains interconnected integrator and a switch consisting of a controllable key, a memory unit and a synchronization node, the input of which is connected to the outlets for supplying voltage the converter, and the output with the control inputs of the keys. However, this device has a delay of the output signal LlftLNno relative to the input signal for a time that can reach the duration of one ventilation interval. This reduces the dynamic The properties of the control system in which this sensor is used. The purpose of the invention is to increase the speed by reducing the output delay time with respect to the input signal. The goal is achieved by the fact that the sensor is made with an input terminal and integrators, controlled keys are entered into it and reset information and delay blocks, and the inputs of integrators and resetting information connectors are connected to the input output, W || their moves through the corresponding information transfer keys are connected to the input of the block n m ti, and the control inputs of all keys vvog dennyh zaderzhgo through respective blocks connected to the synchronization unit outputs., The drawing shows a functional diagram of the sensor. Sensor Sodergmt integrators 1-3, keys 4-6 reset information, keys 7-9 transfer information, block 10
пам ти, блок 11 синхронизации и блоки 12 и 13 задержки.memory, synchronization unit 11 and delay blocks 12 and 13.
Выходы интеграторов 1-3 через ключи передачи информации присоединены к блоку 10 пам ти.The outputs of the integrators 1-3 are connected via information transfer keys to the memory unit 10.
Управл ющие входы ключей и присодинены к выходам блока 11 синхронизации, причем управл ющие входы ключей 4 и 7 первого интегратора 1 присоединены к выходам блока 11 синхронизации непосредственно, а входы ключей 5, 6 и 8, 9 остальных интеграторов 2 и 3 присоединены к выходам блока 11 синхронизации через бсоки 12 и 13 задержки. На выходах блока 11 синхронизации формируютс две последовательности управл ющих импульсов, сдвинутые во времени на ширину импульса.The control inputs of the keys are connected to the outputs of the synchronization unit 11, and the control inputs of the keys 4 and 7 of the first integrator 1 are connected to the outputs of the synchronization unit 11 directly, and the inputs of the keys 5, 6 and 8, 9 of the remaining integrators 2 and 3 are connected to the outputs of the block 11 synchronization through bsoki 12 and 13 delays. At the outputs of the synchronization unit 11, two sequences of control pulses are formed, shifted in time by the pulse width.
. В блоках 12 и- 13 задержки импульсы блока 11 синхронизации задерживаютс на врем , равное. In blocks 12 and 13 of the delay, the pulses of the synchronization unit 11 are delayed by a time equal to
I/(i-l)Kmf,I / (i-l) Kmf,
где I - пор дковый номер датчика, К - общее количество интеграторов в используемом датчике.where I is the order number of the sensor, K is the total number of integrators in the sensor used.
Задержанные импульсы подаютс на входы ключей 5 6 и 8, 9 соответственно- .The delayed pulses are fed to the inputs of the keys 5 6 and 8, 9, respectively-.
Выходы ключей соединены с входами блока 10 пам ти.The key outputs are connected to the inputs of the memory block 10.
Устройство .работает следующим образом.The device works as follows.
Входной сигнал U, пропорциональный напр жению вентильного преобразовател , поступает на входы интеграторов 1-3 Где он и.нтегрируетс от момента размыкани ключей А-6 сброса информации до момента их замыкани . Перед замыканием ключей -б сброса информации происходит замыкание ключей 7-9 передачи информации и передача конечного интеграла входного сигнала с интеграторов 1-3 в блок пам ти Процесс повтор етс периодически с частотой, равной частоте коммутации преобразовател . Импульсы управлени ключами и 7 сброса и передачи информации формируютс в виде двух последовательностей импульсов, сдвинутых на ширину импульса , в блоке 11 синхронизации. На управл ющие входы ключей j и 7 первого интегратора поступают импульсы с выхода блока 11 синхронизации, а на управл ющие входы ключей 5i 6 и В, 9 остальных интеграторов подаютс последовательности, задержанные во времени в блоках 12 и 13 задержки , причем величина временной задержки увеличиваетс в зависимости от пор дкового номера интегратора. Таким образом, в предлагаемом датчике в отличие от известного увеличиваетс частота передачи информации на вход блока 10 пам ти пр мо пропорционально количеству используемых в датчике интеграторов входного сигнала. При этом соответственно уменьшаетс запаздывание выходного сигнала по сравнению с входнымThe input signal U, proportional to the voltage of the valve converter, is fed to the inputs of integrators 1-3 where it is integrated from the time the keys A-6 clear the information to the time they are closed. Before the keys are closed, information reset keys 7–9 will be closed and the final integral of the input signal from the integrators 1–3 to the memory block will be transferred. The process repeats periodically with a frequency equal to the switching frequency of the converter. The key control and reset pulses and information transmission pulses are generated as two pulse sequences shifted by pulse width in the synchronization unit 11. The control inputs of the keys j and 7 of the first integrator receive pulses from the output of the synchronization unit 11, and the control inputs of the keys 5i 6 and B, 9 of the remaining integrators are sent sequences delayed in time in the delay blocks 12 and 13, and the time delay increases depending on the order number of the integrator. Thus, in the proposed sensor, in contrast to the known, the transmission frequency of information to the input of memory block 10 is directly proportional to the number of input signal integrators used in the sensor. In this case, the output signal lag is reduced accordingly compared to the input
Так, при применении известного устройства в качестве датчика напр жени мостовой выпр мительной схемы при частоте питающей сети 50 Гц запаздывание датчика составл ет 3,3 мс, а при использовании предлагаемого устройства с двум и трем Thus, when using a known device as a voltage sensor of a bridge rectifying circuit at a supply frequency of 50 Hz, the sensor’s delay is 3.3 ms, and when using the proposed device with two and three
интеграторами запаздывание датчика будет 1,7 и 1,1 мс соответственно. Таким образом, за счет введени в устройство дополнительных интеграторов с ключами сброса и передачиthe integrator delay of the sensor will be 1.7 and 1.1 ms, respectively. Thus, by introducing additional integrators into the device with reset and transfer keys
информации и блоков задержки повышено быстродействие датчика напр жени вентильного преобразовател .information and delay blocks increased the speed of the voltage sensor of the valve converter.
Экономический зффект от применени предлагаемого устройства выразитс The economic effect of the application of the proposed device will be
в том, что при использовании его в качестве датчика в системах авторегулировани с вентильными преобразовател ми достигнуто повышение быстродействи , а тем самым и точности указанных систем, т.е повышена точность регулировани соответствующих технологических параметров производственных установок.that when using it as a sensor in systems of automatic regulation with valve converters, an increase in speed and, thus, the accuracy of these systems was achieved, that is, the accuracy of regulation of the corresponding technological parameters of production plants was improved.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813356730A SU1001357A2 (en) | 1981-11-27 | 1981-11-27 | Gate-type converter voltage sensor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813356730A SU1001357A2 (en) | 1981-11-27 | 1981-11-27 | Gate-type converter voltage sensor |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU619998A Addition SU123847A1 (en) | 1959-02-19 | 1959-02-19 | Device for automatic power control of the prime mover |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1001357A2 true SU1001357A2 (en) | 1983-02-28 |
Family
ID=20983465
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813356730A SU1001357A2 (en) | 1981-11-27 | 1981-11-27 | Gate-type converter voltage sensor |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1001357A2 (en) |
-
1981
- 1981-11-27 SU SU813356730A patent/SU1001357A2/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RO81978B (en) | Process and electronic device for controlling the shunting of a hydrodynamic couple converter | |
SU1001357A2 (en) | Gate-type converter voltage sensor | |
SU1003021A1 (en) | Program control device | |
SU1397888A1 (en) | Temperature control apparatus | |
JPS5748153A (en) | Picture element density converting system | |
SU640321A1 (en) | Pulsed function generator | |
SU1539755A1 (en) | Minimum signal selector | |
SU432479A1 (en) | GENERATOR OF THE SEQUENCE OF RANDOM BINARY SIGNS | |
SU1161915A1 (en) | Multichannel regulator | |
SU1273877A2 (en) | Device for automatic control of object with inertial lag under limited control action | |
SU1553990A1 (en) | Functional generator | |
SU896780A2 (en) | Device for phasing discrete signals | |
JPS57106936A (en) | Interface controlling system | |
JPS5761383A (en) | Video signal input and output control system | |
SU978357A1 (en) | Pulse frequency divider with controllable countdown ratio | |
SU1100693A1 (en) | Device for sampled-data control of a.c.power | |
SU984003A2 (en) | Staircase voltage generator | |
SU785859A1 (en) | Binary train generator | |
SU970613A1 (en) | Control law setting device | |
SU750694A1 (en) | Device for digital control of direct frequency converter | |
SU1206932A1 (en) | Device for controlling self-excited controlled voltage inverter | |
SU1084827A1 (en) | Pulse function generator | |
SU690465A1 (en) | Device for regulating power of multisection electric power source | |
SU796823A2 (en) | Pulsed stabilizer of dc voltage | |
SU981980A1 (en) | Digital system synchronization device |