RU99121188A - Микрокомпьютер - Google Patents

Микрокомпьютер

Info

Publication number
RU99121188A
RU99121188A RU99121188/09A RU99121188A RU99121188A RU 99121188 A RU99121188 A RU 99121188A RU 99121188/09 A RU99121188/09 A RU 99121188/09A RU 99121188 A RU99121188 A RU 99121188A RU 99121188 A RU99121188 A RU 99121188A
Authority
RU
Russia
Prior art keywords
vector
microcomputer
mmu
library
accordance
Prior art date
Application number
RU99121188/09A
Other languages
English (en)
Other versions
RU2198424C2 (ru
Inventor
Хольгер Седлак
Франц-Йозеф БРЮКЛЬМАЙР
Original Assignee
Сименс Акциенгезелльшафт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from DE19709975A external-priority patent/DE19709975C2/de
Application filed by Сименс Акциенгезелльшафт filed Critical Сименс Акциенгезелльшафт
Publication of RU99121188A publication Critical patent/RU99121188A/ru
Application granted granted Critical
Publication of RU2198424C2 publication Critical patent/RU2198424C2/ru

Links

Claims (8)

1. Микрокомпьютер с центральным процессором (CPU), который через блок управления памятью (MMU) соединен с адресной шиной (BUS), к которой подключено, по крайней мере, одно имеющее зону запоминающего устройства для пользовательских программ (А, В) программное запоминающее устройство (ROM, EEPROM), причем каждой пользовательской программе (А или же В) в блоке управления памятью (MMU) приведен в соответствие сегментный дескриптор, в котором, по меньшей мере, запомнены начальный адрес (ANFA или же ANFB), длина (LA или же LB) и право доступа (ZRA или же ZRB) пользовательской программы (А или же В) и с, по меньшей мере, одной другой зоной запоминающего устройства для библиотечных программ (WRITE, ERASE) и зоной векторного запоминающего устройства, причем в блоке управления памятью (MMU) сегментный дескриптор описывает присвоение зоны векторного запоминающего устройства и зоны запоминающего устройства библиотечных программ, причем в зоне векторного запоминающего устройства запомнен, по крайней мере, номер вектора (0...n) и присвоенный ему вектор (1050, 3000), причем вызов библиотечной программы (WRITE, ERASE) пользовательской программой (А, В) должен содержать, по меньшей мере, обозначение сегментного дескриптора MMU, а также номер вектора (0. . . n), которому блоком управления памятью (MMU) присваивается вектор, через который производится переход к вызываемой библиотечной программе (WRITE, ERASE).
2. Микрокомпьютер в соответствии с п.1, отличающийся тем, что присвоение зоны векторного запоминающего устройства и зоны запоминающего устройства библиотечных программ производится путем задания начального адреса и длины зоны векторного запоминающего устройства в приведенном в соответствие зоне запоминающего устройства библиотечных программ сегментном дескрипторе MMU.
3. Микрокомпьютер в соответствии с п.1, отличающийся тем, что присвоение зоны векторного запоминающего устройства и зоны запоминающего устройства библиотечных программ производится путем задания начального адреса и длины зоны запоминающего устройства библиотечных программ в приведенном в соответствие зоне векторного запоминающего устройства сегментном дескрипторе MMU.
4. Микрокомпьютер в соответствии с п.1, отличающийся тем, что присвоение зоны векторного запоминающего устройства и зоны запоминающего устройства библиотечных программ происходит посредством связи обеих зон с общей зоной запоминающего устройства, которая описана путем задания начального адреса и заданий двух длин в соответствующем сегментном дескрипторе MMU.
5. Микрокомпьютер в соответствии с одним из пп.1-4, отличающийся тем, что вектор образован посредством адреса перехода.
6. Микрокомпьютер в соответствии с одним из пп.1-4, отличающийся тем, что вектор образован посредством адреса приводящей к библиотечной программе команды перехода.
7. Микрокомпьютер в соответствии с одним из пп.1-6, отличающийся тем, что номер вектора (0...n) устанавливается по относительному положению вектора (1050, 3000) в зоне векторного запоминающего устройства.
8. Микрокомпьютер в соответствии с одним из пп.1-6, отличающийся тем, что номер вектора (0...n) состоит из нескольких байтов и действующий вектор устанавливается путем сравнения содержащихся в зоне векторного запоминающего устройства номеров векторов (0...n) с содержащимся в вызове номером вектора.
RU99121188/09A 1997-03-11 1998-02-05 Микрокомпьютер RU2198424C2 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19709975.0 1997-03-11
DE19709975A DE19709975C2 (de) 1997-03-11 1997-03-11 Mikrocomputer

Publications (2)

Publication Number Publication Date
RU99121188A true RU99121188A (ru) 2001-08-27
RU2198424C2 RU2198424C2 (ru) 2003-02-10

Family

ID=7822960

Family Applications (1)

Application Number Title Priority Date Filing Date
RU99121188/09A RU2198424C2 (ru) 1997-03-11 1998-02-05 Микрокомпьютер

Country Status (11)

Country Link
US (1) US6487649B1 (ru)
EP (1) EP0966711B1 (ru)
JP (1) JP3369190B2 (ru)
KR (1) KR100416447B1 (ru)
CN (1) CN1130640C (ru)
AT (1) ATE437404T1 (ru)
BR (1) BR9808847A (ru)
DE (2) DE19709975C2 (ru)
RU (1) RU2198424C2 (ru)
UA (1) UA55445C2 (ru)
WO (1) WO1998040821A1 (ru)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19846676C1 (de) * 1998-10-09 2000-03-02 Siemens Ag Verfahren zur Absicherung von Einsprungsadressen
KR100505106B1 (ko) * 2002-05-29 2005-07-29 삼성전자주식회사 강화된 보안 기능을 갖춘 스마트 카드
US7281103B2 (en) * 2003-10-01 2007-10-09 Kabushiki Kaisha Toshiba Microcomputer with a security function for accessing a program storage memory
JP4444293B2 (ja) * 2004-11-11 2010-03-31 独立行政法人科学技術振興機構 演算処理システム、演算処理方法、ユーザプログラムシステム、ライブラリプログラムシステム、プログラム、および、プログラムを記録した記録媒体
DE602006004554D1 (de) * 2006-03-29 2009-02-12 Sony Deutschland Gmbh Datenschreiben in Systemen mit Ausrichtungseinschränkung oder vektorbasierten Systemen
DE102008048066B4 (de) 2008-09-19 2018-02-01 Texas Instruments Deutschland Gmbh Zugriffssteuerschaltung zur Verwendung mit einer Überwachungs-Logikschaltungsanordnung in einem Verfahren zum Schutz von Software für eingebettete Anwendungen vor unerlaubtem Zugriff

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4087856A (en) * 1976-06-30 1978-05-02 International Business Machines Corporation Location dependence for assuring the security of system-control operations
DE3709205A1 (de) * 1985-09-21 1988-09-29 Kirchner Hans Wilhelm Schutzschaltung fuer informationsdaten im arbeitsspeicher
IN169635B (ru) * 1987-07-01 1991-11-23 Digital Equipment Corp
EP0526114A1 (en) * 1991-07-29 1993-02-03 Motorola, Inc. A method and apparatus for performing address translation in a data processor using masked protection indirection page descriptors
FR2683357A1 (fr) * 1991-10-30 1993-05-07 Philips Composants Microcircuit pour carte a puce a memoire programmable protegee.
US5325496A (en) * 1991-12-24 1994-06-28 Intel Corporation Selectable pointer validation in a computer system
JPH05225361A (ja) * 1992-02-07 1993-09-03 Mitsubishi Electric Corp レジスタ書換え方式

Similar Documents

Publication Publication Date Title
DE69618998T2 (de) Einführung von massenspeichervorrichtungsfunktionen unter verwendung von wirtverarbeitergedächtnis
DE69528329D1 (de) EEPROM-Speicherzelle
KR890004236A (ko) 스택 제어(stack control)
DE69842097D1 (de) Ausrichtung von einer clusteradresse zu blockadressen in einem nicht-flüchtigen halbleiter-massenspeicher
DE69827714D1 (de) Assoziativspeichersystem
BR9606151B1 (pt) memória para o armazenamento de valores de parámetros de controle usados por um processador programado para controlar uma unidade de provisão de ar condicionado a um espaço a ser aquecido ou refrigerado, e, processo para ler parámetros de controle a partir de locais de memória endereçáveis de uma memória associada a um processador programado.
WO1999044113A3 (en) Increasing the memory performance of flash memory devices by writing sectors simultaneously to multiple flash memory devices
DE69427625T2 (de) Adressübersetzungsmechanismus für Rechnersystem mit virtuellen Speicher, der eine Vielzahl von Seitengrössen unterstützt
DE69427334T2 (de) Direktspeicherzugriffssteuerung
RU99121188A (ru) Микрокомпьютер
EP0898225A4 (en) INFORMATION PROCESSING APPARATUS AND METHOD
DE69425098D1 (de) Falschzwirnkräuselmaschine
DE69617404D1 (de) Durchführung von spekulativen systemspeicherauslesen
DE69020764T2 (de) Speicheradressierung.
DE69416538D1 (de) Assoziativspeicher
DE69427512D1 (de) Direktspeicherzugriffssteuerung
DE69616626D1 (de) Direktspeicherzugriffssteuerung
KR19990013576A (ko) 데이터 랜덤 액세스 메모리를 이용한 마이크로 콘트롤러의 강제페이지 제로 페이징 방법
DE3586524T2 (de) Durch beide, physikalische und virtuelle addressen, addressierbarer cache-speicher.
RU2198424C2 (ru) Микрокомпьютер
RU2001112417A (ru) Способ защиты входных адресов
KR100625497B1 (ko) 오버레이드 페이징된 메모리 제어 레지스터들을 구비한 데이터 처리 시스템
KR20010085562A (ko) 데이터 랜덤 액세스 메모리를 사용하는 다양한 사이즈의마이크로컨트롤러를 위한 강제 페이지 페이징 방법
JPH03122735A (ja) 汎用キャッシュメモリコントローラ
JPH0358743U (ru)