RU99110365A - Электронная схема обработки данных - Google Patents

Электронная схема обработки данных

Info

Publication number
RU99110365A
RU99110365A RU99110365/09A RU99110365A RU99110365A RU 99110365 A RU99110365 A RU 99110365A RU 99110365/09 A RU99110365/09 A RU 99110365/09A RU 99110365 A RU99110365 A RU 99110365A RU 99110365 A RU99110365 A RU 99110365A
Authority
RU
Russia
Prior art keywords
processing circuit
data processing
electronic data
circuit according
key
Prior art date
Application number
RU99110365/09A
Other languages
English (en)
Inventor
Штефан Пфаб
Original Assignee
Сименс Акциенгезелльшафт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сименс Акциенгезелльшафт filed Critical Сименс Акциенгезелльшафт
Publication of RU99110365A publication Critical patent/RU99110365A/ru

Links

Claims (16)

1. Электронная схема обработки данных с рабочим блоком, например, с микропроцессором, с, по меньшей мере, одним запоминающим устройством данных и шиной данных, проходящей между запоминающим устройством данных и рабочим блоком, отличающаяся тем, что в области, по меньшей мере, одной соединяющей рабочий блок и, по меньшей мере, одно запоминающее устройство данных линии данных шины данных предусмотрены, по меньшей мере, два блока шифрования, причем блоки шифрования выполнены с возможностью полного шифрования или, соответственно, дешифрования за счет взаимодействия блоков шифрования.
2. Электронная схема обработки данных по п.1, отличающаяся тем, что блоки шифрования расположены в различных местах электронной схемы обработки данных.
3. Электронная схема обработки данных по п.1 или 2, отличающаяся тем , что блок шифрования выполнен с возможностью шифрования обмена данными алгоритмом шифрования.
4. Электронная схема обработки данных по любому из пп.1 - 3, отличающаяся тем, что блок шифрования выполнен с возможностью шифрования обмена данными аппаратными средствами.
5. Электронная схема обработки данных по любому из предыдущих пунктов, отличающаяся тем, что блок шифрования выполнен с возможностью селективного изменения значимости отдельных битов обмена данных.
6. Электронная схема обработки данных по п.5, отличающаяся тем, что блок шифрования содержит, по меньшей мере, один логический элемент исключающее ИЛИ.
7. Электронная схема обработки данных по любому из предыдущих пунктов, отличающаяся тем, что блок шифрования выполнен с возможностью селективного изменения последовательности подключения линий данных шины данных.
8. Электронная схема обработки данных по любому из предыдущих пунктов, отличающаяся тем, что блок шифрования выполнен с возможностью, по меньшей мере, частичной селективной задержки обмена данными.
9. Электронная схема обработки данных по любому из предыдущих пунктов, отличающаяся тем, что блок шифрования содержит, по меньшей мере, один вход для ввода, по меньшей мере, одного ключа.
10. Электронная схема обработки данных по п.9, отличающаяся тем, что ключ или, соответственно, ключи отложен или, соответственно, отложены в ячейке "быстрого" ЭСППЗУ электронной схемы обработки данных.
11. Электронная схема обработки данных по п. 9 или 10, отличающаяся тем, что ключ отложен в скрытой структуре интегрального блока для приема электронной схемы обработки данных.
12. Электронная схема обработки данных по п. 9 или 10, отличающаяся тем , что она содержит датчики для опроса манипуляций места, в котором отложен ключ.
13. Электронная схема обработки данных по любому из пп. 9 - 12, отличающаяся тем, что электронная схема обработки данных выполнена с возможностью задания ключа в блок шифрования при выполнении рабочим блоком заранее определенных операций.
14. Электронная схема обработки данных по любому из пп. 9 - 13, отличающаяся тем, что предусмотрен генератор случайных чисел для случайной выборки ключа.
15. Электронная схема обработки данных по любому из пп. 9 - 14, отличающаяся тем, что предусмотрен блок для выведения ключа из примененного в рабочем блоке адреса.
16. Электронная схема обработки данных по любому из пп. 9 - 14, отличающаяся тем, что предусмотрен блок измерения времени, через который вводится смена ключа.
RU99110365/09A 1996-10-15 1997-09-15 Электронная схема обработки данных RU99110365A (ru)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19642560.3 1996-10-15

Publications (1)

Publication Number Publication Date
RU99110365A true RU99110365A (ru) 2001-02-20

Family

ID=

Similar Documents

Publication Publication Date Title
US7284133B2 (en) Information processing unit
US7269742B2 (en) Microprocessor configuration with encryption
US5214697A (en) Program execution apparatus for ensuring security of a program
CN1168011C (zh) 具有加密的微处理装置
US6345359B1 (en) In-line decryption for protecting embedded software
US8301905B2 (en) System and method for encrypting data
ES2168746T3 (es) Dispositivo y sistema de procesamiento electronico de datos.
US20020166058A1 (en) Semiconductor integrated circuit on IC card protected against tampering
US20020146019A1 (en) Method of transmitting data through a data bus
ATE241240T1 (de) Digitaler funksender-empfänger mit verschlüsselter schlüsselspeicherung
GB2336080A (en) Optimized security functionality in an electronic system
UA52690C2 (ru) Электронное устройство для обработки данных
DE58909106D1 (de) Datenträger-gesteuertes Endgerät in einem Datenaustauschsystem.
CA2028751A1 (en) Device for controlling communication between electronic information cards and host computer to be kept in secret
EP0908810A3 (en) Secure processor with external memory using block chaining and block re-ordering
JPS59186046A (ja) デ−タ処理システム
US7319758B2 (en) Electronic device with encryption/decryption cells
KR900012179A (ko) 데이터인증 시스템과 그 인증방법
JPH06244684A (ja) 擬似乱数列の発生方法および回路装置
RU99110365A (ru) Электронная схема обработки данных
EP1046143B1 (en) Data carrier device with data bus means whose power consumption is independent of data transmitted via the data bus means
KR100253310B1 (ko) 반도체 메모리 장치의 프로그램 데이타 보호 회로
JP3586478B2 (ja) 擬似乱数列の発生方法および回路装置ならびにその使用方法
JPH11296075A (ja) メッセ―ジ符号化方法及び暗号解析装置
KR970002627A (ko) 데스(des) 알고리즘을 이용한 암호화 장치