RU98106105A - ONE-BIT SWITCH - Google Patents

ONE-BIT SWITCH

Info

Publication number
RU98106105A
RU98106105A RU98106105/09A RU98106105A RU98106105A RU 98106105 A RU98106105 A RU 98106105A RU 98106105/09 A RU98106105/09 A RU 98106105/09A RU 98106105 A RU98106105 A RU 98106105A RU 98106105 A RU98106105 A RU 98106105A
Authority
RU
Russia
Prior art keywords
memory
switch
bit
signals
input signals
Prior art date
Application number
RU98106105/09A
Other languages
Russian (ru)
Other versions
RU2180992C2 (en
Inventor
Руусканен Маркку
Каллиониеми Тапио
Original Assignee
Нокиа Телекоммьюникейшнз Ой
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from FI954158A external-priority patent/FI101120B/en
Application filed by Нокиа Телекоммьюникейшнз Ой filed Critical Нокиа Телекоммьюникейшнз Ой
Publication of RU98106105A publication Critical patent/RU98106105A/en
Application granted granted Critical
Publication of RU2180992C2 publication Critical patent/RU2180992C2/en

Links

Claims (9)

1. Способ выполнения операции переключения в переключателе в цифровой телекоммуникационной системе, при котором вводят N входных сигналов в переключатель, причем каждый содержит последовательно однобитовые временные интервалы, которые образуют последовательные фреймы, при этом каждый фрейм содержит К временных интервалов, содержимое временных интервалов для входных сигналов хранится в памяти (SM) в ячейке памяти, которая определяется при помощи адреса записи таким способом, что слово, имеющее разрядность, по меньшей мере, один бит, хранится в одной ячейке памяти, одно слово во времени считывается из памяти (SM), из которой выбирается требуемый бит для вывода сигнала из переключателя, отличающийся тем, что входные сигналы, распределяются в Х мультиплексорах (A1. ..Ax), причем каждый из входных сигналов преобразовывается в единственный последовательный выходной сигнал (IN1... INX), и запись в память выполняют посредством записи содержимого временного интервала выходных сигналов в ту же самую ячейку памяти, которая имеет разрядность, по меньшей мере, Х бит, причем ячейка памяти изменяется от одного временного интервала выходных сигналов мультиплексоров до другого.1. A method of performing a switching operation in a switch in a digital telecommunication system, in which N input signals are input to the switch, each containing sequentially one-bit time intervals that form consecutive frames, each frame containing K time intervals, the contents of time intervals for input signals stored in memory (SM) in a memory cell, which is determined using the write address in such a way that a word having a bit width of at least one bit is stored is stored in one memory cell, one word in time is read from the memory (SM), from which the required bit is selected to output the signal from the switch, characterized in that the input signals are distributed in X multiplexers (A 1 ... A x ), and each of the input signals is converted into a single sequential output signal (IN1 ... INX), and writing to the memory is performed by writing the contents of the time interval of the output signals to the same memory cell, which has at least X bits, and the cell memory change It is Busy from one time slot of the output signals of the multiplexers to another. 2. Способ по п. 1, отличающийся тем, что в памяти (SM) используют ячейки памяти, которые имеют строго определенную разрядность Х бит. 2. The method according to p. 1, characterized in that in memory (SM) use memory cells that have a strictly defined bit depth X bits. 3. Способ по п. 1, отличающийся тем, что общее количество ячеек памяти (N х К)/X используется в памяти (SM). 3. The method according to p. 1, characterized in that the total number of memory cells (N x K) / X is used in memory (SM). 4. Способ по п. 1, отличающийся тем, что при увеличении пропускной способности существующего переключателя, возрастает число мультиплексоров и разрядность памяти, поддерживая при этом вышеустановленную зависимость. 4. The method according to p. 1, characterized in that when increasing the bandwidth of the existing switch, the number of multiplexers and the memory capacity increases, while maintaining the above-established dependence. 5. Переключатель для цифровой телекоммуникационной системы, предназначенный для выполнения операции переключения с однобитовым разрешением, содержащий входные подсоединения для N входных сигналов, причем каждый содержит последовательные однобитовые временные интервалы, образующие последовательные фреймы, каждый из которых содержит К временных интервалов, память (SM) для хранения содержимого временных интервалов для входных сигналов в ячейке памяти, которая определяют при помощи адреса записи таким способом, что слово при этом имеет длину нескольких временных интервалов, средство (СМ) для считывания во времени одного выбранного слова из упомянутой памяти, и средство (REG, SEL) для выбора заданного бита из слова, которое считывается, отличающийся тем, что переключатель дополнительно содержит X мультиплексоров (A1. ..Ax), в которых входные сигналы подсоединяются таким способом, что некоторые из сигналов поступают в каждый мультиплексор, для преобразования сигналов, которые вводятся в каждый мультиплексор, в единственный последовательный выходной сигнал, и ячейки памяти разрядностью, по меньшей мере, Х бит, в упомянутой памяти (SM) для хранения содержимого соответствующих временных интервалов выходных сигналов мультиплексоров в той же самой ячейке памяти.5. A switch for a digital telecommunication system, designed to perform a one-bit resolution switching operation, comprising input connections for N input signals, each containing consecutive one-bit time intervals forming successive frames, each of which contains K time intervals, memory (SM) for storing the contents of time intervals for input signals in a memory cell, which is determined using the recording address in such a way that the word Inu several time slots, means (CM) for reading time of one selected word from said memory, and means (REG, SEL) for selecting a given bit from the word that is read, characterized in that the switch further comprises an X multiplexers (A 1. ..A x ), in which the input signals are connected in such a way that some of the signals are supplied to each multiplexer, for converting the signals that are input to each multiplexer into a single serial output signal and discharge memory cells at least X bits in said memory (SM) for storing the contents of the respective time slots of the output signals of the multiplexers in the same memory cell. 6. Переключатель по п. 5, отличающийся тем, что упомянутая память (SM) имеет ячейки памяти, которые имеют точную разрядность Х бит. 6. The switch according to claim 5, characterized in that said memory (SM) has memory cells that have an exact bit depth of X bits. 7. Переключатель по п. 6, отличающийся тем, что память (SM) имеет в общем ячеек памяти (N х К)/X. 7. The switch according to claim 6, characterized in that the memory (SM) has in common memory cells (N x K) / X. 8. Переключатель по п. 5, отличающийся тем, что он установлен в качестве части переключателя с более высокой пропускной способностью. 8. The switch according to claim 5, characterized in that it is installed as part of a switch with a higher throughput. 9. Переключатель по п. 8, отличающийся тем, что несколько переключателей устанавливают параллельно в упомянутые переключатели с более высокой пропускной способностью. 9. The switch according to claim 8, characterized in that several switches are installed in parallel in said switches with higher throughput.
RU98106105/09A 1995-09-05 1996-09-04 Single-bit resolution switch RU2180992C2 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FI954158 1995-09-05
FI954158A FI101120B (en) 1995-09-05 1995-09-05 Switching field with one bit resolution

Publications (2)

Publication Number Publication Date
RU98106105A true RU98106105A (en) 2000-02-20
RU2180992C2 RU2180992C2 (en) 2002-03-27

Family

ID=8543958

Family Applications (1)

Application Number Title Priority Date Filing Date
RU98106105/09A RU2180992C2 (en) 1995-09-05 1996-09-04 Single-bit resolution switch

Country Status (10)

Country Link
US (1) US6208641B1 (en)
EP (1) EP0848892B1 (en)
CN (1) CN1141006C (en)
AU (1) AU713543B2 (en)
BR (1) BR9610231A (en)
CA (1) CA2230928C (en)
DE (1) DE69631667T2 (en)
FI (1) FI101120B (en)
RU (1) RU2180992C2 (en)
WO (1) WO1997009839A1 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE511914C2 (en) 1997-08-28 1999-12-13 Ericsson Telefon Ab L M One-point writing of control information
US6088329A (en) * 1997-12-11 2000-07-11 Telefonaktiebolaget Lm Ericsson Fault tolerant subrate switching
US7187673B2 (en) * 2000-12-18 2007-03-06 Koninklijke Philips Electronics N.V. Technique for creating a machine to route non-packetized digital signals using distributed RAM
CN101764702B (en) * 2009-12-16 2012-09-05 哈尔滨海能达科技有限公司 8kbps sub-time slot interchange method and device thereof

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL189591C (en) 1984-02-24 1993-05-17 Nederland Ptt DIGITAL SWITCHING NETWORK FOR THE FORWARDING OF TIME MULTIPLEX CHANNELS THAT MAY VARY BY CHANNEL OF CHANNEL SPEED.
JPH01243767A (en) 1988-03-25 1989-09-28 Toshiba Corp Conference call system
US5123012A (en) 1989-06-06 1992-06-16 Mitsubishi Denki Kabushiki Kaisha Time division switching apparatus
JPH04137993A (en) 1990-09-28 1992-05-12 Fujitsu Ltd Sub rate time switch
JPH07112181B2 (en) 1991-04-18 1995-11-29 松下電器産業株式会社 Data multiplexing circuit
JP3029886B2 (en) 1991-07-23 2000-04-10 富士通株式会社 Hybrid multiplex synchronization
SE469812B (en) 1992-02-10 1993-09-13 Ericsson Telefon Ab L M Bit oriented digital coupler and general digital coupler for PCM transmission systems
US5390184A (en) 1993-09-30 1995-02-14 Northern Telecom Limited Flexible scheduling mechanism for ATM switches
US5479398A (en) 1994-12-22 1995-12-26 At&T Corp Digital data concentrator
US5841771A (en) 1995-07-07 1998-11-24 Northern Telecom Limited Telecommunications switch apparatus and method for time switching
US5862136A (en) 1995-07-07 1999-01-19 Northern Telecom Limited Telecommunications apparatus and method
JP3156752B2 (en) 1996-02-09 2001-04-16 日本電気株式会社 ATM switch device and control method thereof
US5905735A (en) 1996-12-04 1999-05-18 Alcatel Usa Sourcing, L.P. Time slot interchanger and digital communications terminal for ISDN D-channel assembly

Similar Documents

Publication Publication Date Title
KR950004854B1 (en) Semiconductor memory device
US4941141A (en) Time division switching for multi-channel calls using two time switch memories acting as a frame aligner
KR860002874A (en) Semiconductor memory device
US4564926A (en) Information memory device with address multiplexing
US3967070A (en) Memory operation for 3-way communications
KR960015230A (en) Semiconductor memory
RU98106105A (en) ONE-BIT SWITCH
US4686670A (en) Method of switching time slots in a TDM-signal and arrangement for performing the method
US4571723A (en) Pulse code modulated digital telephony tone generator
KR930006722A (en) Semiconductor memory and its output control method
JPH0646469A (en) Reconstitutible switching memory
US7315540B2 (en) Random access memory based space time switch architecture
EP0256297A2 (en) A cross-point bit-switch
RU2180992C2 (en) Single-bit resolution switch
JP2921286B2 (en) Digital tone generation circuit
SU980163A1 (en) Permanent storage
FI892997A0 (en) PCM communication system
JP2590069B2 (en) Time division switch
SU1336109A1 (en) Storage unit with multiple-format data access
JP2508861B2 (en) Word multi-time switch
KR0146763B1 (en) Broadcast control apparatus of shared buffer type atm switch
SU1035825A1 (en) Apparatus for transmitting discrete information
SU959159A1 (en) On-line storage
SU1251175A1 (en) Storage
JP2000049734A (en) Line switching device