Claims (9)
1. Способ выполнения операции переключения в переключателе в цифровой телекоммуникационной системе, при котором вводят N входных сигналов в переключатель, причем каждый содержит последовательно однобитовые временные интервалы, которые образуют последовательные фреймы, при этом каждый фрейм содержит К временных интервалов, содержимое временных интервалов для входных сигналов хранится в памяти (SM) в ячейке памяти, которая определяется при помощи адреса записи таким способом, что слово, имеющее разрядность, по меньшей мере, один бит, хранится в одной ячейке памяти, одно слово во времени считывается из памяти (SM), из которой выбирается требуемый бит для вывода сигнала из переключателя, отличающийся тем, что входные сигналы, распределяются в Х мультиплексорах (A1. ..Ax), причем каждый из входных сигналов преобразовывается в единственный последовательный выходной сигнал (IN1... INX), и запись в память выполняют посредством записи содержимого временного интервала выходных сигналов в ту же самую ячейку памяти, которая имеет разрядность, по меньшей мере, Х бит, причем ячейка памяти изменяется от одного временного интервала выходных сигналов мультиплексоров до другого.1. A method of performing a switching operation in a switch in a digital telecommunication system, in which N input signals are input to the switch, each containing sequentially one-bit time intervals that form consecutive frames, each frame containing K time intervals, the contents of time intervals for input signals stored in memory (SM) in a memory cell, which is determined using the write address in such a way that a word having a bit width of at least one bit is stored is stored in one memory cell, one word in time is read from the memory (SM), from which the required bit is selected to output the signal from the switch, characterized in that the input signals are distributed in X multiplexers (A 1 ... A x ), and each of the input signals is converted into a single sequential output signal (IN1 ... INX), and writing to the memory is performed by writing the contents of the time interval of the output signals to the same memory cell, which has at least X bits, and the cell memory change It is Busy from one time slot of the output signals of the multiplexers to another.
2. Способ по п. 1, отличающийся тем, что в памяти (SM) используют ячейки памяти, которые имеют строго определенную разрядность Х бит. 2. The method according to p. 1, characterized in that in memory (SM) use memory cells that have a strictly defined bit depth X bits.
3. Способ по п. 1, отличающийся тем, что общее количество ячеек памяти (N х К)/X используется в памяти (SM). 3. The method according to p. 1, characterized in that the total number of memory cells (N x K) / X is used in memory (SM).
4. Способ по п. 1, отличающийся тем, что при увеличении пропускной способности существующего переключателя, возрастает число мультиплексоров и разрядность памяти, поддерживая при этом вышеустановленную зависимость. 4. The method according to p. 1, characterized in that when increasing the bandwidth of the existing switch, the number of multiplexers and the memory capacity increases, while maintaining the above-established dependence.
5. Переключатель для цифровой телекоммуникационной системы, предназначенный для выполнения операции переключения с однобитовым разрешением, содержащий входные подсоединения для N входных сигналов, причем каждый содержит последовательные однобитовые временные интервалы, образующие последовательные фреймы, каждый из которых содержит К временных интервалов, память (SM) для хранения содержимого временных интервалов для входных сигналов в ячейке памяти, которая определяют при помощи адреса записи таким способом, что слово при этом имеет длину нескольких временных интервалов, средство (СМ) для считывания во времени одного выбранного слова из упомянутой памяти, и средство (REG, SEL) для выбора заданного бита из слова, которое считывается, отличающийся тем, что переключатель дополнительно содержит X мультиплексоров (A1. ..Ax), в которых входные сигналы подсоединяются таким способом, что некоторые из сигналов поступают в каждый мультиплексор, для преобразования сигналов, которые вводятся в каждый мультиплексор, в единственный последовательный выходной сигнал, и ячейки памяти разрядностью, по меньшей мере, Х бит, в упомянутой памяти (SM) для хранения содержимого соответствующих временных интервалов выходных сигналов мультиплексоров в той же самой ячейке памяти.5. A switch for a digital telecommunication system, designed to perform a one-bit resolution switching operation, comprising input connections for N input signals, each containing consecutive one-bit time intervals forming successive frames, each of which contains K time intervals, memory (SM) for storing the contents of time intervals for input signals in a memory cell, which is determined using the recording address in such a way that the word Inu several time slots, means (CM) for reading time of one selected word from said memory, and means (REG, SEL) for selecting a given bit from the word that is read, characterized in that the switch further comprises an X multiplexers (A 1. ..A x ), in which the input signals are connected in such a way that some of the signals are supplied to each multiplexer, for converting the signals that are input to each multiplexer into a single serial output signal and discharge memory cells at least X bits in said memory (SM) for storing the contents of the respective time slots of the output signals of the multiplexers in the same memory cell.
6. Переключатель по п. 5, отличающийся тем, что упомянутая память (SM) имеет ячейки памяти, которые имеют точную разрядность Х бит. 6. The switch according to claim 5, characterized in that said memory (SM) has memory cells that have an exact bit depth of X bits.
7. Переключатель по п. 6, отличающийся тем, что память (SM) имеет в общем ячеек памяти (N х К)/X. 7. The switch according to claim 6, characterized in that the memory (SM) has in common memory cells (N x K) / X.
8. Переключатель по п. 5, отличающийся тем, что он установлен в качестве части переключателя с более высокой пропускной способностью. 8. The switch according to claim 5, characterized in that it is installed as part of a switch with a higher throughput.
9. Переключатель по п. 8, отличающийся тем, что несколько переключателей устанавливают параллельно в упомянутые переключатели с более высокой пропускной способностью. 9. The switch according to claim 8, characterized in that several switches are installed in parallel in said switches with higher throughput.