RU93033875A - METHOD FOR SUMMING DIGITAL SIGNALS - Google Patents

METHOD FOR SUMMING DIGITAL SIGNALS

Info

Publication number
RU93033875A
RU93033875A RU93033875/09A RU93033875A RU93033875A RU 93033875 A RU93033875 A RU 93033875A RU 93033875/09 A RU93033875/09 A RU 93033875/09A RU 93033875 A RU93033875 A RU 93033875A RU 93033875 A RU93033875 A RU 93033875A
Authority
RU
Russia
Prior art keywords
analog
signals
level
normalized
digital
Prior art date
Application number
RU93033875/09A
Other languages
Russian (ru)
Other versions
RU2051407C1 (en
Inventor
В.П. Шипилло
Е.И. Сокол
Original Assignee
В.П. Шипилло
Е.И. Сокол
Filing date
Publication date
Application filed by В.П. Шипилло, Е.И. Сокол filed Critical В.П. Шипилло
Priority to RU93033875A priority Critical patent/RU2051407C1/en
Priority claimed from RU93033875A external-priority patent/RU2051407C1/en
Application granted granted Critical
Publication of RU2051407C1 publication Critical patent/RU2051407C1/en
Publication of RU93033875A publication Critical patent/RU93033875A/en

Links

Claims (1)

Изобретение относится к вычислительной технике. Цель: получение возможности суммирования как двоичных (с основанием λ = 2), так и троичных (с основанием l = 3) цифровых сигналов, достижение точности результата, равной точности суммирования цифровых сигналов, и обеспечение быстродействия, свойственного способу обработки и преобразования аналоговых сигналов. Для этого в предложенном способе предусматривается преобразование с помощью l-позиционных ключей каждого входного n-разрядного двоичного или троичного цифровых сигналов, в n нормированных по уровню аналоговых сигналов, принимающих для l = 2 и l = 3 значения "0" либо уровень опорного сигнала, и дополнительно для l = 3 - отрицательного опорного сигнала, в зависимости от логического уровня цифрового сигнала в данном разряде. При дальнейшей обработке производят одновременное поразрядное аналоговое суммирование n нормированных по уровню аналоговых сигналов и нормированных по уровню аналоговых сигналов переноса из младших по весу разрядов, после чего суммарные аналоговые сигналы преобразуют с помощью l-позиционных ключей и аналоговых сумматоров путем выделения в каждом разряде i = 1...n нормированных по уровню одного выходного аналогового сигнала и k аналоговых сигналов переноса в последующие старшие по весу разряды в соответствии с правилами перевода десятичных натуральных чисел в цифровой код с основанием l. При этом пороги переключений ключей формируют как средние арифметические значения между соседними дискретными уровнями суммарного аналогового сигнала в данном разряде. Если нормированные уровни выходных аналоговых сигналов не соответствуют стандартным уровням цифрового сигнала, то с помощью аналоговых устройств согласования уровней электрических сигналов, например l-позиционных ключей, осуществляют одновременно во всех разрядах i = 1...n преобразование n выходных аналоговых сигналов в n-разрядный цифровой сигнал с основанием l.The invention relates to computing. Purpose: getting the ability to sum both binary (with base λ = 2) and ternary (with base l = 3) digital signals, achieving accuracy of the result, equal to the accuracy of summing digital signals, and ensuring the speed inherent in the method of processing and converting analog signals. To this end, the proposed method provides for the conversion using l-position keys of each input n-bit binary or ternary digital signals, into n normalized by the level of analog signals, taking for l = 2 and l = 3 the value "0" or the level of the reference signal, and additionally for l = 3 - a negative reference signal, depending on the logical level of the digital signal in this discharge. During further processing, simultaneous bitwise analog summation of n level-normalized analog signals and level-normalized analog transfer signals from the least-weight bits is performed, after which the total analog signals are converted using l-position keys and analog adders by highlighting i = 1 in each bit ... n normalized by the level of one output analog signal and k analog signals of transfer to the next highest weight bits in accordance with the decimal translation rules natural numbers in a digital code with a base l. In this case, the switching thresholds of the keys are formed as arithmetic mean values between adjacent discrete levels of the total analog signal in this category. If the normalized levels of the output analog signals do not correspond to the standard levels of the digital signal, then using analog devices for matching the levels of electrical signals, for example, l-position keys, simultaneously convert n output analog signals to n-bit in all bits i = 1 ... n digital signal with base l.
RU93033875A 1993-07-06 1993-07-06 Method for adding digital signals RU2051407C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU93033875A RU2051407C1 (en) 1993-07-06 1993-07-06 Method for adding digital signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU93033875A RU2051407C1 (en) 1993-07-06 1993-07-06 Method for adding digital signals

Publications (2)

Publication Number Publication Date
RU2051407C1 RU2051407C1 (en) 1995-12-27
RU93033875A true RU93033875A (en) 1997-03-27

Family

ID=20144247

Family Applications (1)

Application Number Title Priority Date Filing Date
RU93033875A RU2051407C1 (en) 1993-07-06 1993-07-06 Method for adding digital signals

Country Status (1)

Country Link
RU (1) RU2051407C1 (en)

Similar Documents

Publication Publication Date Title
DK21285A (en) PROCEDURE FOR TRANSMISSION OF INFORMATION AND CODES AND DECODS FOR USE IN EXERCISING THE PROCEDURE
US4209773A (en) Code converters
EP0135290A2 (en) Analog-to-digital-converter and related encoding technique
EP0339685A3 (en) Parallel processing zero detection circuit having high speed and high efficiency
GB2247330A (en) Absolute value arithmetic circuit
US4728927A (en) Apparatus and method for performing comparison of two signals
RU93033875A (en) METHOD FOR SUMMING DIGITAL SIGNALS
US4899127A (en) Size comparing circuit
JPS5563124A (en) D-a converter circuit
TW337051B (en) Analog-to-digital conversion
SU1501277A1 (en) Binary to binary-decimal code converter
JPS61274425A (en) Digital compressing curcuit
SU599263A1 (en) Arrangement for binary code-to-binary-decimal-60-ary code conversion
SU1442988A1 (en) Combination adder
RU2051407C1 (en) Method for adding digital signals
US5099238A (en) Parallel analog to digital converter
JP2890412B2 (en) Code conversion circuit
KR100200347B1 (en) Circuit and method for numerical operation of multi-channel data
SU1462490A1 (en) Code converter
EP0243212A3 (en) Method and apparatus for processing binary-coded/packed decimal data
JPS6448522A (en) All parallel a/d converter
RU2037269C1 (en) Four-bit-gray-to-binary-coded-decimal code converter
SU1656574A1 (en) Data compressor
SU1481897A1 (en) Converter of binary numbers to binary-coded decimal numbers
SU739523A1 (en) Binary decimal-to-binary converter