RU2779928C2 - Триггерный логический элемент ИЛИ/ИЛИ-НЕ на полевых транзисторах - Google Patents

Триггерный логический элемент ИЛИ/ИЛИ-НЕ на полевых транзисторах Download PDF

Info

Publication number
RU2779928C2
RU2779928C2 RU2020135239A RU2020135239A RU2779928C2 RU 2779928 C2 RU2779928 C2 RU 2779928C2 RU 2020135239 A RU2020135239 A RU 2020135239A RU 2020135239 A RU2020135239 A RU 2020135239A RU 2779928 C2 RU2779928 C2 RU 2779928C2
Authority
RU
Russia
Prior art keywords
resistor
transistor
common terminal
field
logic element
Prior art date
Application number
RU2020135239A
Other languages
English (en)
Other versions
RU2020135239A (ru
Inventor
Геннадий Иванович Передельский
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) filed Critical Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ)
Priority to RU2020135239A priority Critical patent/RU2779928C2/ru
Publication of RU2020135239A publication Critical patent/RU2020135239A/ru
Application granted granted Critical
Publication of RU2779928C2 publication Critical patent/RU2779928C2/ru

Links

Images

Abstract

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике и, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах. Техническим результатом изобретения является повышение нагрузочной способности триггерного логического элемента ИЛИ/ИЛИ-НЕ на полевых транзисторах. Триггерный логический элемент ИЛИ/ИЛИ-НЕ на полевых транзисторах содержит параллельно соединённые два полевых транзистора с индуцированными каналами n-типа, третий и четвёртый полевые транзисторы с индуцированными p-каналами, два дополнительных полевых транзистора, восемь резисторов и источник питающего постоянного напряжения. 2 ил.

Description

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах.
Известен логический элемент ИЛИ/ИЛИ-НЕ [Манаев Е.И. Основы радиоэлектроники. – М.: Радио и связь, 1985, стр. 342, рис. 14.23], содержащий шесть транзисторов, пять резисторов и два источника постоянного напряжения. Схема его имеет два выхода, один из них для реализации логической операции ИЛИ, другой - для операции ИЛИ-НЕ.
Недостаток его заключается в малой нагрузочной способности. Электрический ток только одного из шести транзисторов формирует ток внешней нагрузки. Если бы удалось увеличить число транзисторов, формирующих электрический ток внешней нагрузки, то это бы привело к увеличению максимальной силы электрического тока нагрузки логического элемента и в результате к повышению нагрузочной способности.
Наиболее близкая по технической сущности является выбранная в качестве прототипа часть схемы трёхвходового логического элемента ИЛИ-НЕ на полевых транзисторах [Гусев В.Г., Гусев Ю.М. Электроника и микропроцессорная техника. - М.: Высшая школа, 2004, стр. 610, рис. 8.14 в], представляющая собой двухвходовой логический элемент ИЛИ-НЕ на полевых транзисторах, содержащая четыре полевых транзистора и источник питающего постоянного напряжения. Структура приведённого логического элемента является простой - с добавлением каждого последующего входа (3, 4, …) добавляется один полевой транзистор в их параллельное включение и один полевой транзистор в их ярусное включение, поэтому выделить двухвходовой элемент ИЛИ-НЕ не представляется трудным. Для этого следует удалить один полевой транзистор из параллельного их соединения и связанный с ним один полевой транзистор из ярусного включения транзисторов.
Недостаток прототипа заключается в том, что у него малая нагрузочная способность, так как сила электрического тока внешней нагрузки определяется силой электрического тока одного полевого транзистора. В ярусной части схемы полевые транзисторы включены последовательно, тогда сила электрического тока одного транзистора равна силе электрического тока другого транзистора, а эквивалентная сила электрического тока по существу равна силе электрического тока одного транзистора. И этот ток замыкается на внешнюю нагрузку. Если бы удалось получить, что сила электрического тока нагрузки равнялась сумме силы электрических токов первого и второго транзисторов, то это повысило бы нагрузочную способность логического элемента.
Задача, на решение которой направлено изобретение, состоит в повышении нагрузочной способности триггерного логического элемента ИЛИ/ИЛИ-НЕ на полевых транзисторах.
Это достигается тем, что в триггерный логический элемент ИЛИ/ИЛИ-НЕ на полевых транзисторах, содержащий источник питающего постоянного напряжения, общая шина (минусовой вывод) которого заземлена, параллельно соединённые два полевых транзистора с индуцированными каналами n-типа, истоки и подложки которых заземлены, а выводы затворов образуют первый и второй входы относительно «земли» логического элемента ИЛИ/ИЛИ-НЕ, также имеются третий и четвёртый полевые транзисторы, но с индуцированными p-каналами, подложка каждого из них соединена с истоком, введены восемь резисторов и два дополнительных полевых транзистора, последовательно между собой включены первый резистор, первый дополнительный полевой транзистор с индуцированным каналом n-типа и второй резистор, свободный вывод первого резистора подсоединён к выходу источника питания (плюсовой вывод), общий вывод первого резистора и стока первого дополнительного транзистора подключён к общему выводу стоков первого и второго транзисторов, подложка первого дополнительного транзистора соединена с его истоком, а затвор - со стоком третьего транзистора, свободный вывод второго резистора подключен к неинвертирующему выходу логического элемента, третий резистор включён между общим выводом первого резистора и выхода источника питания и общим выводом истока третьего транзистора и его подложки, четвёртый резистор включён между общим выводом затвора первого дополнительного транзистора и стока третьего транзистора и общим выводом второго резистора и неинвертирующего выхода логического элемента, общий вывод истока четвёртого транзистора и его подложки соединён с общим выводом третьего резистора истока и подложки третьего транзистора, пятый резистор включён между стоком четвёртого транзистора и инвертирующим выходом логического элемента, последовательно между собой включены шестой резистор, второй дополнительный полевой транзистор с индуцированным каналом n-типа и седьмой резистор, свободный вывод шестого резистора подсоединён к общему выводу первого, третьего резисторов и выхода источника питания, общий вывод шестого резистора и стока второго дополнительного транзистора соединён с затвором четвёртого транзистора, затвор второго дополнительного транзистора подключён к общему выводу пятого резистора и стока четвёртого транзистора, подложка второго дополнительного транзистора соединена с общим выводом его истока и седьмого резистора, свободный вывод седьмого резистора подсоединён к общему выводу пятого резистора и инвертирующего выхода логического элемента, восьмой резистор включен между «землёй» и общим выводом шестого резистора, затвора четвёртого транзистора и стока второго дополнительного транзистора.
Сущность изобретения поясняется схемой логического элемента ИЛИ/ИЛИ-НЕ на полевых транзисторах (фиг. 1) и таблицей истинности (фиг. 2).
В триггерном логическом элементе ИЛИ/ИЛИ-НЕ на полевых транзисторах общая шина (вывод отрицательной полярности) источника 1 питающего постоянного напряжения заземлена. Между собой параллельно включены полевые транзисторы 2, 3 с индуцированными каналами n-типа. Истоки обоих полевых транзисторов и их подложки заземлены, а выводы затворов образуют первый
Figure 00000001
и второй
Figure 00000002
входы относительно «земли» логического элемента ИЛИ/ИЛИ-НЕ. Между собой последовательно включены резистор 4, полевой транзистор 5 с индуцированным каналом n-типа и резистор 6. Свободный вывод резистора 4 подсоединён к выходу (плюсовой вывод) источника 1 питающего постоянного напряжения. Подложка транзистора 5 соединена с общим выводом его истока и резистора 6. Сток этого транзистора подключён к общему выводу стоков транзистор 2, 3 и резистора 4. Свободный вывод резистора 6 соединён с неинвертирующим выходом логического элемента. Также последовательно между собой включены резистор 7, полевой транзистор 8 с индуцированным каналом p-типа и резистор 9. Свободный вывод резистора 7 подключен к общему выводу резистора 4 и выхода источника 1 питающего постоянного напряжения. Общий вывод резистора 7 и истока транзистора 8 подсоединён к подложке этого транзистора. Затвор транзистора 8 подключен к общему выводу резистора 4 и стоков транзисторов 2, 3 и 5. Свободный вывод резистора 9 подключен к общему выводу резистора 6 неинвертирующего выхода логического элемента.
Последовательно включены полевой транзистор 10 с индуцированным каналом p-типа и резистор 11. Исток и подложка этого транзистора подсоединены к общему выводу резистора 7 и истока и подложки транзистора 8. Свободный вывод резистора 11 соединён с инвертирующим выходом логического элемента
Figure 00000003
. Также последовательно включены резистор 12, полевой транзистор 13 с индуцированным каналом n-типа и резистор 14. Свободный вывод резистора 12 подсоединён к общему выводу резисторов 4, 7 и выхода источника 1 напряжения. Общий вывод резистора 12 и стока транзистора 13 подключён к затвору транзистора 10. Затвор транзистора 13 соединён с общим выводом стока транзистора 10 и резистора 11. Подложка транзистора 13 подключена к общему выводу его истока и резистора 14. Свободный вывод резистора 14 подсоединена к общему выводу резистора 11 и инвертирующего выхода логического элемента
Figure 00000003
. Резистор 15 включен между «землёй» и общим выводом резистора 12, затвора транзистора 10 и стока транзистора 13.
Для наглядности на фиг. 1 пунктирными линиями показано подключение внешних нагрузок
Figure 00000004
к инвертирующему выходу
Figure 00000003
логического элемента и
Figure 00000005
к неинвертирующему выходу
Figure 00000006
. Часть схемы на транзисторах 5, 8 и резисторах 4, 6, 7 и 9 является первым триггером на полевых транзисторах противоположного типа проводимости, а на транзисторах 10, 13 - вторым таким триггером. Резистор 7 для обоих триггеров является общим.
Триггерный логический элемент ИЛИ/ИЛИ-НЕ на полевых транзисторах работает следующим образом. В цифровой электронике используются входные и выходные электрические сигналы с низким и высоким уровнем напряжения. Низкий уровень - уровень логического нуля соответствует значениям напряжения в районе нуля (ближе к нулю), высокий уровень - уровень логической единицы соответствует значениям напряжения в районе единиц вольт (нередко в районе четырёх вольт). Работа двухвходового логического элемента ИЛИ/ИЛИ-НЕ отображается известной таблицей (Фиг. 2), где N - номер строки по порядку,
Figure 00000001
и
Figure 00000002
- условное отображение входных сигналов,
Figure 00000007
и
Figure 00000008
- условное отображение сигналов на неинвертирующем и инвертирующем выходах логического элемента.
Первая строка таблицы истинности (фиг. 2) соответствует тому, что на двух входах
Figure 00000001
,
Figure 00000002
имеется уровень логического нуля (низкий уровень напряжения). Он в районе порогового напряжения и полевого транзистора 2, и транзистора 3, они не проводят электрический ток и не влияют на состояние триггера на транзисторах (5, 8) противоположного типа проводимости. Первое (условное) состояние этого триггера соответствует закрытому состоянию обоих транзисторов и нулевым значениям силы электрического тока через них. Такой ток определяет нулевые значения напряжения в том числе на резисторах 4 и 9. Эти напряжения приложены к затворам транзисторов 5 и 8, меньше по абсолютной величине пороговых напряжений этих транзисторов и поддерживают их в закрытом состоянии. Во втором (условно) состоянии транзисторы 5, 8 триггера открыты, их электрические токи создают в том числе на резисторах 4, 9 значения напряжений по абсолютной величине превышающие пороговые напряжения транзисторов и тем самым поддерживают их в открытом состоянии. Обсуждаемый триггер переходит из первого состояния во второе и наоборот, если значения управляющих напряжений превысят пороговые напряжения триггера на транзисторах 5 и 8.
Аналогично первому триггеру на транзисторах 5, 8 противоположного типа проводимости работает второй такой триггер на транзисторах 10 и 13. Значение сопротивления резистора 15 может обеспечить на резисторе 12 значение напряжения, по абсолютной величине превышающее пороговое напряжение второго триггера и обеспечивать его второе состояние. Тогда электрические токи транзисторов 10, 13 обеспечивают на инвертирующем выходе
Figure 00000003
логического элемента и на внешней нагрузке
Figure 00000004
уровень логической единицы (высокий уровень напряжения) (фиг. 2). Электрический ток транзистора 10 создаёт напряжение на резисторе 7, которое через резистор 4 плюсом приложено к затвору транзистора 8, поддерживает его закрытое состояние и первое состояние первого триггера на транзисторах противоположного типа проводимости. Тогда на неинвертирующем выходе
Figure 00000006
и на внешней нагрузке
Figure 00000005
имеется уровень логического нуля (низкий уровень напряжения) (фиг. 2).
В соответствии со 2, 3 и 4 строками таблицы на фиг. 2 на один из входов или на оба входа
Figure 00000001
,
Figure 00000009
поступает высокий уровень напряжения. Он создаёт в одном или обоих транзисторах 2, 3 повышенную силу электрического тока, которая создаёт на резисторе 4 повышенное значение напряжения, превышающее по абсолютной величине порог срабатывания триггера на транзисторах 5, 8 и переводит его во второе состояние с учётом наличия делителя на резисторах 12, 15 и резистора 7 общего для истоков транзисторов 8 и 10. Электрические токи транзисторов 5, 8 обеспечивают на неинвертирующем выходе
Figure 00000010
логического элемента и на внешней нагрузке
Figure 00000005
высокий уровень напряжения уровень логической единицы. Электрический ток транзистора 8 создаёт на резисторе 7 напряжение, которое через резистор 12 плюсом приложено к затвору транзистора 13 и по абсолютной величине должно быть достаточным для перевода триггера на транзисторах 10, 13 в первое состояние. Тогда на инвертирующем выходе
Figure 00000003
логического элемента и на внешней нагрузке
Figure 00000004
имеется низкий уровень напряжения уровень логического нуля (фиг. 2).
Таким образом, в триггерном логическом элементе ИЛИ/ИЛИ-НЕ на полевых транзисторах сила электрического тока внешней нагрузке и на неинвертирующем, и на инвертирующем выходах равна сумме силы токов не одного, а двух транзисторов, что повышает его нагрузочную способность.

Claims (1)

  1. Триггерный логический элемент ИЛИ/ИЛИ-НЕ на полевых транзисторах, содержащий источник питающего постоянного напряжения, общая шина (минусовой вывод) которого заземлена, параллельно соединённые два полевых транзистора с индуцированными каналами n-типа, истоки и подложки которых заземлены, а выводы затворов образуют первый и второй входы относительно «земли» логического элемента ИЛИ/ИЛИ-НЕ, также имеются третий и четвёртый полевые транзисторы, но с индуцированными p-каналами, подложка каждого из них соединена с истоком, отличающийся тем, что в него введены восемь резисторов и два дополнительных полевых транзистора, последовательно между собой включены первый резистор, первый дополнительный полевой транзистор с индуцированным каналом n-типа и второй резистор, свободный вывод первого резистора подсоединён к выходу источника питания (плюсовой вывод), общий вывод первого резистора и стока первого дополнительного транзистора подключён к общему выводу стоков первого и второго транзисторов, подложка первого дополнительного транзистора соединена с его истоком, а затвор - со стоком третьего транзистора, свободный вывод второго резистора подключен к неинвертирующему выходу логического элемента, третий резистор включён между общим выводом первого резистора и выхода источника питания и общим выводом истока третьего транзистора и его подложки, четвёртый резистор включён между общим выводом затвора первого дополнительного транзистора и стока третьего транзистора и общим выводом второго резистора и неинвертирующего выхода логического элемента, общий вывод истока четвёртого транзистора и его подложки соединён с общим выводом третьего резистора истока и подложки третьего транзистора, пятый резистор включён между стоком четвёртого транзистора и инвертирующим выходом логического элемента, последовательно между собой включены шестой резистор, второй дополнительный полевой транзистор с индуцированным каналом n-типа и седьмой резистор, свободный вывод шестого резистора подсоединён к общему выводу первого, третьего резисторов и выхода источника питания, общий вывод шестого резистора и стока второго дополнительного транзистора соединён с затвором четвёртого транзистора, затвор второго дополнительного транзистора подключён к общему выводу пятого резистора и стока четвёртого транзистора, подложка второго дополнительного транзистора соединена с общим выводом его истока и седьмого резистора, свободный вывод седьмого резистора подсоединён к общему выводу пятого резистора и инвертирующего выхода логического элемента, восьмой резистор включен между «землёй» и общим выводом шестого резистора, затвора четвёртого транзистора и стока второго дополнительного транзистора.
RU2020135239A 2020-10-27 Триггерный логический элемент ИЛИ/ИЛИ-НЕ на полевых транзисторах RU2779928C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2020135239A RU2779928C2 (ru) 2020-10-27 Триггерный логический элемент ИЛИ/ИЛИ-НЕ на полевых транзисторах

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2020135239A RU2779928C2 (ru) 2020-10-27 Триггерный логический элемент ИЛИ/ИЛИ-НЕ на полевых транзисторах

Publications (2)

Publication Number Publication Date
RU2020135239A RU2020135239A (ru) 2022-04-27
RU2779928C2 true RU2779928C2 (ru) 2022-09-15

Family

ID=

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58145239A (ja) * 1982-02-22 1983-08-30 Matsushita Electric Ind Co Ltd 半導体集積回路装置
GB2121631A (en) * 1980-07-11 1983-12-21 Fairchild Camera Instr Co Flip-flop circuit
RU2106673C1 (ru) * 1992-02-27 1998-03-10 Адольф Иванович Генин Многофункциональное устройство генина а.и. (варианты)
RU2184418C1 (ru) * 2001-07-19 2002-06-27 Московский государственный институт электронной техники (технический университет) Реверсивное логическое устройство динамического типа на полевых транзисторах с изолированным затвором
US7688117B1 (en) * 2008-04-21 2010-03-30 The United States Of America As Represented By The Administrator Of National Aeronautics And Space Administration N channel JFET based digital logic gate structure
RU2714105C1 (ru) * 2019-09-25 2020-02-11 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггерный сумматор по модулю два на полевых транзисторах
RU2715178C1 (ru) * 2019-11-06 2020-02-25 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггерный логический элемент И на полевых транзисторах

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2121631A (en) * 1980-07-11 1983-12-21 Fairchild Camera Instr Co Flip-flop circuit
JPS58145239A (ja) * 1982-02-22 1983-08-30 Matsushita Electric Ind Co Ltd 半導体集積回路装置
RU2106673C1 (ru) * 1992-02-27 1998-03-10 Адольф Иванович Генин Многофункциональное устройство генина а.и. (варианты)
RU2184418C1 (ru) * 2001-07-19 2002-06-27 Московский государственный институт электронной техники (технический университет) Реверсивное логическое устройство динамического типа на полевых транзисторах с изолированным затвором
US7688117B1 (en) * 2008-04-21 2010-03-30 The United States Of America As Represented By The Administrator Of National Aeronautics And Space Administration N channel JFET based digital logic gate structure
RU2714105C1 (ru) * 2019-09-25 2020-02-11 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггерный сумматор по модулю два на полевых транзисторах
RU2715178C1 (ru) * 2019-11-06 2020-02-25 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггерный логический элемент И на полевых транзисторах

Similar Documents

Publication Publication Date Title
RU2693298C1 (ru) Триггерный логический элемент ИЛИ-НЕ на полевых транзисторах
RU2710950C1 (ru) Триггерный логический элемент ИЛИ на полевых транзисторах
RU2693306C1 (ru) Триггерный логический элемент И-НЕ на полевых транзисторах
US3676702A (en) Comparator circuit
RU2715178C1 (ru) Триггерный логический элемент И на полевых транзисторах
RU2704748C1 (ru) Триггерный логический элемент НЕ на полевых транзисторах
US4581545A (en) Schmitt trigger circuit
RU2710962C1 (ru) Триггерный логический элемент ИЛИ
RU2710937C1 (ru) Триггерный логический элемент ИЛИ-НЕ
RU2779928C2 (ru) Триггерный логический элемент ИЛИ/ИЛИ-НЕ на полевых транзисторах
RU2763152C1 (ru) Триггерный логический элемент НЕ/ИЛИ/И/ИЛИ-НЕ/И-НЕ на полевых транзисторах
RU2795046C1 (ru) Триггерный логический элемент ИЛИ-НЕ на полевых транзисторах
RU2756096C1 (ru) Триггерный логический элемент и-не/или-не на полевых транзисторах
RU2727613C1 (ru) Триггерный логический элемент И/И-НЕ
RU2763585C1 (ru) Триггерный логический элемент И/И-НЕ на полевых транзисторах
RU2759863C1 (ru) Триггерный логический элемент И/ИЛИ на полевых транзисторах
RU2813862C1 (ru) Триггерный логический элемент И/ИЛИ на полевых транзисторах
RU2827114C1 (ru) Триггерный логический элемент ИЛИ/ИЛИ-НЕ на полевых транзисторах
RU2813863C1 (ru) Триггерный логический элемент И-НЕ/ИЛИ-НЕ на полевых транзисторах
RU2797037C1 (ru) Триггерный логический элемент ИЛИ на полевых транзисторах
RU2767176C1 (ru) Триггерный логический элемент ИЛИ-НЕ
RU2817236C1 (ru) Триггерный логический элемент И-НЕ на полевых транзисторах
RU2714105C1 (ru) Триггерный сумматор по модулю два на полевых транзисторах
RU2807036C1 (ru) Триггерный логический элемент И на полевых транзисторах
RU2789081C1 (ru) Триггерный асинхронный D триггер на полевых транзисторах