RU2754123C1 - Дискриминатор для синхронизации по задержке В-частотного дискретно-кодированного сигнала - Google Patents

Дискриминатор для синхронизации по задержке В-частотного дискретно-кодированного сигнала Download PDF

Info

Publication number
RU2754123C1
RU2754123C1 RU2020136308A RU2020136308A RU2754123C1 RU 2754123 C1 RU2754123 C1 RU 2754123C1 RU 2020136308 A RU2020136308 A RU 2020136308A RU 2020136308 A RU2020136308 A RU 2020136308A RU 2754123 C1 RU2754123 C1 RU 2754123C1
Authority
RU
Russia
Prior art keywords
input
inputs
multipliers
output
multiplier
Prior art date
Application number
RU2020136308A
Other languages
English (en)
Inventor
Андрей Павлович Лось
Евгений Михайлович Свиридов
Сергей Николаевич Татаринов
Original Assignee
Федеральное государственное казенное военное образовательное учреждение высшего образования "Военный учебно-научный центр Военно-Морского Флота "Военно-морская академия им. Адмирала Флота Советского Союза Н.Г. Кузнецова"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное казенное военное образовательное учреждение высшего образования "Военный учебно-научный центр Военно-Морского Флота "Военно-морская академия им. Адмирала Флота Советского Союза Н.Г. Кузнецова" filed Critical Федеральное государственное казенное военное образовательное учреждение высшего образования "Военный учебно-научный центр Военно-Морского Флота "Военно-морская академия им. Адмирала Флота Советского Союза Н.Г. Кузнецова"
Priority to RU2020136308A priority Critical patent/RU2754123C1/ru
Application granted granted Critical
Publication of RU2754123C1 publication Critical patent/RU2754123C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение может найти применение в информационных радиоканалах систем управления беспилотными летательными аппаратами. Технический результат - повышение точности синхронизации дискриминатора. Для этого предложен дискриминатор для синхронизации по задержке дискретно-кодированного В-частотного сигнала, который содержит первый, второй, третий, четвертый, пятый и шестой перемножители, первый сумматор и управляющий элемент, при этом выход первого сумматора подключен к первым входам первого и пятого перемножителей, выходы которых подключены к первым входам соответственно второго и четвертого перемножителей, ко вторым входам которых подключены выходы соответственно шестого и третьего перемножителей, первые входы которых объединены, причем второй вход пятого перемножителя объединен со вторым входом шестого перемножителя, второй вход первого перемножителя объединен со вторым входом третьего перемножителя два делителя на два, симметричный мультивибратор, второй сумматор, элемент И, реверсивный счетчик, В делителей частоты и формирователь импульсов, вход которого является входом дискриминатора, а выход формирователя импульсов подключен к первым входам третьего и шестого перемножителей. 1 ил.

Description

Изобретение относится к области радиотехники и связи, в частности к устройствам квазикогерентного приема дискретно-кодированных многочастотных радиосигналов, и может найти применение в информационных радиоканалах систем управления беспилотными летательными аппаратами, в частности в активных и полуактивных радиолокационных системах летательных аппаратов (ЛА), в устройствах синхронизации радиолиний телеуправления ЛА.
Известны дискриминаторы задержки сложных сигналов различного вида. Например, в [см. Тузов Г.И. Статистическая теория приема сложных сигналов. - М.: Сов. радио, 1977, гл. 4, стр. 168…244] описаны различные варианты построения дискриминаторов для фазокодоманипулированных сигналов.
Наиболее близким по технической сущности к заявляемому объекту, является дискриминатор для синхронизации по задержке В-частотного дискретно-кодированного сигнала (см. Патент №2223607 МПК H04L 7/02), выбранный в качестве прототипа.
Известный дискриминатор содержит последовательно соединенные смеситель, первый вход которого является входом дискриминатора, первый фильтр, выход которого является выходом дискриминатора, первый управляющий элемент, перестраиваемый генератор несущей частоты, фазовращатель на 90°, первый и второй перемножители, первый сумматор, второй фильтр, второй управляющий элемент и генератор опорного сигнала, выход которого подключен ко вторым входам смесителя и первого перемножителя, а также последовательно соединенные третий перемножитель и четвертый перемножитель, выход которого подключен ко второму входу первого сумматора, при этом первый вход третьего перемножителя соединен с выходом генератора опорной частоты, а также содержит объединенные первыми входами с входом дискриминатора пятый и шестой перемножители, выход пятого перемножителя подключен ко второму входу второго перемножителя, а выход шестого перемножителя подключен ко второму входу четвертого перемножителя, вторые входы третьего и пятого перемножителей подключены ко входу фазовращателя на 90°, первый вход первого перемножителя соединен со вторым входом шестого перемножителя.
Устройство-прототип обеспечивает исключение ошибок слежения за задержкой, вызванных осциллирующим характером дискриминационной характеристики. Однако, за счет использования аналоговой элементной базы точность и надежность известного дискриминатора не в полной мере удовлетворяет требованиям, предъявляемым к аппаратуре военного назначения.
Отмеченное обстоятельство является существенным недостатком прототипа.
Задача настоящего изобретения заключается в увеличении точности синхронизации дискриминатора и надежности.
Поставленная задача решается за счет того, что в дискриминатор для синхронизации по задержке В-частотного дискретно-кодированного сигнала, содержащий, как и прототип, первый, второй, третий, четвертый, пятый и шестой перемножители, первый сумматор и управляющий элемент, при этом выход первого сумматора подключен к первым входам первого и пятого перемножителей, выходы которых подключены к первым входам соответственно второго и четвертого перемножителей, к вторым входам которых подключены выходы соответственно шестого и третьего перемножителей, первые входы которых объединены, причем второй вход пятого перемножителя объединен со вторым входом шестого перемножителя, второй вход первого перемножителя объединен со вторым входом третьего перемножителя, в отличие от прототипа, введены два делителя на два, симметричный мультивибратор, второй сумматор, элемент И, реверсивный счетчик, В делителей частоты и формирователь импульсов, вход которого является входом дискриминатора, а выход формирователя импульсов подключен к первым входам третьего и шестого перемножителей, а выходы второго и четвертого перемножителей подключены соответственно к первому и второму входам второго сумматора, при этом выход второго сумматора подключен к первому входу элемента И, выход которого подключен к счетному входу реверсивного счетчика, управляющие входы которого объединены с первым и вторым входами второго сумматора, выход реверсивного счетчика подключен к первому входу управляющего элемента, выход которого через В делителей частоты подключены к В входам первого сумматора, выход которого является выходом дискриминатора, а прямой и инверсный выходы симметричного мультивибратора через первый и второй делители на два подключены к вторым входам соответственно первого и пятого перемножителей, причем второй вход третьего перемножителя объединен с вторыми входами элемента И и управляющего элемента.
Сущность изобретения поясняется чертежом на фиг. 1, где представлена структурная схема предлагаемого дискриминатора.
Дискриминатор для синхронизации по задержке дискретно-кодированного В-частотного сигнала, содержащий первый 1, второй 2, третий 3, четвертый 4, пятый 5 и шестой 6 перемножители, первый сумматор 7 и управляющий элемент 8, при этом выход первого сумматора 7 подключен к первым входам первого 1 и пятого 5 перемножителей, выходы которых подключены к первым входам соответственно второго 2 и четвертого 4 перемножителей, к вторым входам которых подключены выходы соответственно шестого 6 и третьего 3 перемножителей, первые входы которых объединены, причем второй вход пятого 5 перемножителя объединен со вторым входом шестого 6 перемножителя, второй вход первого 1 перемножителя объединен со вторым входом третьего 3 перемножителя. В отличие от прототипа в него введены два делителя на два 9 и 10, симметричный мультивибратор 11, второй сумматор 12, элемент И 13, реверсивный счетчик 14, В делителей частоты 15 и формирователь импульсов 16, вход которого является входом дискриминатора, а выход формирователя импульсов 16 подключен к первым входам третьего 3 и шестого 6 перемножителей, выходы второго 2 и четвертого 4 перемножителей подключены соответственно к первому и второму входам второго сумматора 12, при этом выход второго сумматора 12 подключен к первому входу элемента И 13, выход которого подключен к счетному входу реверсивного счетчика 14, управляющие входы которого объединены с первым и вторым входами второго сумматора 12, а выход реверсивного счетчика 14 подключен к первому входу управляющего элемента 8, выход которого через В делителей частоты 15 подключены к В входам первого сумматора 7, выход которого является выходом дискриминатора, а прямой и инверсный выходы симметричного мультивибратора 11 через первый 9 и второй 10 делители на два подключены к вторым входам соответственно первого 1 и пятого 5 перемножителей, причем второй вход пятого 5 перемножителя объединен с вторыми входами элемента И 13 и управляющего элемента 8.
Устройство работает следующим образом.
Так же как и в прототипе на вход заявляемого устройства поступает В-частотный дискретно-кодированный сигнал, представляющий собой совокупность одновременно передаваемых гармонических составляющих различных частот. Этот сигнал проходит через формирователь импульсов 16, который может быть выполнен, например, в виде жесткого ограничителя [см. Алексеенко А.Г., Коломбет Е.А., Стародуб Г.И. Применение прецизионных аналоговых ИС. - М. Радио и связь, 1981, стр. 194]. Образованная при этом последовательность прямоугольных импульсов поступает на первые входы перемножителей 3 и 6 соответственно. На другие входы перемножителей 3 и 6 поступает опорный меандр. Этот меандр формируется с помощью симметричного мультивибратора 11, частота повторения которого установлена равной удвоенной частоте синхронизации. Импульсы с прямого и инверсного выходов мультивибратора 11 через делители 9 и 10 частоты на два в виде сдвинутых на
Figure 00000001
периода частоты синхронизации
Figure 00000002
последовательностей поступают на вторые входы перемножителей 3 и 6. Последовательность перемножения сигналов в перемножителях 1, 2, 4 и 5 аналогична устройству-прототипу при этом на вторые входы перемножителей 1 и 5 поступает оценочное значение принятого дискретно-кодированного В-частотного сигнала (в цифровом виде). В результате на выходах перемножителей 2 и 4 формируются два сигнала, которые управляют реверсом счетчика 14, на счетный вход которого через элемент И 13 поступает последовательность опорного меандра с выхода делителя 9. Разрешение на элемент И 13 подается с сумматора 12 по модулю два только в тот момент, когда на выходах перемножителей 2 и 4 присутствуют сигналы разных знаков. Эта операция, тождественная операции вычитания, обеспечивает работоспособность реверсивного счетчика 14, который осуществляет интегрирование разности, т.е. формирование дискриминационной характеристики. В управляющем элементе 8 в зависимости от знака рассогласования осуществляется либо добавление импульсов в поступающую на его вход последовательность опорного меандра, либо вычитание. Образованные на выходе элемента 8 импульсы поступают на входы В делителей 15 частоты с коэффициентом деления n/В (где n-номер гармонической составляющей дискретно-кодированного В-частотного сигнала), с выходов которых они поступают на входы сумматора 7, выход которого соединен с соответствующими входами перемножителей 1 и 5 для формирования оценочного значения задержки принятого сигнала.
Технический результат от использования предлагаемого дискриминатора для синхронизации по задержке В-частотного дискретно-кодированного сигнала заключается, в отличие от прототипа, в повышении точности синхронизации дискриминатора. Введение новых элементов в заявляемый дискриминатор позволяет использовать в нем цифровой алгоритм обработки сигналов, реализуемый цифровыми элементами, которые отличаются от аналоговых большими надежностью и точностью. Кроме того, упрощается сопряжение дискриминатора с цифровыми устройствами системы управления, так как указанное сопряжение может производиться без использования аналого-цифрового преобразования.
Все вновь вводимые элементы широко используются в устройствах радиолокации и связи, описаны в литературе и их практическая реализация не вызывает трудностей.

Claims (1)

  1. Дискриминатор для синхронизации по задержке дискретно-кодированного В-частотного сигнала, содержащий первый, второй, третий, четвертый, пятый и шестой перемножители, первый сумматор и управляющий элемент, при этом выход первого сумматора подключен к первым входам первого и пятого перемножителей, выходы которых подключены к первым входам соответственно второго и четвертого перемножителей, ко вторым входам которых подключены выходы соответственно шестого и третьего перемножителей, первые входы которых объединены, причем второй вход пятого перемножителя объединен со вторым входом шестого перемножителя, второй вход первого перемножителя объединен со вторым входом третьего перемножителя, отличающийся тем, что в него введены два делителя на два, симметричный мультивибратор, второй сумматор, элемент И, реверсивный счетчик, В делителей частоты и формирователь импульсов, вход которого является входом дискриминатора, а выход формирователя импульсов подключен к первым входам третьего и шестого перемножителей, а выходы второго и четвертого перемножителей подключены соответственно к первому и второму входам второго сумматора, при этом выход второго сумматора подключен к первому входу элемента И, выход которого подключен к счетному входу реверсивного счетчика, управляющие входы которого объединены с первым и вторым входами второго сумматора, выход реверсивного счетчика подключен к первому входу управляющего элемента, выход которого через В делителей частоты подключены к В входам первого сумматора, выход которого является выходом дискриминатора, а прямой и инверсный выходы симметричного мультивибратора через первый и второй делители на два подключены ко вторым входам соответственно первого и пятого перемножителей, причем второй вход пятого перемножителя объединен с вторыми входами элемента И и управляющего элемента.
RU2020136308A 2020-11-03 2020-11-03 Дискриминатор для синхронизации по задержке В-частотного дискретно-кодированного сигнала RU2754123C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2020136308A RU2754123C1 (ru) 2020-11-03 2020-11-03 Дискриминатор для синхронизации по задержке В-частотного дискретно-кодированного сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2020136308A RU2754123C1 (ru) 2020-11-03 2020-11-03 Дискриминатор для синхронизации по задержке В-частотного дискретно-кодированного сигнала

Publications (1)

Publication Number Publication Date
RU2754123C1 true RU2754123C1 (ru) 2021-08-27

Family

ID=77460441

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2020136308A RU2754123C1 (ru) 2020-11-03 2020-11-03 Дискриминатор для синхронизации по задержке В-частотного дискретно-кодированного сигнала

Country Status (1)

Country Link
RU (1) RU2754123C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2785572C1 (ru) * 2022-03-15 2022-12-08 Федеральное государственное казенное военное образовательное учреждение высшего образования "Военный учебно-научный центр Военно-Морского Флота "Военно-морская академия им. Адмирала Флота Советского Союза Н.Г. Кузнецова" Дискриминатор для синхронизации по задержке В-частотного дискретно-кодированного сигнала

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU356808A1 (ru) * М. Э. Теплицкий, Д. А. Опарин, Е. П. Потапов, Ю. А. Гагарин, Г. А. Мамченко , А. В. Врачев Дискриминатор системы синхронизации
RU2223607C1 (ru) * 2002-08-05 2004-02-10 Открытое акционерное общество "Научно-производственное предприятие "Радар ммс" Дискриминатор для синхронизации по задержке в-частотного дискретно-кодированного сигнала
US8036307B2 (en) * 1996-08-29 2011-10-11 Cisco Technology, Inc. Spatio-temporal processing for communication
RU2479139C1 (ru) * 2011-12-16 2013-04-10 Открытое акционерное общество "Научно-производственное предприятие "Радар ммс" Дискриминатор для синхронизации по задержке в-частотного дискретно-кодированного сигнала

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU356808A1 (ru) * М. Э. Теплицкий, Д. А. Опарин, Е. П. Потапов, Ю. А. Гагарин, Г. А. Мамченко , А. В. Врачев Дискриминатор системы синхронизации
US8036307B2 (en) * 1996-08-29 2011-10-11 Cisco Technology, Inc. Spatio-temporal processing for communication
RU2223607C1 (ru) * 2002-08-05 2004-02-10 Открытое акционерное общество "Научно-производственное предприятие "Радар ммс" Дискриминатор для синхронизации по задержке в-частотного дискретно-кодированного сигнала
RU2479139C1 (ru) * 2011-12-16 2013-04-10 Открытое акционерное общество "Научно-производственное предприятие "Радар ммс" Дискриминатор для синхронизации по задержке в-частотного дискретно-кодированного сигнала

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2785572C1 (ru) * 2022-03-15 2022-12-08 Федеральное государственное казенное военное образовательное учреждение высшего образования "Военный учебно-научный центр Военно-Морского Флота "Военно-морская академия им. Адмирала Флота Советского Союза Н.Г. Кузнецова" Дискриминатор для синхронизации по задержке В-частотного дискретно-кодированного сигнала
RU2811561C1 (ru) * 2023-02-27 2024-01-15 Федеральное государственное казенное военное образовательное учреждение высшего образования "Военный учебно-научный центр Военно-Морского Флота "Военно-морская академия им. Адмирала Флота Советского Союза Н.Г. Кузнецова" Дискриминатор для синхронизации по задержке В-частотного дискретно-кодированного сигнала

Similar Documents

Publication Publication Date Title
US4384291A (en) Efficient low-sidelobe pulse compression
US3204034A (en) Orthogonal polynomial multiplex transmission systems
US3351859A (en) Communication system employing multipath rejection means
US2787787A (en) Receiving arrangements for electric communication systems
JPS61237542A (ja) デイジタル信号検出器
US3766477A (en) Spread spectrum, linear fm communications system
RU176645U1 (ru) Согласованный фильтр
US3430143A (en) Communications system wherein information is represented by the phase difference between adjacent tones
US3484693A (en) Frequency shifted sliding tone sampled data communication system
RU2754123C1 (ru) Дискриминатор для синхронизации по задержке В-частотного дискретно-кодированного сигнала
RU132570U1 (ru) Устройство обработки сигнала баркера при его обнаружении
DE102016214153A1 (de) Synchronisation von Frequenzsteuerdaten
RU2568288C2 (ru) Малогабаритный передатчик повышенной энергетической скрытности
US3090953A (en) Pulse burst compression radar
SU1105131A3 (ru) Способ синхронизации генераторов цифровой сети св зи и устройство дл его осуществлени
US3646446A (en) Binary information receiver for detecting a phase modulated carrier signal
US3059188A (en) Apparatus and method for linear synchronous detection of digital data signals
RU2716217C1 (ru) Формирователь шумоподобных фазоманипулированных сигналов
US3163718A (en) Frequency and time allocation multiplex system
US3568077A (en) Pseudo voltage controlled oscillator
US2979662A (en) Electrical wave synchronizing circuit
RU2383991C2 (ru) Цифровая система фазовой автоподстройки частоты (варианты)
RU2325041C1 (ru) Устройство слежения за частотой шумоподобных сигналов
RU2479139C1 (ru) Дискриминатор для синхронизации по задержке в-частотного дискретно-кодированного сигнала
Qian et al. Bandpass sampling and quadrature demodulation in synthetic aperture radar