RU2754078C1 - Способ компоновки многослойных печатных плат для цепей с резервированием - Google Patents

Способ компоновки многослойных печатных плат для цепей с резервированием Download PDF

Info

Publication number
RU2754078C1
RU2754078C1 RU2020122293A RU2020122293A RU2754078C1 RU 2754078 C1 RU2754078 C1 RU 2754078C1 RU 2020122293 A RU2020122293 A RU 2020122293A RU 2020122293 A RU2020122293 A RU 2020122293A RU 2754078 C1 RU2754078 C1 RU 2754078C1
Authority
RU
Russia
Prior art keywords
redundant
reserve
boards
cards
printed circuit
Prior art date
Application number
RU2020122293A
Other languages
English (en)
Inventor
Артём Викторович Медведев
Ольга Михайловна Кузнецова-Таджибаева
Тальгат Рашитович Газизов
Original Assignee
федеральное государственное бюджетное образовательное учреждение высшего образования «Томский государственный университет систем управления и радиоэлектроники»
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by федеральное государственное бюджетное образовательное учреждение высшего образования «Томский государственный университет систем управления и радиоэлектроники» filed Critical федеральное государственное бюджетное образовательное учреждение высшего образования «Томский государственный университет систем управления и радиоэлектроники»
Priority to RU2020122293A priority Critical patent/RU2754078C1/ru
Application granted granted Critical
Publication of RU2754078C1 publication Critical patent/RU2754078C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B15/00Suppression or limitation of noise or interference

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

Изобретение относится к конструированию печатных плат (ПП), конкретно – к их компоновке. Технический результат – уменьшение восприимчивости резервируемой цепи к внешним кондуктивным эмиссиям и уменьшение уровня кондуктивных эмиссий от резервируемой цепи при возможности трассировки в многослойной ПП. Достигается тем, что в способе компоновки ПП, включающем взаимное расположение резервируемой и резервной плат, компоновку и трассировку резервируемой и резервной плат такие, что опорный проводник выполнен в виде отдельных слоев на резервируемой и резервной платах, резервируемая и резервная платы склеиваются слоем диэлектрика. Каждая из резервируемой и резервной платы выполнены из двух слоев диэлектрика, на внешней стороне одного из которых и внутри которых трассируются отрезки резервируемого и резервного проводников, образующие структуры связанных линий. При склеивании резервируемой и резервной плат образуется многослойная ПП, в которой отрезки резервируемого и резервного проводников, расположенные на внешних сторонах одного из слоев диэлектрика резервируемой и резервной плат, располагаются параллельно и друг под другом в склеивающем слое диэлектрика. Слои опорного проводника располагаются на противоположных внешних сторонах резервируемой и резервной плат и образуют внешние стороны многослойной ПП. 3 ил.

Description

Изобретение относится к конструированию печатных плат, конкретно – к их компоновке.
Наиболее близким по техническому решению является выбранный за прототип cпособ компоновки печатных плат [Пат. 2614156 РФ, МПК H04B 15/00, H03H 3/00, H05K 3/36. Способ компоновки печатных плат для цепей с резервированием / Т.Р. Газизов, П.Е. Орлов, В.Р. Шарфутдинов, О.М. Кузнецова-Таджибаева, А.М. Заболоцкий, С.П. Куксенко, Е.Н. Буичкин. – № 2015137532/07; Заявл. 02.09.15, Опубл. 23.03.17, Бюл. № 9], включающий взаимное расположение резервируемой и резервной плат, компоновку и трассировку резервируемой и резервной плат такие, что опорный проводник выполнен в виде отдельных слоев на резервируемой и резервной платах, резервируемая и резервная платы склеиваются слоем диэлектрика с относительной диэлектрической проницаемостью большей, чем у диэлектрических подложек резервируемой и резервной плат, соответствующие друг другу трассы резервируемой и резервной цепей расположены параллельно и друг под другом в склеивающем слое диэлектрика, резервируемые и резервные радиоэлектронные компоненты размещаются на противоположных склеиваемым сторонах резервируемой и резервной печатных плат. Недостатком этого способа является трудность трассировки проводников.
Предлагается cпособ компоновки печатных плат, включающий взаимное расположение резервируемой и резервной плат, компоновку и трассировку резервируемой и резервной плат такие, что опорный проводник выполнен в виде отдельных слоев на резервируемой и резервной платах, резервируемая и резервная платы склеиваются слоем диэлектрика с относительной диэлектрической проницаемостью большей, чем у диэлектрических подложек резервируемой и резервной плат, соответствующие друг другу трассы резервируемой и резервной цепей расположены параллельно и друг под другом в склеивающем слое диэлектрика, резервируемые и резервные радиоэлектронные компоненты размещаются на противоположных склеиваемым сторонах резервируемой и резервной печатных плат, отличающийся тем, что введены дополнительные сигнальные слои так, что резервируемый и резервный проводники одноименных цепей трассируются на внешних и внутренних сигнальных слоях печатной платы, соединяясь переходными отверстиями.
Технический результат – уменьшение восприимчивости резервируемой цепи к внешним кондуктивным эмиссиям и уменьшение уровня кондуктивных эмиссий от резервируемой цепи при возможности трассировки в многослойной печатной плате.
Технический результат достигается за счет того, что помеховый сигнал, длительность которого меньше разности задержек четной и нечетной мод в структуре связанной линии, образованной двумя проводниками резервируемой и резервных цепей, подвергается модальным искажениям: разложению на импульсы меньшей амплитуды (при рассмотрении сигнала во временной области). Это реализуется в структуре состоящей из двух внешних и двух внутренних сигнальных слоев в многослойной печатной плате, проводники которых соединены переходными отверстиями.
На фиг. 1 представлены поперечные сечения для моделирования структур с резервированием на внешнем (фиг. 1а) и внутреннем (фиг. 1б) сигнальных слоях печатной платы, где проводники: А – активный; О – опорный; П – пассивный. Достижимость технического результата продемонстрирована на примере распространения импульсной помехи с ЭДС 2 В с длительностями фронта, спада и плоской вершины по 100 пс в структуре из двух отрезков связанных линий на двуслойной печатной плате (фиг. 1) общей длинной длиной 1 м (фиг. 2), с отрезками 1 (фиг. 1а) длиной (l 1) 0,5 м и 2 (фиг. 1б) длиной (l 2) 0,5 м. Геометрические параметры структуры: ширина проводника = 185 мкм, толщина проводника t = 35 мкм, расстояние от торца проводника до торца диэлектрика = 555 мкм, толщины диэлектриков h = 130 мкм, h 1 = 130 мкм, h 2 = 600 мкм, а диэлектрические проницаемости ε r  = 10,2, ε r 1 = 10,2, ε r 2 = 4,3. Номинал резисторов R1 и R2 выбран равным среднему геометрическому волновых сопротивлений четной и нечетной мод для фиг. 1а, а R3 и R4 – фиг. 1б.
На фиг. 2 представлена принципиальная схема для моделирования структур с резервированием. Импульсная помеха подавалась между резервируемой трассой (активный проводник) и опорным проводником, а функцию резервной трассы выполнял пассивный проводник (фиг. 2). На фиг. 3 приведены формы напряжения в точках V1 (–) и V3 (─) активного проводника. Амплитуды импульсов разложения в точке V3 равны 0,41 и 0,42 В, а задержки – 7,92 и 9,76 нс.
Результаты моделирования показывают, что предлагаемый способ компоновки печатных плат с резервированием позволяет, при ослаблении импульса помехи, облегчить трассировку за счет введения дополнительных внутренних сигнальных слоев.

Claims (1)

  1. Способ компоновки печатных плат, включающий взаимное расположение резервируемой и резервной плат, компоновку и трассировку резервируемой и резервной плат такие, что опорный проводник выполнен в виде отдельных слоев на резервируемой и резервной платах, резервируемая и резервная платы склеиваются слоем диэлектрика с относительной диэлектрической проницаемостью большей, чем у диэлектрических подложек резервируемой и резервной плат, соответствующие друг другу трассы резервируемой и резервной цепей расположены параллельно и друг под другом в склеивающем слое диэлектрика, резервируемые и резервные радиоэлектронные компоненты размещаются на противоположных склеиваемым сторонах резервируемой и резервной печатных плат, отличающийся тем, что введены дополнительные сигнальные слои так, что резервируемый и резервный проводники одноименных цепей трассируются на внешних и внутренних сигнальных слоях печатной платы, соединяясь переходными отверстиями.
RU2020122293A 2020-07-06 2020-07-06 Способ компоновки многослойных печатных плат для цепей с резервированием RU2754078C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2020122293A RU2754078C1 (ru) 2020-07-06 2020-07-06 Способ компоновки многослойных печатных плат для цепей с резервированием

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2020122293A RU2754078C1 (ru) 2020-07-06 2020-07-06 Способ компоновки многослойных печатных плат для цепей с резервированием

Publications (1)

Publication Number Publication Date
RU2754078C1 true RU2754078C1 (ru) 2021-08-26

Family

ID=77460369

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2020122293A RU2754078C1 (ru) 2020-07-06 2020-07-06 Способ компоновки многослойных печатных плат для цепей с резервированием

Country Status (1)

Country Link
RU (1) RU2754078C1 (ru)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3398232A (en) * 1965-10-19 1968-08-20 Amp Inc Circuit board with interconnected signal conductors and interconnected shielding conductors
US4498122A (en) * 1982-12-29 1985-02-05 At&T Bell Laboratories High-speed, high pin-out LSI chip package
US4954929A (en) * 1989-08-22 1990-09-04 Ast Research, Inc. Multi-layer circuit board that suppresses radio frequency interference from high frequency signals
RU2431912C1 (ru) * 2010-03-09 2011-10-20 Общество с ограниченной ответственностью "Твердь" Устройство защиты от импульсных сигналов
RU2614156C2 (ru) * 2015-09-02 2017-03-23 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Томский государственный университет систем управления и радиоэлектроники" (ТУСУР) Способ компоновки печатных плат для цепей с резервированием

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3398232A (en) * 1965-10-19 1968-08-20 Amp Inc Circuit board with interconnected signal conductors and interconnected shielding conductors
US4498122A (en) * 1982-12-29 1985-02-05 At&T Bell Laboratories High-speed, high pin-out LSI chip package
US4954929A (en) * 1989-08-22 1990-09-04 Ast Research, Inc. Multi-layer circuit board that suppresses radio frequency interference from high frequency signals
RU2431912C1 (ru) * 2010-03-09 2011-10-20 Общество с ограниченной ответственностью "Твердь" Устройство защиты от импульсных сигналов
RU2614156C2 (ru) * 2015-09-02 2017-03-23 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Томский государственный университет систем управления и радиоэлектроники" (ТУСУР) Способ компоновки печатных плат для цепей с резервированием

Similar Documents

Publication Publication Date Title
US5010641A (en) Method of making multilayer printed circuit board
RU2603850C1 (ru) Способ трассировки печатных проводников цепей с резервированием
JP4942811B2 (ja) 配線基板、電気信号伝送システムおよび電子機器
US9560758B2 (en) Uniform impedance circuit board
KR20070043658A (ko) 고속 입/출력 회로의 전력 공급 및 디커플링용 내장커패시터 어레이를 갖는 패키지 및 그를 형성하는 방법
US20110030997A1 (en) Flexible printed circuit board
RU2603843C1 (ru) Способ резервирования для печатных плат
JPH07326833A (ja) Emi放射を抑止する配線パターン
JP2001015925A (ja) プリント基板
RU2754078C1 (ru) Способ компоновки многослойных печатных плат для цепей с резервированием
RU2663230C1 (ru) Способ трехкратного резервирования цепей в многослойных печатных платах
JP5402830B2 (ja) 多層配線基板
RU2614156C2 (ru) Способ компоновки печатных плат для цепей с резервированием
JP6338784B1 (ja) ノイズフィルタ
JP2017034115A (ja) プリント基板
Orlov et al. Quasistatic simulation of ultrashort pulse propagation in the spacecraft autonomous navigation system power circuit with modal reservation
RU2693838C1 (ru) Способ компоновки неформованных радиоэлектронных компонентов на печатных платах для цепей с резервированием
RU2732607C1 (ru) Способ однократного модального резервирования межсоединений
JP2001267701A (ja) プリント基板
TWI458412B (zh) 多層印刷電路板
RU2752233C1 (ru) Способ трассировки печатных проводников на двуслойной печатной плате для цепей с резервированием
RU2754077C1 (ru) Способ трассировки печатных проводников цепей с резервированием на противоположных сторонах печатной платы
RU2603851C1 (ru) Способ трассировки печатных проводников с дополнительным диэлектриком для цепей с резервированием
RU2624637C2 (ru) Способ внутренней компоновки печатных плат для цепей с резервированием
RU2751672C1 (ru) Способ компоновки печатных проводников для цепей с модальным резервированием