RU2748743C1 - АРИФМЕТИЧЕСКОЕ УСТРОЙСТВО ПО МОДУЛЮ m - Google Patents

АРИФМЕТИЧЕСКОЕ УСТРОЙСТВО ПО МОДУЛЮ m Download PDF

Info

Publication number
RU2748743C1
RU2748743C1 RU2020126387A RU2020126387A RU2748743C1 RU 2748743 C1 RU2748743 C1 RU 2748743C1 RU 2020126387 A RU2020126387 A RU 2020126387A RU 2020126387 A RU2020126387 A RU 2020126387A RU 2748743 C1 RU2748743 C1 RU 2748743C1
Authority
RU
Russia
Prior art keywords
input
phase
inputs
output
multiplexer
Prior art date
Application number
RU2020126387A
Other languages
English (en)
Inventor
Алексей Александрович Кожевников
Наиль Тимерханович Хакимов
Алексей Владимирович Иванкин
Original Assignee
Федеральное государственное казенное военное образовательное учреждение высшего образования "Военный учебно-научный центр Военно-воздушных сил "Военно-воздушная академия имени профессора Н.Е. Жуковского и Ю.А. Гагарина" (г. Воронеж) Министерства обороны Российской Федерации
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное казенное военное образовательное учреждение высшего образования "Военный учебно-научный центр Военно-воздушных сил "Военно-воздушная академия имени профессора Н.Е. Жуковского и Ю.А. Гагарина" (г. Воронеж) Министерства обороны Российской Федерации filed Critical Федеральное государственное казенное военное образовательное учреждение высшего образования "Военный учебно-научный центр Военно-воздушных сил "Военно-воздушная академия имени профессора Н.Е. Жуковского и Ю.А. Гагарина" (г. Воронеж) Министерства обороны Российской Федерации
Priority to RU2020126387A priority Critical patent/RU2748743C1/ru
Application granted granted Critical
Publication of RU2748743C1 publication Critical patent/RU2748743C1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/60Methods or arrangements for performing computations using a digital non-denominational number representation, i.e. number representation without radix; Computing devices using combinations of denominational and non-denominational quantity representations, e.g. using difunction pulse trains, STEELE computers, phase computers
    • G06F7/72Methods or arrangements for performing computations using a digital non-denominational number representation, i.e. number representation without radix; Computing devices using combinations of denominational and non-denominational quantity representations, e.g. using difunction pulse trains, STEELE computers, phase computers using residue arithmetic

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • General Engineering & Computer Science (AREA)
  • Complex Calculations (AREA)

Abstract

Изобретение относится к арифметическому устройству по модулю m. Технический результат заключается в повышении быстродействия работы устройства. Устройство содержит синхронизирующий вход устройства, входы устройства первого и второго операнда, вход номера операции устройства, мультиплексор, k блоков памяти (k-количество различных выполняемых устройством операций), дешифратор, m-1 фазовращателей на фиксированное значение фазы 2π/m, первую и вторую группы из m управляемых фазовращателей, первую и вторую группы из m фазированных ключей, первый и второй сумматор сигналов, выход устройства, сумматор фаз, первый и второй блоки разности фаз, первый и второй аналоговые мультиплексоры. 3 ил., 2 табл.

Description

Изобретение относится к области автоматики и вычислительной техники, и может быть использовано в вычислительных структурах, работающих с дискретно-фазированным представлением чисел модулярной системы счисления.
Известно устройство (пат.2338241 С1 Российская Федерация, МПК G06F 7/523, G06F 7/72 (2006.01). заявл. 22.03.2007; опубл. 10.11.2008.), содержащее генератор гармонического сигнала, управляемые фазовращатели, измеритель фазы гармонического сигнала, группу фазовращателей на фиксированное значение фазы, шифраторы, входы устройства первого операнда, дешифраторы, элементы ИЛИ, блоки умножения на константу по модулю, элементы И, входы устройства разрядов второго операнда, сумматор по модулю два, преобразователь кода числа х в р-х, выход устройства. Недостаток устройства - низкое быстродействие.
Известно также устройство (пат. 2653310 С1 Российская Федерация, МПК G06F 7/72 (2006.01). заявл. 24.05.2017; опубл. 07.05.2018.) содержащее синхронизирующий вход, вход первого сомножителя, входы устройства разрядов второго сомножителя, переключатели, блоки умножения фазы на два в степени, блоки сложения фаз, выход. Недостаток устройства - низкие функциональные возможности.
Наиболее близким к заявляемому является изобретение (пат. 2656992 С1 Российская Федерация, МПК G06F 7/72 (2006.01). заявл. 24.05.2017; опубл. 07.06.2018.), содержащее синхронизирующий вход, входы первого и второго операнда, вход номера операции, мультиплексор, блоки памяти, дешифратор, фазовращатели на фиксированное значение фазы 2π/m, фазированные ключи, управляемые фазовращатели, сумматоры сигналов, результирующий сумматор сигналов, выход.
Недостаток - низкое быстродействие устройства. Это определяется алгоритмом функционирования и структурой составляющих его узлов.
Техническая задача, на решение которой направлено заявляемое устройство, состоит в сокращении времени на выполнение арифметических операций, реализуемых на основе единой конструкции.
Технический результат выражается в повышении быстродействия.
Технический результат достигается тем, что в арифметическое
устройство по модулю m, содержащее синхронизирующий вход устройства, входы устройства первого и второго операнда, вход номера операции устройства, мультиплексор, k блоков памяти (k-количество различных выполняемых устройством операций), дешифратор, m-1 фазовращателей на фиксированное значение фазы 2π/m, первую и вторую группы из m управляемых фазовращателей, первую и вторую группы из m фазированных ключей, первый и второй сумматор сигналов, выход устройства, введены сумматор фаз, первый и второй блоки разности фаз, первый и второй аналоговые мультиплексоры, при этом синхронизирующий вход устройства объединен с третьими входами сумматора фаз и обоих блоков разности фаз, с входом первого фазовращателя на фиксированное значение фазы 2π/m, а также первыми входами всех управляемых фазовращателей и первыми входами первых фазированных ключей обеих групп, вход устройства первого операнда объединен с первым входом сумматора фаз, вторым входом первого аналогового мультиплексора, первым входом первого блока разности фаз, при этом выход сумматора фаз соединен с первым входом первого аналогового мультиплексора, первый выход которого соединен с вторыми входами фазированных ключей первой группы, вход устройства второго операнда объединен с вторым входом сумматора фаз, третьим входом первого аналогового мультиплексора, вторым входом первого блока разности фаз, выход которого соединен с четвертым входом первого аналогового мультиплексора, третий выход которого соединен с вторыми входами фазированных ключей второй группы, при этом второй выход первого аналогового мультиплексора соединен с первым входом второго аналогового мультиплексора, при этом выход s-го фазовращателя на фиксированное значение фазы 2π/m
Figure 00000001
соединен с первыми входами s+1-ых фазированных ключей обеих групп, выход t-го фазовращателя на фиксированное значение фазы 2π/m
Figure 00000002
также соединен с входом t+1-го фазовращателя на фиксированное значение фазы 2π/m, выходы блоков памяти соединены с соответствующими входами мультиплексора, вход номера операции устройства объединен с k+1-ым входом мультиплексора, выход которого соединен с входом дешифратора, группа выходов которого соединена с пятыми входами обоих аналоговых мультиплексоров, а также с вторыми входами управляемых фазовращателей обеих групп, выходы которых соединены с третьими входами соответствующих фазированных ключей соответствующих групп, выходы которых соединены с соответствующими входами соответствующих группам сумматоров сигналов, выходы которых соединены с соответствующими входами второго блока разности фаз, а также с вторым и четвертым входами второго аналогового мультиплексора соответственно, при этом выход второго блока разности фаз соединен с третьим входом второго аналогового мультиплексора, выход которого объединен с выходом устройства.
На фиг. 1 представлена структурная схема арифметического устройства по модулю т.
На фиг. 2 приведена схема блока разности фаз.
На фиг. 3 приведена зависимость максимальной задержки на линейке фазовращателей прототипа для операции умножения от модуля системы остаточных классов.
В табл.1 приведены настройки управляемых фазовращателей для операции
Figure 00000003
В табл.2 приведены настройки управляемых фазовращателей для операции
Figure 00000004
Сущность изобретения заключается в реализации конструкции на основе как алгоритма умножения двух операндов, так и табличного способа вычислений, что определяет не только многофункциональность устройства, но и повышение быстродействия по сравнению с прототипом. Как известно, квадраты суммы и разности, при вычитании второго из первого, позволяют представить умножение двух чисел в виде:
Figure 00000005
Перепишем выражение с учетом дискретно-фазированного представления по модулю m:
Figure 00000006
где γа и γb - вычеты чисел а и b по модулю m. В правой части для суммы и разности входных операндов произведем замену так, что:
Figure 00000007
тогда выражение (2) примет вид:
Figure 00000008
Если использовать результаты сложения и вычитания исходных операндов в качестве адресов для выбора набегов по фазе из заданных для функции умножения и равных
Figure 00000009
где
Figure 00000010
то останется только последнее вычитание фаз для окончательного выполнения алгоритма.
Для обоснования реализуемого эффекта необходимо оценить время прохождения сигнала через все узлы. В прототипе сигналы операндов последовательно распространяются через два фазированных ключа, линию задержки из ряда управляемых фазовращателей и два сумматора сигналов. В реализуемом устройстве - один фазированный ключ, два блока вычитания (сложения) фаз, один управляемый фазовращатель, один сумматор сигналов и два аналоговых мультиплексора. Удобнее всего воспользоваться величиной задержки, измеренной в количестве периодов. Поскольку структура устройства базируется на основе алгоритма умножения, то в первую очередь рассмотрим решение задачи для данной арифметической операции.
Во-первых, в составе известного по прототипу фазированном ключе (патент РФ №2656992, фиг. 2) содержится полупроводниковый ключ, который, работая с сигналами в СВЧ диапазоне, в лучшем случае осуществляет включение\выключение в течение единиц наносекунд (стр. 12, Щаврук Н.В. Проектирование и изготовление микроэлектромеханических переключателей на подложках GaAs для СВЧ диапазона: дис. … канд. техн. наук: 05.27.01 / Москва. 2015. 130 с.). Поскольку в реализуемом устройстве сигнал проходит лишь через один полупроводниковый ключ, то, при условии работы остальных компонентов на частотах до 100ГГц, должен наблюдаться рост быстродействия практически в два раза.
Во-вторых, если допустить возможность функционирования полупроводникового ключа с приемлемым качеством и достаточным быстродействием (до 100 ГГц) или использования фазированного ключа другой конструкции (патент РФ №2659866), то можно заметить, что без учета управляемых фазовращателей количество узлов, дающих задержку сигнала в прототипе и реализуемом устройстве, примерно одинаково. Как видно из примера операции умножения для прототипа (патент РФ №2656992, фиг. 5), максимальную задержку на линейках фазовращателей можно определить выражением:
Figure 00000011
что дает практически линейный рост в зависимости от модуля системы остаточных классов (фиг. 3). В реализуемом устройстве задержка на управляемом фазовращателе постоянна и не превышает один период. Таким образом наблюдается эффект повышения быстродействия в реализуемом устройстве с ростом модуля системы остаточных классов.
Для операций сложения и вычитания в реализуемом устройстве возможна коммутация соответствующих блоков 9 и 10 (фиг. 1) через аналоговые мультиплексоры 11 непосредственно к выходу 17, что с учетом примерного равенства по количеству элементов двух блоков сложения (вычитания) одному фазированному ключу, дает кратное увеличение быстродействия по сравнению с прототипом.
Следует заметить, что разветвление сигнальных линий СВЧ на фиг. 1, должно сопровождаться наличием делителя мощности и усилителей для увеличения амплитуды гармоник до единичного значения, но для упрощения схем данные элементы опущены.
Показанная на фиг. 1 структурная схема арифметического устройства по модулю m содержит синхронизирующий вход устройства 1, входы устройства первого 2 и второго 3 операнда, вход номера операции устройства 4, мультиплексор 5, блоки памяти 6.1-6.k, дешифратор 7, фазовращатели на фиксированное значение фазы 2π/m 8.1-8.(m-1), сумматор фаз 9, первый и второй блоки разности фаз 10, первый и второй аналоговые мультиплексоры 11, первую 12.1-12.m и вторую 13.1-13.m группы управляемых фазовращателей, первую 14.1-14.m и вторую 15.1-15.m группы фазированных ключей, первый и второй сумматор сигналов 16, выход устройства 17.
Синхронизирующий вход устройства 1 объединен с третьими входами сумматора фаз 9 и обоих блоков разности фаз 10, с входом фазовращателя на фиксированное значение фазы 2π/m 8.1, а также первыми входами управляемых фазовращателей 12.1-12.m и 13.1-13.m, и первыми входами фазированных ключей 14.1 и 15.1, вход устройства первого операнда 2 объединен с первым входом сумматора фаз 9, вторым входом первого аналогового мультиплексора 11, первым входом первого блока разности фаз 10, при этом выход сумматора фаз 9 соединен с первым входом первого аналогового мультиплексора 11, первый выход которого соединен с вторыми входами фазированных ключей 14.1-14.m, вход устройства второго операнда 3 объединен с вторым входом сумматора фаз 9, третьим входом первого аналогового мультиплексора 11, вторым входом первого блока разности фаз 10, выход которого соединен с четвертым входом первого аналогового мультиплексора 11, третий выход которого соединен с вторыми входами фазированных ключей 15.1-15.m, при этом второй выход первого аналогового мультиплексора 11 соединен с первым входом второго аналогового мультиплексора 11, при этом выход фазовращателя на фиксированное значение фазы 2π/m 8.s
Figure 00000012
соединен с первыми входами фазированных ключей 14.s+1 и 15.s+1, выход фазовращателя на фиксированное значение фазы 2π/m 8.t
Figure 00000013
также соединен с входом фазовращателя на фиксированное значение фазы 2π/m 8.t+1, выходы блоков памяти 6.1-6.k соединены с соответствующими входами мультиплексора 5, вход номера операции устройства 4 объединен с k+1-ым входом мультиплексора 5, выход которого соединен с входом дешифратора 7, группа выходов которого соединена с пятыми входами обоих аналоговых мультиплексоров 11, а также с вторыми входами управляемых фазовращателей 12.1-12.m и 13.1-13.m, выходы которых соединены с третьими входами соответствующих фазированных ключей 14.l-14.m и 15.1-15.m соответственно, выходы которых соединены с соответствующими входами соответствующих группам сумматоров сигналов 16, выходы которых соединены с соответствующими входами второго блока разности фаз 10, а также с вторым и четвертым входами второго аналогового мультиплексора 11 соответственно, при этом выход второго блока разности фаз соединен 10 с третьим входом второго аналогового мультиплексора 11, выход которого объединен с выходом устройства 17.
Показанная на фиг. 2 схема блока разности фаз содержит первый 18, второй 19 и третий 20 входы, первый и второй смеситель 21, первый и второй полосовой фильтр 22, усилитель 23, выход 24.
Второй вход 19 объединен с первым входом второго смесителя 21, первый вход 18 объединен с первым входом первого смесителя 21, третий вход 38 объединен с вторым входом первого смесителя 21, выход которого соединен с входом первого полосового фильтра 22, выход которого соединен с вторым входом второго смесителя 21, выход которого соединен с входом второго полосового фильтра 22, выход которого соединен с входом усилителя 23, выход которого объединен с выходом 24.
Работа устройства осуществляется следующим образом. Заранее определяется операция, выполняемая на данный момент реализуемым устройством, посредством подключения необходимого блока памяти и настройки аналоговых мультиплексоров и управляемых фазовращателей. На соответствующие входы устройства подаются гармоники одной частоты:
- синхронизирующий S1=sin (ωt),
- первый операнд S2=sin (ωt+2 π ⋅ γa/m),
- второй операнд S3=sin (ωt+2 π ⋅ γb/m),
где γa и γb - вычеты по модулю m над которыми осуществляется необходимая операция. В качестве иллюстрации работы устройства рассмотрим три функции: вычитание, умножение и сумму квадратов двух операторов по модулю m.
1. Выход первого блока разности фаз 10 через аналоговые мультиплексоры 11 коммутируется непосредственно к выходу 17. Первый S2, второй S3 операнды и синхронизирующий сигнал S1 поступают на входы 18, 19 и 20 первого блока разности фаз 10 соответственно (фиг. 2). На первом смесителе 21 производится перемножение сигналов S2 и S1. Из известного тригонометрического выражения
Figure 00000014
следует, что после полосовой фильтрации высокочастотной составляющей на первом блоке 22 формируется промежуточный результат:
Figure 00000015
Гармонический сигнал S3, перемножается вторым смесителем 21 с промежуточной гармоникой. Реализация тригонометрического выражения
Figure 00000016
после полосовой фильтрации более низкочастотной составляющей на втором блоке 22 и усиления в блоке 23 дает результат в виде гармоники с единичной амплитудой и фазой смещенной относительно синхронизирующего сигнала на 2 π ⋅ (γа - γb)/m:
Figure 00000017
2. Сумматор фаз 9 и первый блок разности фаз 10 через первый аналоговый мультиплексор 11 коммутируются на входы соответствующих фазированных ключей 14.1-14.m и 15.1-15.m. Управляемые фазовращатели 12.1-12.m и 13.1-13.m настраиваются в соответствии с операцией умножения на набеги фазы
Figure 00000018
где
Figure 00000019
Второй аналоговый мультиплексор 11 подключает выход 17 к выходу второго блока разности фаз 10.
Блоки 9 и 10 формируют сумму и разности фаз гармоник входных операндов:
Figure 00000020
Figure 00000021
которые используются в качестве адреса, позволяющих пропустить сигналы от соответствующих управляемых фазовращателей с фазами кратными 2 π/m. На втором блоке разности фаз 10 происходит окончательная реализация алгоритма, соответствующего выражению (4):
Figure 00000022
3. Входы операторов 2 и 3 через первый аналоговый мультиплексор 11 коммутируются на соответствующие фазированных ключи 14.1-14.m и 15.1-15.m. Управляемые фазовращатели 12.1-12.m и 13.1-13.m настраиваются в соответствии с функцией на квадрат и минус квадрат операнда по модулю. Второй аналоговый мультиплексор 11 подключает выход 17 к выходу второго блока разности фаз 10.
Сигналы входных операндов используются в качестве адреса и позволяют пропустить гармоники от соответствующих управляемых фазовращателей с фазами кратными 2 π/m. На втором блоке разности фаз 10 происходит вычитание минус квадрата второго операнда из квадрата первого, реализуя конечный результат:
Figure 00000023
Пример.
На соответствующие входы устройства подаются гармоники одной частоты:
- синхронизирующий S1=sin (ωt),
- первый операнд S2=sin (ωt+2 π ⋅ 2/5),
- второй операнд S3=sin (ωt+2 π ⋅ 3/5),
где γа=2, γb=3 - вычеты по модулю 5 над которыми осуществляется необходимая операция. Рассмотрим три функции: вычитание, умножение и сумму квадратов двух операторов по модулю 5.
1. Выход первого блока разности фаз 10 через аналоговые мультиплексоры 11 коммутируется непосредственно к выходу 17. Первый S2, второй S3 операнды и синхронизирующий сигнал S1 поступают на входы 18, 19 и 20 первого блока разности фаз 10 соответственно (фиг. 2). На первом смесителе 21 производится перемножение сигналов S2 и S1. Из выражения (6) следует, что после полосовой фильтрации высокочастотной составляющей на первом блоке 22 формируется промежуточный результат:
Figure 00000024
Гармонический сигнал S3, перемножается вторым смесителем 21 с промежуточной гармоникой. Реализация тригонометрического выражения (7)
после полосовой фильтрации более низкочастотной составляющей на втором блоке 22 и усиления в блоке 23 дает результат в виде гармоники с единичной амплитудой и фазой смещенной относительно синхронизирующего сигнала на 2 π ⋅ (2-3)/5:
Figure 00000025
2. Сумматор фаз 9 и первый блок разности фаз 10 через первый аналоговый мультиплексор 11 коммутируются на входы соответствующих фазированных ключей 14.1-14.5 и 15.1-15.5. Управляемые фазовращатели 12.1-12.5 и 13.1-13.5 настраиваются в соответствии с операцией умножения на
Figure 00000026
(табл. 1). Второй аналоговый мультиплексор 11 подключает выход 17 к выходу второго блока разности фаз 10.
Блоки 9 и 10 формируют сумму и разности фаз гармоник входных операндов:
Figure 00000027
Figure 00000028
которые используются в качестве адреса, позволяющих пропустить сигналы от управляемых фазовращателей 12.1 и 13.5 соответственно с фазами равными
Figure 00000029
и
Figure 00000030
На втором блоке разности фаз 10 происходит окончательная реализация алгоритма, соответствующего выражению (4):
Figure 00000031
3. Входы операторов 2 и 3 через первый аналоговый мультиплексор 11 коммутируются на соответствующие фазированных ключи 14.1-14.5 и 15.1-15.5. Управляемые фазовращатели 12.1-12.5 и 13.1-13.5 настраиваются в соответствии с функцией на квадрат и минус квадрат операнда по модулю (табл. 2). Второй аналоговый мультиплексор 11 подключает выход 17 к выходу второго блока разности фаз 10.
Сигналы входных операндов используются в качестве адреса и позволяют пропустить гармоники от управляемых фазовращателей 12.3 и 13.4 с фазами 4⋅2 π/5 и 1⋅2 π/5 соответственно. На втором блоке разности фаз 10 происходит вычитание минус квадрата второго операнда из квадрата первого, реализуя конечный результат:
Figure 00000032
Полученное устройство отражает принципы построения арифметических устройств на основе системы остаточных классов, работающих с дискретно-фазированной формой представления чисел. С точки зрения практического применения устройство реализует возможность построения аналоговых вычислителей СВЧ диапазона, превосходящих по быстродействию современный уровень ЭВМ.
Figure 00000033
Figure 00000034

Claims (1)

  1. Арифметическое устройство по модулю m, содержащее синхронизирующий вход устройства, входы устройства первого и второго операнда, вход номера операции устройства, мультиплексор, k блоков памяти (k - количество различных выполняемых устройством операций), дешифратор, m-1 фазовращателей на фиксированное значение фазы 2π/m, первую и вторую группы из m управляемых фазовращателей, первую и вторую группы из m фазированных ключей, первый и второй сумматоры сигналов, выход устройства, отличающееся тем, что введены сумматор фаз, первый и второй блоки разности фаз, первый и второй аналоговые мультиплексоры, при этом синхронизирующий вход устройства объединен с третьими входами сумматора фаз и обоих блоков разности фаз, с входом первого фазовращателя на фиксированное значение фазы 2π/m, а также первыми входами всех управляемых фазовращателей и первыми входами первых фазированных ключей обеих групп, вход устройства первого операнда объединен с первым входом сумматора фаз, вторым входом первого аналогового мультиплексора, первым входом первого блока разности фаз, при этом выход сумматора фаз соединен с первым входом первого аналогового мультиплексора, первый выход которого соединен с вторыми входами фазированных ключей первой группы, вход устройства второго операнда объединен с вторым входом сумматора фаз, третьим входом первого аналогового мультиплексора, вторым входом первого блока разности фаз, выход которого соединен с четвертым входом первого аналогового мультиплексора, третий выход которого соединен с вторыми входами фазированных ключей второй группы, при этом второй выход первого аналогового мультиплексора соединен с первым входом второго аналогового мультиплексора, при этом выход s-го фазовращателя на фиксированное значение фазы 2π/m
    Figure 00000035
    соединен с первыми входами s+1-х фазированных ключей обеих групп, выход t-го фазовращателя на фиксированное значение фазы 2π/m
    Figure 00000036
    также соединен с входом t+1-го фазовращателя на фиксированное значение фазы 2π/m, выходы блоков памяти соединены с соответствующими входами мультиплексора, вход номера операции устройства объединен с k+1-м входом мультиплексора, выход которого соединен с входом дешифратора, группа выходов которого соединена с пятыми входами обоих аналоговых мультиплексоров, а также с вторыми входами управляемых фазовращателей обеих групп, выходы которых соединены с третьими входами соответствующих фазированных ключей соответствующих групп, выходы которых соединены с соответствующими входами соответствующих групп сумматоров сигналов, выходы которых соединены с соответствующими входами второго блока разности фаз, а также с вторым и четвертым входами второго аналогового мультиплексора соответственно, при этом выход второго блока разности фаз соединен с третьим входом второго аналогового мультиплексора, выход которого объединен с выходом устройства.
RU2020126387A 2020-08-05 2020-08-05 АРИФМЕТИЧЕСКОЕ УСТРОЙСТВО ПО МОДУЛЮ m RU2748743C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2020126387A RU2748743C1 (ru) 2020-08-05 2020-08-05 АРИФМЕТИЧЕСКОЕ УСТРОЙСТВО ПО МОДУЛЮ m

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2020126387A RU2748743C1 (ru) 2020-08-05 2020-08-05 АРИФМЕТИЧЕСКОЕ УСТРОЙСТВО ПО МОДУЛЮ m

Publications (1)

Publication Number Publication Date
RU2748743C1 true RU2748743C1 (ru) 2021-05-31

Family

ID=76301415

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2020126387A RU2748743C1 (ru) 2020-08-05 2020-08-05 АРИФМЕТИЧЕСКОЕ УСТРОЙСТВО ПО МОДУЛЮ m

Country Status (1)

Country Link
RU (1) RU2748743C1 (ru)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5381360A (en) * 1993-09-27 1995-01-10 Hitachi America, Ltd. Modulo arithmetic addressing circuit
RU2157560C1 (ru) * 1999-05-25 2000-10-10 Воронежский государственный технический университет Арифметическое устройство по модулю
US20030031316A1 (en) * 2001-06-08 2003-02-13 Langston R. Vaughn Method and system for a full-adder post processor for modulo arithmetic
RU2338241C1 (ru) * 2007-03-22 2008-11-10 Государственное образовательное учреждение высшего профессионального образования "Воронежский государственный технический университет" Устройство для умножения чисел по модулю
RU2637988C1 (ru) * 2016-10-07 2017-12-08 ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ КАЗЕННОЕ ВОЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ОБРАЗОВАНИЯ "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МИНИСТЕРСТВА ОБОРОНЫ РОССИЙСКОЙ ФЕДЕРАЦИИ Устройство сложения (вычитания) N чисел с настраиваемым модулем
RU2653310C1 (ru) * 2017-05-24 2018-05-07 федеральное государственное бюджетное образовательное учреждение высшего образования "Воронежский государственный университет" (ФГБОУ ВО "ВГУ") Устройство для умножения числа по модулю на константу
RU2656992C1 (ru) * 2017-05-24 2018-06-07 федеральное государственное бюджетное образовательное учреждение высшего образования "Воронежский государственный университет" (ФГБОУ ВО "ВГУ") Арифметическое устройство по модулю м

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5381360A (en) * 1993-09-27 1995-01-10 Hitachi America, Ltd. Modulo arithmetic addressing circuit
RU2157560C1 (ru) * 1999-05-25 2000-10-10 Воронежский государственный технический университет Арифметическое устройство по модулю
US20030031316A1 (en) * 2001-06-08 2003-02-13 Langston R. Vaughn Method and system for a full-adder post processor for modulo arithmetic
RU2338241C1 (ru) * 2007-03-22 2008-11-10 Государственное образовательное учреждение высшего профессионального образования "Воронежский государственный технический университет" Устройство для умножения чисел по модулю
RU2637988C1 (ru) * 2016-10-07 2017-12-08 ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ КАЗЕННОЕ ВОЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ОБРАЗОВАНИЯ "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МИНИСТЕРСТВА ОБОРОНЫ РОССИЙСКОЙ ФЕДЕРАЦИИ Устройство сложения (вычитания) N чисел с настраиваемым модулем
RU2653310C1 (ru) * 2017-05-24 2018-05-07 федеральное государственное бюджетное образовательное учреждение высшего образования "Воронежский государственный университет" (ФГБОУ ВО "ВГУ") Устройство для умножения числа по модулю на константу
RU2656992C1 (ru) * 2017-05-24 2018-06-07 федеральное государственное бюджетное образовательное учреждение высшего образования "Воронежский государственный университет" (ФГБОУ ВО "ВГУ") Арифметическое устройство по модулю м

Similar Documents

Publication Publication Date Title
Hall et al. Generation of products and quotients using approximate binary logarithms for digital filtering applications
US20030041083A1 (en) Method and apparatus for high speed calculation of non-linear functions and networks using non-linear function calculations for digital signal processing
US20050171989A1 (en) Digital filter design method and device, digital filter design program, and digital filter
RU2748743C1 (ru) АРИФМЕТИЧЕСКОЕ УСТРОЙСТВО ПО МОДУЛЮ m
RU2653310C1 (ru) Устройство для умножения числа по модулю на константу
Bankas et al. A new efficient FPGA design of residue-to-binary converter
RU2656992C1 (ru) Арифметическое устройство по модулю м
Howal et al. HDL implementation of digital filters using floating point vedic multiplier
RU2748744C1 (ru) УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ ЧИСЕЛ ПО МОДУЛЮ m
RU2653312C1 (ru) Устройство для сложения к чисел по модулю м
JP2016208340A (ja) ロックインアンプ
RU2659866C1 (ru) ФАЗИРОВАННЫЙ КЛЮЧ ПО МОДУЛЮ m
RU2015550C1 (ru) Арифметическое устройство для выполнения дискретного преобразования фурье
KR20210145551A (ko) 디지털 rf 송신기 및 이를 포함하는 무선 통신 장치
Zhang et al. FPGA-Based Implementation of Reconfigurable Floating-Point FIR Digital Filter
Coskun et al. Multiplier free implementation of 8-tap daubechies wavelet filters for biomedical applications
RU2744475C1 (ru) Цифроаналоговый преобразователь
RU2744337C1 (ru) Цифроаналоговый преобразователь в системе остаточных классов
Ali Cascaded ripple carry adder based SRCSA for efficient FIR filter
RU2628434C1 (ru) Формирователь сигнала треугольной формы
Gunasekaran et al. Low power and area efficient reconfigurable FIR filter implementation in FPGA
RU123172U1 (ru) Квадратурный анализатор спектра
Ramírez et al. Analysis of RNS-FPL synergy for high throughput DSP applications: Discrete wavelet transform
Sakthivel et al. A custom reconfigurable power efficient FIR filter
RU2313124C1 (ru) Устройство для умножения чисел по модулю