RU2744161C1 - Наноразмерный логический инвертор для цифровых устройств - Google Patents

Наноразмерный логический инвертор для цифровых устройств Download PDF

Info

Publication number
RU2744161C1
RU2744161C1 RU2020122954A RU2020122954A RU2744161C1 RU 2744161 C1 RU2744161 C1 RU 2744161C1 RU 2020122954 A RU2020122954 A RU 2020122954A RU 2020122954 A RU2020122954 A RU 2020122954A RU 2744161 C1 RU2744161 C1 RU 2744161C1
Authority
RU
Russia
Prior art keywords
nanowire
wire
resistive
nanowires
section
Prior art date
Application number
RU2020122954A
Other languages
English (en)
Inventor
Борис Аронович Гурович
Кирилл Евгеньевич Приходько
Евгения Анатольевна Кулешова
Леонид Вячеславович Кутузов
Original Assignee
Федеральное государственное бюджетное учреждение "Национальный исследовательский центр "Курчатовский институт"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное учреждение "Национальный исследовательский центр "Курчатовский институт" filed Critical Федеральное государственное бюджетное учреждение "Национальный исследовательский центр "Курчатовский институт"
Priority to RU2020122954A priority Critical patent/RU2744161C1/ru
Application granted granted Critical
Publication of RU2744161C1 publication Critical patent/RU2744161C1/ru

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82BNANOSTRUCTURES FORMED BY MANIPULATION OF INDIVIDUAL ATOMS, MOLECULES, OR LIMITED COLLECTIONS OF ATOMS OR MOLECULES AS DISCRETE UNITS; MANUFACTURE OR TREATMENT THEREOF
    • B82B1/00Nanostructures formed by manipulation of individual atoms or molecules, or limited collections of atoms or molecules as discrete units
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N60/00Superconducting devices
    • H10N60/30Devices switchable between superconducting and normal states

Landscapes

  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • Nanotechnology (AREA)
  • Superconductor Devices And Manufacturing Methods Thereof (AREA)

Abstract

Изобретение относится к наноэлектронике и может быть использовано при создании логических интегральных схем с элементами нанометровых размеров. Предложен наноразмерный логический инвертор для цифровых устройств, включающий подключаемые к источнику напряжения параллельно расположенные сверхпроводящие нанопровода, содержащие резистивные участки, при этом он выполнен из двух параллельно размещенных нанопроводов, содержащих резистивные участки, смещенные относительно друг друга по длине, и второй провод содержит суженный участок, расположенный вблизи резистивного участка первого провода, при этом сопротивление резистивного участка второго провода выбирают из условия протекания в нем тока меньше критического для узкого участка нанопровода при подаче опорного напряжения и выделения на нем достаточного количества тепла, чтобы инициировать переход в нормальное состояние узкого участка соседнего нанопровода другого логического элемента цифрового устройства, но недостаточного для этого при переходе суженного участка второго провода в нормальное состояние. Изобретение обеспечивает возможность создания наноразмерного логического элемента «НЕ» (инвертор) для цифровых устройств с низким энергопотреблением, высоким быстродействием и с отсутствием гальванической связи между переключаемыми элементами. 2 пр., 1 ил.

Description

Область техники
Изобретение относится к наноэлектронике и может быть использовано при создании логических интегральных схем с элементами нанометровых размеров.
Уровень техники
Известен интегральный логический элемент И-НЕ на основе слоистой трехмерной наноструктуры, содержащий первый и второй логические транзисторы, первый и второй инжектирующие транзисторы и подложку. Логическая структура элемента И-НЕ выполнена наноразмерной со ступенчатым профилем, область I типа проводимости, которая является базой первого инжектирующего транзистора, базой второго инжектирующего транзистора и эмиттером второго логического транзистора, сформирована в виде нанослоя высотой не менее 3 нм на подложке высотой не менее 15 нм II типа проводимости, которая является эмиттером первого инжектирующего транзистора и эмиттером второго инжектирующего транзистора. Область II типа проводимости, которая является коллектором второго инжектирующего транзистора и базой второго логического транзистора, сформирована в виде нанослоя высотой не менее 3 нм на области I типа проводимости, которая является базой первого инжектирующего транзистора, базой второго инжектирующего транзистора и эмиттером второго логического транзистора. Область I типа проводимости, которая является коллектором второго логического транзистора, сформирована в виде нанослоя высотой не менее 10 нм на области II типа проводимости, которая является коллектором второго инжектирующего транзистора и базой второго логического транзистора. Область II типа проводимости, которая является коллектором первого инжектирующего транзистора и базой первого логического транзистора, сформирована в виде нанослоя высотой не менее 10 нм на области I типа проводимости, которая является базой первого инжектирующего транзистора, базой второго инжектирующего транзистора и эмиттером второго логического транзистор. Область I типа проводимости, которая является коллектором первого логического транзистора, сформирована в виде нанослоя высотой не менее 10 нм на области II типа проводимости, которая является коллектором первого инжектирующего транзистора и базой первого логического транзистора, входные области I типа проводимости, каждая из которых является эмиттером первого логического транзистора, сформированы в виде нанослоя высотой не менее 10 нм на области II типа проводимости, которая является коллектором первого инжектирующего транзистора и базой первого логического транзистора (RU 2452058).
Недостатком известного устройства является то, что вычислительные устройства на основе полупроводниковых структур характеризуются значительным энергопотреблением последних, что становится критичным в связи с созданием суперкомпьютеров, объединяющих большое число одновременно работающих процессоров. Кроме существенного энергопотребления, кремниевые процессоры также характеризуются ограничениями по тактовой частоте, что обусловлено достижением предельной величины подвижности носителей в канале транзисторов, определяемой физическими характеристиками материала.
Применение сверхпроводников для создания вычислительных устройств представляется весьма перспективным не только в связи с существенным уменьшением энергопотребления и с потенциально большими достижимыми частотами переключения.
Известен способ перевода сверхпроводника в электронных функциональных наноразмерных устройствах из сверхпроводящего состояния в нормальное (RU 2674063). Перевод осуществляют путем его локального нагрева, а для нагрева используют тепловыделяющий элемент в виде сверхпроводящего нанопровода, гальванически не связанного с подвергаемым воздействию и расположенного с наноразмерным зазором рядом с нагреваемым отрезком сверхпроводника с пропусканием через него тока, превышающего величину тока перехода сверхпроводника в нормальное состояние и обеспечивающего выделение мощности, достаточной для нагрева и перевода управляемого нанопровода в нормальное состояние. При этом соблюдают условие, что величина тока, пропускаемого по переводимому в нормальное состояние сверхпроводнику, не превышает величины тока его возврата из нормального состояния в сверхпроводящее, определяемой по вольтамперной характеристике сверхпроводника, полученной без внешних воздействий на сверхпроводник. Предлагаемый способ может быть использован в создаваемых функциональных переключаемых электронных устройствах различного назначения.
Одно из возможных устройств, демонстрирующих возможности использования способа при создании наноразмерных элементов цифровой логики представлено в патенте RU 2674063 на фиг. 2. Устройство представляет собой параллельно размещенные нанопровода, как содержащие так и не содержащие резистивные элементы. Известное устройство является наиболее близким к заявляемому по своей технической сущности, поскольку базируется на общих принципах обеспечения функционирования без наличия гальванической связи между переключаемыми элементами.
Однако известное устройство, в том виде, как оно представлено в (RU 2674063) не обеспечивает его возможность функционирования в режиме инвертора.
Технической проблемой, на решение которой направлено заявляемое изобретение является обеспечение возможности функционирования наноразмерного логического устройства в режиме инвертора.
Раскрытие сущности изобретения
Техническим результатом заявляемого изобретения является создание наноразмерного логического элемента «НЕ» (инвертор) для цифровых устройств с низким энергопотреблением, высоким быстродействием и с отсутствием гальванической связи между переключаемыми элементами.
Для достижения технического результата предложен наноразмерный логический инвертор для цифровых устройств, включающий подключаемые к источнику напряжения параллельно расположенные сверхпроводящие нанопровода, содержащие резистивные участки, при этом, он выполнен из двух параллельно размещенных нанопроводов, содержащих резистивные участки, смещенные относительно друг друга по длине, и второй провод содержит суженный участок, расположенный вблизи резистивного участка первого провода, при этом сопротивление резистивного участка второго провода выбирают из условия протекания в нем тока меньше критического для узкого участка нанопровода при подаче опорного напряжения и выделения на нем достаточного количества тепла, чтобы инициировать переход в нормальное состояние узкого участка соседнего нанопровода другого логического элемента цифрового устройства, но недостаточного для этого при переходе суженного участка второго провода в нормальное состояние.
Отличительными признаками предлагаемого инвертора являются:
- инвертор выполнен из двух параллельно размещенных нанопроводов, содержащих резистивные участки, которые смещены относительно друг друга по длине и второй провод содержит суженный участок, расположенный вблизи резистивного участка первого провода;
- сопротивление резистивного участка второго провода выбирают из условия протекания в нем тока меньше критического для узкого участка нанопровода при подаче опорного напряжения и выделения на нем достаточного количества тепла, чтобы инициировать переход в нормальное состояние узкого участка соседнего нанопровода другого логического элемента цифрового устройства, но недостаточного для этого при переходе суженного участка второго провода в нормальное состояние.
Предлагаемое взаимное расположение нанопроводов и выполненных в них резистивных участков позволяет обеспечить нагрев нужных областей устройства, необходимых для функционирования устройства. Подбор параметров резистивных участков нанопроводов позволяет обеспечить нагрев нужных областей устройства до необходимых температур и функционирование устройства. За счет всей совокупности признаков обеспечивается работа устройства в режиме инвертора без гальванической связи между переключаемыми элементами.
Осуществление перевода сверхпроводника из сверхпроводящего состояния в нормальное путем его локального нагрева для достижения значения критического тока позволяет работать с наноразмерными функциональными устройствами с большой плотностью элементов и исключить ложные (паразитные) срабатывания соседних элементов от тепловыделяющего элемента, управляющего требуемым сверхпроводящим нанопроводом, так как минимальная мощность, необходимая для надежного управления, сильно зависит от величины зазора между тепловыделяющим элементом и управляемым сверхпроводящим нанопроводом.
Использование для нагрева тепловыделяющего элемента в виде сверхпроводящего нанопровода, гальванически не связанного с подвергаемым воздействию, позволяет избежать необходимость электрического согласования управляющего и управляемых элементов, что особенно важно для многокаскадных функциональных элементов. Кроме того, это позволяет располагать тепловыделяющие элементы как в одном слое с управляемыми сверхпроводниками, так и в разных, что снижает проблемы, связанные с пространственным совмещением элементов, по сравнению со случаем, когда необходимо обеспечить гальваническую связь, кроме того, облегчает создание многослойных устройств, содержащих активные функциональные элементы. Возможность позиционирования управляющего резистивного элемента и управляемого сверхпроводящего участка параллельно друг другу, в соседних слоях друг над другом и/или в одном слое рядом, и/или в соседних слоях с некоторым сдвигом по горизонтали на заданном расстоянии друг от друга позволяет использовать один управляющий резистивный элемент для управления одновременно несколькими управляемыми сверхпроводниками, т.е. выход одного элемента может управлять несколькими следующими логическими элементами без увеличения затрат энергии.
Использование метода переключения нанопровода в нормальное состояние за счет нагрева соседнего сопротивления без гальванической связи между управляющим и управляемым нанопроводом позволяет для многокаскадных устройств сохранить быстродействие, характерное для отдельного элемента, в связи с отсутствием межсоединений между каскадами и характерных для них задержек в R-C цепях (что типично для обычных многокаскадных электронных устройств).
Краткое описание чертежей
На фигуре представлена принципиальная схема наноразмерного логического инвертора для цифровых устройств, где:
1 - первый нанопровод, который содержит резистивный участок (сопротивление Rg), является затвором;
2 - второй нанопровод, являющийся основным, содержит резистивный участок R;
3 - нанопровод (показан пунктиром, принадлежит другому логическому элементу цифровой схемы и может управляться (переключаться) рассматриваемым инвертором без какой-либо гальванической связи между ними).
Осуществление изобретения
Сущность заявляемого устройства поясняется примером его реализации и графическим изображением. На фигуре представлена принципиальная схема логического инвертора.
Пример 1. Устройство в соответствии со схемой, показанной на фигуре, формируется на подложке, например, из кремния, покрытого слоем оксида кремния, или другого диэлектрического материала, например, сапфира. Топологию сверхпроводящих элементов формируют на подложке путем стандартного напыления тонкой сверхпроводящей пленки, например, нитрида ниобия, и последующего травления с применением масок, сформированных доступными методами литографии, например, фото- или электронной или наноимпринт-литографии. Резистивные области могут формироваться по известной технологии, например, в результате воздействия облучения на тонкопленочный нитрид ниобия для его перевода в металлическое состояние.
После формирования первого слоя (комплекса) функционального устройства для увеличения возможностей устройства (быстродействия, распараллеливания операций и т.п.) на него может напыляться диэлектрический слой заданной толщины, например, из оксида алюминия или оксида кремния, на котором посредством выполнения операций, аналогичным операциям, указанным ранее, формируется второй комплекс функциональных устройств. При необходимости, количество таких комплексов, образующих трехмерную многослойную структуру, может быть увеличено. Существенно, что при использовании такого способа управления, не требуется вертикальных межсоединений между различными слоями, содержащими функциональными элементами, что существенно может облегчить изготовление многослойных (трехмерных) процессоров, содержащие активные элементы в различных слоях.
Инвертор состоит из двух нанопроводов: первый 1 нанопровод, который содержит резистивный участок (сопротивление Rg), является затвором. Второй нанопровод 2, являющийся основным, содержит резистивный участок R.
Затвор подключается к источнику напряжения или является выходным нанопроводом других бесконтактных логических элементов. Нанопровод 3, показанный пунктиром, принадлежит другому логическому элементу цифровой схемы и может управляться (переключаться) рассматриваемым инвертором без какой-либо гальванической связи между ними.
Основной канал подключается к источнику напряжения, которое называется опорным напряжением.
Сопротивление R подбираются таким образом, чтобы выполнялись три условия:
(I) опорное напряжение создает в сверхпроводящих проводах ток Io, меньше критического для узких участков нанопровода;
(II) ток Io, протекающий через сопротивление R, основного нанопровода выделяет достаточную мощность, чтобы инициировать переход в нормальное состояние узкого участка следующего соседнего нанопровода 3 - управляемого инвертором (например, следующего инверторного каскада в многокаскадном устройстве);
(III) ток I через сопротивление R должен быть недостаточен для прогрева соседнего узкого участка выходного нанопровода 3 и, соответственно, для его перехода в нормальное состояние, если узкий участок нанопровода 2 перейдет в нормальное состояние за счет подачи входного сигнала на затвор.
Принцип работы инвертора основан на выполнении условий (I), (II) и (III). Пусть входной сигнал отсутствует, ток через Rg равен нулю и затвор не выделяет тепла (в качестве затвора может быть использован любой пространственно локализованный источник тепла). Тогда по нанопроводу 2 течет ток Io, и в нанопроводе 2 узкий участок остается в сверхпроводящем состоянии, при этом на сопротивлении R выделяется достаточная мощность для достижения критической температуры на узком участке управляемого нанопровода 3 следующего каскада. В этом случае в качестве входного и выходного сигналов выступают пространственно-локализованные температурные импульсы (прогрев требуемых управляемых локальных областей управляемых нанопроводов до температуры выше критической, вызывающих их переход в нормальное состояние), обеспечивающие переход управляемых областей сверхпроводящих нанопроводов в нормальное состояние за счет достижения критической температуры при нагреве. Так реализуется одно из состояний инвертора: на входе «0», на выходе «1».
После подачи входного сигнала - напряжения или тока на затвор - на сопротивлении Rg выделяется тепло, которое прогревает соседний узкий участок нанопровода 2, вследствие чего он переходит в нормальное состояние, соответственно, ток в нем падает до значения I, что уже не позволяет ему прогревать соседний узкий сегмент нанопровода 3 следующего каскада, который переходит в сверхпроводящее состояние. Так реализуется второе из состояний инвертора: на входе «1», на выходе «0».
Пример 2. Одиночный инвертор может быть изготовлен следующим образом. В качестве исходного материала нанопроводника берется нитрид ниобия (NbN). Методами электронной литографии и плазмохимического травления на диэлектрической подложке из сапфира изготавливаются два идентичных образца нанопроводов. Толщина нанопроводника составляет 5 нм, ширина нанопроводника 200 нм, в местах сужений ширина нанопроводника составляет 100 нм, суммарная длина нанопроводника 2000 нм, длина суженных участков 400 нм. Для формирования резистивных участков, сверху наносится слой электронного резиста ПММА толщиной 240 нм, в котором формируются окна над на суженными участками нанопроводников, которые будут подвергаться воздействию корпускулярного излучения. (Технология преобразования участков нанопроводов из сверхпроводящих в нормальные известна. См. RU 2541679, RU 2645167, RU 2476373, RU 2477902.) В результате формируют резистивный элемент Rg с номиналом 6 кОм и резистивный элемент R с номиналом 6 кОм
Величины R и Rg задают исходя из известного значения опорного напряжения, которое создает в сверхпроводящих проводах ток Io, меньше критического для узких участков нанопровода (методика определения критических токов описана в RU 2674063, RU 2694799, RU 2694800).
В стартовом состоянии ток через тепловыделяющий элемент затвора 1 Rg (входной сигнал) равен нулю и в нем не выделяется тепло или ток через него недостаточен для выделения достаточного количества тепла для прогрева соседнего суженного участка нанопровода 2. Управляемый нанопровод 2 подключен к источнику стабилизированного напряжения. При этом в управляемом нанопроводе 2 протекает ток Io, определяемый величиной опорного напряжения U и сопротивлением R, интегрированным в нанопровод 2 (Io=U/R), который должен быть меньше величины тока его возврата в сверхпроводящее состояние из нормального, определенного на основании измеренной вольт-амперной характеристики. Для R равного 6 кОм и U равного 90 мВ значение тока составляет Io=15 мкА. Согласно стандартной методике по определению вольт-амперной характеристики нанопровода 2, было показано, что ток обратного перехода узкого участка нанопровода 2 из нормального состояния в сверхпроводящее составляет 17 мкА. Таким образом, установленный ток Io=15 мкА меньше тока обратного перехода узкого участка 17 мкА. Мощность, выделяемая на сопротивлении R нанопровода 2 при этом составляет (Io)2*R=1.35 мкВт, что достаточно для прогрева узкого участка следующего нанопровода 3, что соответствует состоянию «1» на выходе инвертора.
При подаче входного сигнала на затвор 1, сопротивление Rg начинает прогревать узкий участок нанопровода 2 (что соответствует состоянию «1» на входе инвертора), вследствие чего он переходит нормальное состояние и его сопротивление становится равным 4 кОм. В результате возникновения сопротивления в узком участке нанопровода 2, суммарное сопротивление нанопровода 2 становится равным 10 кОм и ток в нем уменьшается до значения I=9 мкА. При токе 9 мкА сопротивление R в нанопроводе 2 не выделяет достаточной мощности для прогрева узкого участка следующего нанопровода 3 (мощность, выделяемая на сопротивлении R нанопровода 2 равна I2*R=0.48 мкВт), что соответствует состоянию «0» на выходе инвертора.
После снятия входного сигнала или из-за уменьшения тока в затворе 1, если он является выходным каскадом предыдущего элемента (что соответствует состоянию «0» на входе инвертора), сопротивление затвора Rg перестает выделять достаточную мощность для прогрева узкого участка нанопровода 2. Поскольку ток через нанопровод 2 меньше величины тока обратного перехода из нормального состояния в сверхпроводящее, узкий участок нанопровода 2 переходит в сверхпроводящее состояние и ток в нанопроводе 2 восстанавливается до величины Io=15 мкА и сопротивление R в нанопроводе 2 способно прогревать узкий участок следующего нанопровода 3, что соответствует состоянию «1» на выходе инвертора.

Claims (1)

  1. Наноразмерный логический инвертор для цифровых устройств, включающий подключаемые к источнику напряжения параллельно расположенные сверхпроводящие нанопровода, содержащие резистивные участки, отличающийся тем, что он выполнен из двух параллельно размещенных нанопроводов, содержащих резистивные участки, смещенные относительно друг друга по длине, и второй провод содержит суженный участок, расположенный вблизи резистивного участка первого провода, при этом сопротивление резистивного участка второго провода выбирают из условия протекания в нем тока меньше критического для узкого участка нанопровода при подаче опорного напряжения и выделения на нем достаточного количества тепла, чтобы инициировать переход в нормальное состояние узкого участка соседнего нанопровода другого логического элемента цифрового устройства, но недостаточного для этого при переходе суженного участка второго провода в нормальное состояние.
RU2020122954A 2020-07-10 2020-07-10 Наноразмерный логический инвертор для цифровых устройств RU2744161C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2020122954A RU2744161C1 (ru) 2020-07-10 2020-07-10 Наноразмерный логический инвертор для цифровых устройств

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2020122954A RU2744161C1 (ru) 2020-07-10 2020-07-10 Наноразмерный логический инвертор для цифровых устройств

Publications (1)

Publication Number Publication Date
RU2744161C1 true RU2744161C1 (ru) 2021-03-03

Family

ID=74857635

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2020122954A RU2744161C1 (ru) 2020-07-10 2020-07-10 Наноразмерный логический инвертор для цифровых устройств

Country Status (1)

Country Link
RU (1) RU2744161C1 (ru)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016001365A1 (en) * 2014-07-02 2016-01-07 University Of Copenhagen Nanoscale device comprising an elongated crystalline nanostructure
RU2674063C1 (ru) * 2018-03-27 2018-12-04 Федеральное государственное бюджетное учреждение "Национальный исследовательский центр "Курчатовский институт" Способ перевода сверхпроводника в элементах логики наноразмерных электронных устройств из сверхпроводящего состояния в нормальное
US10297739B1 (en) * 2018-03-07 2019-05-21 International Business Machines Corporation Parafermion braiding device
RU2693298C1 (ru) * 2018-10-16 2019-07-02 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггерный логический элемент ИЛИ-НЕ на полевых транзисторах
RU2694799C1 (ru) * 2018-10-25 2019-07-16 Федеральное государственное бюджетное учреждение "Национальный исследовательский центр "Курчатовский институт" Способ уменьшения критического тока перехода наноразмерного сверхпроводника из сверхпроводящего состояния в нормальное
RU2702402C1 (ru) * 2019-03-29 2019-10-08 Федеральное государственное бюджетное учреждение "Национальный исследовательский центр "Курчатовский институт" Сверхпроводниковый дискретный счетный компонент

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016001365A1 (en) * 2014-07-02 2016-01-07 University Of Copenhagen Nanoscale device comprising an elongated crystalline nanostructure
US10297739B1 (en) * 2018-03-07 2019-05-21 International Business Machines Corporation Parafermion braiding device
RU2674063C1 (ru) * 2018-03-27 2018-12-04 Федеральное государственное бюджетное учреждение "Национальный исследовательский центр "Курчатовский институт" Способ перевода сверхпроводника в элементах логики наноразмерных электронных устройств из сверхпроводящего состояния в нормальное
RU2693298C1 (ru) * 2018-10-16 2019-07-02 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггерный логический элемент ИЛИ-НЕ на полевых транзисторах
RU2694799C1 (ru) * 2018-10-25 2019-07-16 Федеральное государственное бюджетное учреждение "Национальный исследовательский центр "Курчатовский институт" Способ уменьшения критического тока перехода наноразмерного сверхпроводника из сверхпроводящего состояния в нормальное
RU2702402C1 (ru) * 2019-03-29 2019-10-08 Федеральное государственное бюджетное учреждение "Национальный исследовательский центр "Курчатовский институт" Сверхпроводниковый дискретный счетный компонент

Similar Documents

Publication Publication Date Title
US11621714B2 (en) Superconducting logic circuits
US10840347B2 (en) Semiconductor device with negative differential transconductance and method of manufacturing the same
RU2674063C1 (ru) Способ перевода сверхпроводника в элементах логики наноразмерных электронных устройств из сверхпроводящего состояния в нормальное
JP2007281489A (ja) 静電的に制御されるトンネリング・トランジスタ
Fujiwara et al. Double-island single-electron devices. A useful unit device for single-electron logic LSI's
Takahashi et al. Silicon single-electron devices and their applications
US4831421A (en) Superconducting device
KR100467330B1 (ko) 절연체 바나듐 산화막을 채널 영역으로 이용한 전계 효과트랜지스터 및 그 제조 방법
Lee et al. Fabrication of a self-aligned superconducting nanotransistor based NOR logic gate
RU2744161C1 (ru) Наноразмерный логический инвертор для цифровых устройств
Tsukagoshi et al. Operation of logic function in a Coulomb blockade device
RU2743510C1 (ru) Наноразмерное логическое устройство
RU2744160C1 (ru) Наноразмерный элемент цифровой логики
RU2753276C1 (ru) Наноразмерный генератор импульсов
EP0218119A2 (en) Superconductor switching device
Gurovich et al. Control of superconducting transitions in nanowires using galvanically uncoupled gates for designing superconductor-based electronic devices
CN109564921B (zh) 场效应管以及制造方法
Mizsei et al. Active thermal-electronic devices based on heat-sensitive metal-insulator-transition resistor elements
JP3866508B2 (ja) 単電子転送回路およびこの制御方法
KR100240629B1 (ko) 테라급 집적이 가능한 대전효과 트랜지스터 및 그 제조방법
JPH01204484A (ja) 超電導体電子装置
JPH0315355B2 (ru)
Mizsei et al. Thermal-electronic devices and thermal-electronic logic circuits (TELC)
Jackel Bell Telephone Laboratories, Holmdel, New Jersey 07733
Hagedorn et al. An SNS technology process for ramp junction based digital superconducting circuits