RU2693299C1 - Триггерный асинхронный R-S триггер на полевых транзисторах - Google Patents

Триггерный асинхронный R-S триггер на полевых транзисторах Download PDF

Info

Publication number
RU2693299C1
RU2693299C1 RU2018136370A RU2018136370A RU2693299C1 RU 2693299 C1 RU2693299 C1 RU 2693299C1 RU 2018136370 A RU2018136370 A RU 2018136370A RU 2018136370 A RU2018136370 A RU 2018136370A RU 2693299 C1 RU2693299 C1 RU 2693299C1
Authority
RU
Russia
Prior art keywords
field
resistor
transistors
trigger
effect transistor
Prior art date
Application number
RU2018136370A
Other languages
English (en)
Inventor
Геннадий Иванович Передельский
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) filed Critical Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ)
Priority to RU2018136370A priority Critical patent/RU2693299C1/ru
Application granted granted Critical
Publication of RU2693299C1 publication Critical patent/RU2693299C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)

Abstract

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть использовано в блоках вычислительной техники, выполненных на R-S триггерах. Технический результат - повышение нагрузочной способности триггерного асинхронного R-S триггера на полевых транзисторах. Для этого предложен триггерный асинхронный R-S триггер на полевых транзисторах, который содержит четыре полевых транзистора, четыре резистора и источник питающего постоянного напряжения. Новым является то, что в него введены четыре резистора, дополнительный полевой транзистор с индуцированным каналом p-типа и изменено соединение элементов. 1 ил., 1 табл.

Description

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть использовано в блоках вычислительной техники, выполненных на R-S триггерах.
Известен асинхронный R-S триггер [Гусев В.Г., Гусев Ю.М. Электроника и микропроцессорная техника. – М.: Высшая школа, 2004, с. 620, рис. 8.19, а] содержащий два логических элемента ИЛИ-НЕ.
Недостатком его является большое число используемых транзисторов, что усложняет и удорожает устройство. В частности, в каждом двухвходовом эмиттерно-связанном логическом элементе ИЛИ-НЕ [Манаев Е.И. Основы радиоэлектроники. – М.: Радио и связь, 1985, с. 342, рис. 14.23] имеется пять транзисторов, тогда в обсуждаемом асинхронном R-S-триггере содержится большое число транзисторов (десять), что приводит к его усложнению и удорожанию.
Наиболее и близким по технической сущности и достигаемому результату является выбранный в качестве прототипа R-S триггер на МДП транзисторах с индуцированными каналами [Гольденберг Л.М. Импульсные устройства. – М.: Радио и связь, 1981, с. 103, рис. 4.15, а], содержащий шесть полевых транзисторов и источник питающего постоянного напряжения.
Недостаток его заключается в том, что у него малая нагрузочная способность, так как на прямом выходе Q электрический ток внешней нагрузки формируется только одним из имеющихся транзисторов. Если бы в формировании электрического тока внешней нагрузки участвовало большее число из имеющихся транзисторов, то это повысило бы нагрузочную способность триггера.
Задача, на решение которой направлено изобретение, состоит в повышении нагрузочной способности триггерного асинхронного R-S триггера на полевых транзисторах.
Это достигается тем, что в триггерный асинхронный R-S триггер на полевых транзисторах, содержащий источник питающего постоянного напряжения, общая шина которого заземлена, три полевых транзистора с индуцированными каналами n-типа, исток и подложка первого полевого транзистора заземлены, а затвор его образует относительно «земли» вход S триггера на полевых транзисторах, сток второго полевого транзистора соединен со стоком первого транзистора, а подложка подключена к его истоку, исток и подложка третьего полевого транзистора заземлены, а затвор образует относительно «земли» вход R триггера на полевых транзисторах, введены четыре резистора, дополнительный полевой транзистор с индуцированным каналом p-типа и изменено соединение элементов, первый резистор включен между выходом источника питающего постоянного напряжения и общим выводом стоков первого и второго полевых транзисторов, один из выводов второго резистора подсоединен к общему выводу истока и подложки второго полевого транзистора, последовательно между собой включены третий резистор, дополнительный полевой транзистор и четвертый резистор, свободный вывод третьего резистора подсоединен к общему выводу первого резистора и выхода источника питающего постоянного напряжения, подложка дополнительного полевого транзистора соединена с его истоком и их общий вывод совместно с третьим резистором подключен к стоку третьего полевого транзистора, затвор дополнительного полевого транзистора соединен с общим выводом первого резистора и стоков первого и второго транзисторов, свободный вывод четвертого резистора подключен к свободному выводу второго резистора и их общий вывод образует выход относительно «земли» асинхронного R-S триггера, общий вывод четвертого резистора и стока дополнительного полевого транзистора соединен с затвором второго полевого транзистора.
Сущность изобретения поясняется чертежом (фиг. 1).
В триггерном асинхронном R-S триггере на полевых транзисторах общая шина источника 1 питающего постоянного напряжения заземлена. Истоки и подложки полевых транзисторов 2 и 3 с индуцированными каналами n-типа тоже заземлены. Затвор полевого транзистора 2 образует вход S относительно «земли» асинхронного R-S триггера, а затвор транзистора 3 образует вход R. Последовательно между собой включены резистор 4, полевой транзистор 5 с индуцированным каналом n-типа и резистор 6. Свободный вывод резистора 4 подключен к выходу (плюсовой вывод) источника 1 питающего постоянного напряжения. Общий вывод резистора 4 и стока полевого транзистора 5 соединен со стоком полевого транзистора 2. Подложка полевого транзистора 5 подсоединена к его истоку. Также между собой последовательно включены резистор 7, полевой транзистор 8 с индуцированным каналом p-типа и резистор 9. Свободный вывод резистора 7 подсоединен к общему выводу резистора 4 и выхода источника 1 питающего постоянного напряжения. Подложка транзистора 8 подключена к его истоку и их общий вывод совместно с резистором 7 соединен со стоком полевого транзистора 3. Затвор полевого транзистора 8 подключен к общему выводу резистора 4 и стоков двух полевых транзисторов 2 и 5. Общий вывод стока полевого транзистора 8 и резистора 9 подсоединен к затвору резистора 5. Свободный вывод резистора 9 соединен со свободным выводом резистора 6 и их общий вывод образует выход Q относительно «земли» асинхронного R-S триггера. Для наглядности на фиг. 1 пунктирными линиями показано подключение внешней нагрузки RH к выходу асинхронного R-S триггера. Часть схемы на полевых транзисторах 5, 8 и резисторах 4, 6, 7 и 9является триггером на транзисторах противоположного типа проводимости.
Триггерный асинхронный R-S триггер на полевых транзисторах работает следующим образом. В цифровой электронике используются входные и выходные электрические сигналы низкого и высокого уровней. Низкий уровень – уровень логического нуля соответствует значениям напряжения в районе нуля или ближе к нулю, высокий уровень – уровень логической единицы соответствует значениям напряжения в районе единиц вольт (нередко четыре вольта).
Работа асинхронного R-S триггера отображается известной табл. 1, где Rt и St – условное отображение сигналов на входах R-S триггера в данный момент времени, Qt+1 условное отображение состояния триггера в последующее время (состояние на выходе) и N-номер строки по порядку.
Табл. 1
N Rt St Q t+1
1
2
3
4
0
1
0
1
1
0
0
1
Установка 1
Установка 0
Хранение
Запрет
Триггер на транзисторах 5 и 8 противоположного типа проводимости имеет два состояния равновесия. В первом (условно) состоянии оба транзистора закрыты и не проводят электрический ток. Тогда в том числе на резисторах 4 и 9 нулевые значения напряжения. Они прикладываются к затворам транзисторов 5 и 8 , меньше их пороговых напряжений по абсолютной величине и поддерживают транзисторы в закрытом состоянии. Во втором (условно) состоянии транзисторы 5 и 8 открыты, их электрические токи создают напряжения в том числе на резисторах 4 и 9 большие по значениям пороговых напряжений транзисторов по абсолютной величине и поддерживают эти транзисторы в открытом состоянии. Триггер на транзисторах противоположного типа проводимости переходит из первого состояния во второе и наоборот, когда управляющие напряжения превышают соответствующие пороги срабатывания триггера.
При комбинации входных сигналов, соответствующих первой строке табл. 1, низкий уровень напряжения на входе R определяет низкое (малое) значение силы электрического тока через полевой транзистор 3 и соответственно через резистор 7. Тогда на резисторе 7 низкое значение напряжения, меньше порога срабатывания триггера на транзисторах 5, 8 и не влияет на его состояние. Высокий уровень напряжения на входе S (табл. 1) определяет повышенную силу электрического тока транзистора 2, повышенное значение напряжения на резисторе 4, превышающее порог срабатывания триггера на транзисторах 5 и 8. Триггер на транзисторах противоположного типа проводимости теперь во втором состоянии и электрические токи его двух транзисторов создают на внешней нагрузке RH и на выходе Q повышенное значение напряжения – уровень логической единицы.
При комбинации входных сигналов, соответствующих второй строке табл.1, низкий уровень напряжения на входе S предопределяет низкие значения силы электрического тока транзистора 2 и напряжения на резисторе 4. Последнее меньше порога срабатывания триггера на транзисторах 5, 8 и не влияет на состояние этого триггера. Высокий уровень напряжения на входе R вызывает повышенные значения силы электрического тока транзистора 3 и напряжения на резисторе 7. Последнее больше порога срабатывания триггера на транзисторах 5, 8 и в результате этот триггер теперь в первом состоянии. Нулевые значения силы электрического тока двух его транзисторов создают на внешней нагрузке RH и на выходе Q напряжение уровня логического нуля.
При комбинации входных сигналов, соответствующих третьей строке табл. 1, низкие уровни значений напряжений на входах R и S предопределяют пониженные силы электрических токов транзисторов 2, 3 и низкие уровни управляющих напряжений для триггера на транзисторах 5, 8. Эти напряжения меньше пороговых напряжений и триггер на транзисторах 5, 8 не изменяет свое имеющееся состояние. Тогда не изменяется напряжение на выходе R-S триггера, и оно соответствует предыдущей комбинации входных сигналов. То есть это хранение информации.
Комбинация сигналов в четверной строке табл. 1, как и в существующих схемах асинхронных R-S триггеров, так и в рассматриваемой схеме, является запрещенной комбинацией входных сигналов.
Таким образом, электрический ток внешней нагрузки триггерного асинхронного R-S триггера на полевых транзисторах формируют два транзистора 5 и 8, что повышает его нагрузочную способность. В прототипе электрический ток внешней нагрузки формирует только один из имеющихся транзисторов.

Claims (1)

  1. Триггерный асинхронный R-S триггер на полевых транзисторах, содержащий источник питающего постоянного напряжения, общая шина которого заземлена, три полевых транзистора с индуцированными каналами n-типа, исток и подложка первого полевого транзистора заземлены, а затвор его образует относительно «земли» вход S триггера на полевых транзисторах, сток второго полевого транзистора соединен со стоком первого транзистора, а подложка подключена к его истоку, исток и подложка третьего полевого транзистора заземлены, а затвор образует относительно «земли» вход R триггера на полевых транзисторах, отличающийся тем, что в него введены четыре резистора, дополнительный полевой транзистор с индуцированным каналом p-типа и изменено соединение элементов, первый резистор включен между выходом источника питающего постоянного напряжения и общим выводом стоков первого и второго полевых транзисторов, один из выводов второго резистора подсоединен к общему выводу истока и подложки второго полевого транзистора, последовательно между собой включены третий резистор, дополнительный полевой транзистор и четвертый резистор, свободный вывод третьего резистора подсоединен к общему выводу первого резистора и выхода источника питающего постоянного напряжения, подложка дополнительного полевого транзистора соединена с его истоком и их общий вывод совместно с третьим резистором подключен к стоку третьего полевого транзистора, затвор дополнительного полевого транзистора соединен с общим выводом первого резистора и стоков первого и второго транзисторов, свободный вывод четвертого резистора подключен к свободному выводу второго резистора и их общий вывод образует выход относительно «земли» асинхронного R-S триггера, общий вывод четвертого резистора и стока дополнительного полевого транзистора соединен с затвором второго полевого транзистора.
RU2018136370A 2018-10-16 2018-10-16 Триггерный асинхронный R-S триггер на полевых транзисторах RU2693299C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2018136370A RU2693299C1 (ru) 2018-10-16 2018-10-16 Триггерный асинхронный R-S триггер на полевых транзисторах

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2018136370A RU2693299C1 (ru) 2018-10-16 2018-10-16 Триггерный асинхронный R-S триггер на полевых транзисторах

Publications (1)

Publication Number Publication Date
RU2693299C1 true RU2693299C1 (ru) 2019-07-02

Family

ID=67252210

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2018136370A RU2693299C1 (ru) 2018-10-16 2018-10-16 Триггерный асинхронный R-S триггер на полевых транзисторах

Country Status (1)

Country Link
RU (1) RU2693299C1 (ru)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1626341A1 (ru) * 1989-02-27 1991-02-07 Кустовой Вычислительный Центр Белорусского Республиканского Банка Госбанка Ссср RS-триггер
US8232825B2 (en) * 2009-07-01 2012-07-31 Institute Of Informatics Problems Of The Russian Academy Of Sciences (Ipi Ran) Self-timed RS-trigger with the enhanced noise immunity
RU2615069C1 (ru) * 2015-12-22 2017-04-03 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Rs-триггер

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1626341A1 (ru) * 1989-02-27 1991-02-07 Кустовой Вычислительный Центр Белорусского Республиканского Банка Госбанка Ссср RS-триггер
US8232825B2 (en) * 2009-07-01 2012-07-31 Institute Of Informatics Problems Of The Russian Academy Of Sciences (Ipi Ran) Self-timed RS-trigger with the enhanced noise immunity
RU2615069C1 (ru) * 2015-12-22 2017-04-03 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Rs-триггер

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
ГОЛЬДЕНБЕРГ Л.М., Импульсные устройства, Москва, Радио и Связь, 1981, стр. 103, рис. 4.15(а). *

Similar Documents

Publication Publication Date Title
RU2693298C1 (ru) Триггерный логический элемент ИЛИ-НЕ на полевых транзисторах
RU2693306C1 (ru) Триггерный логический элемент И-НЕ на полевых транзисторах
US7446566B1 (en) Level shifter
US3911289A (en) MOS type semiconductor IC device
US4069430A (en) MIS switching circuit capable of enduring high voltage
US5406141A (en) High voltage CMOS switching circuit
RU2710950C1 (ru) Триггерный логический элемент ИЛИ на полевых транзисторах
US3551693A (en) Clock logic circuits
US3532899A (en) Field-effect,electronic switch
RU2715178C1 (ru) Триггерный логический элемент И на полевых транзисторах
US4028556A (en) High-speed, low consumption integrated logic circuit
EP3758227B1 (en) Electronic switch
RU2704748C1 (ru) Триггерный логический элемент НЕ на полевых транзисторах
CN209748522U (zh) 电压电平移位器
US4490632A (en) Noninverting amplifier circuit for one propagation delay complex logic gates
RU2710937C1 (ru) Триггерный логический элемент ИЛИ-НЕ
RU2693299C1 (ru) Триггерный асинхронный R-S триггер на полевых транзисторах
RU2702051C1 (ru) Триггерный синхронный R-S триггер на полевых транзисторах
CN105897246B (zh) 用于高电压应用的电压电平移位器
RU2689197C1 (ru) Триггерный асинхронный D триггер на полевых транзисторах
JP3220536B2 (ja) 信号トランスレータ回路
WO1984003403A1 (en) Mos depletion load circuit
US5055705A (en) Selecting one of a plurality of voltages without overlap
RU2693301C9 (ru) Триггерный синхронный D триггер на полевых транзисторах
RU2817236C1 (ru) Триггерный логический элемент И-НЕ на полевых транзисторах

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20201017