RU2547216C1 - Цифровая вычислительная машина - Google Patents

Цифровая вычислительная машина Download PDF

Info

Publication number
RU2547216C1
RU2547216C1 RU2013154952/08A RU2013154952A RU2547216C1 RU 2547216 C1 RU2547216 C1 RU 2547216C1 RU 2013154952/08 A RU2013154952/08 A RU 2013154952/08A RU 2013154952 A RU2013154952 A RU 2013154952A RU 2547216 C1 RU2547216 C1 RU 2547216C1
Authority
RU
Russia
Prior art keywords
modules
digital computer
module
mos
mtd
Prior art date
Application number
RU2013154952/08A
Other languages
English (en)
Inventor
Юрий Иосифович Зеленюк
Андрей Сергеевич Першин
Константин Иванович Полканов
Николай Сергеевич Каришнев
Алексей Владимирович Челпанов
Original Assignee
Открытое акционерное общество "Государственный Рязанский приборный завод"
Открытое акционерное общество "Концерн "Океанприбор"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое акционерное общество "Государственный Рязанский приборный завод", Открытое акционерное общество "Концерн "Океанприбор" filed Critical Открытое акционерное общество "Государственный Рязанский приборный завод"
Priority to RU2013154952/08A priority Critical patent/RU2547216C1/ru
Application granted granted Critical
Publication of RU2547216C1 publication Critical patent/RU2547216C1/ru

Links

Images

Landscapes

  • Multi Processors (AREA)

Abstract

Изобретение относится к области вычислительной техники. Технический результат - повышение быстродействия и обеспечение унификации цифровой вычислительной машины (ЦВМ). ЦВМ для обработки сигналов в гидроакустических системах в реальном масштабе времени включает: один или несколько модулей процессоров данных (МПД); один или несколько модулей обработки сигналов (МОС); при этом в ЦВМ образованы две высокоскоростные коммутационные структуры на основе PCI-Express, одна из которых объединяет посредством первого коммутатора модули МПД и МОС, другая структура объединяет посредством второго коммутатора модули МОС; модуль высокоскоростного канала (МВК), выполненный с возможностью обеспечения обмена данными по внешним каналам, объединения в единый кадр по алгоритму пакетов, одновременной пересылки сформированных пакетов в модули МОС и во внешние каналы; при этом модуль МВК подключен через высокоскоростную коммутационную структуру посредством второго коммутатора к модулям МОС. 4 з.п. ф-лы, 2 ил.

Description

Изобретение относится к области вычислительной техники и предназначено для построения систем цифровой обработки сигналов в гидроакустических системах в реальном масштабе времени.
Из уровня техники известен цифровой вычислительный комплекс (ЦВК) для обработки сигналов в гидроакустических системах (патент RU на изобретение №2207620, МПК: G06F 15/16, G01S 15/88, опубликовано 27.06.2003 г.). ЦВК имеет модульную реконфигурируемую архитектуру и включает в себя модули программируемых процессоров сигналов (ППС), модули ЭВМ и пульта - рабочего места оператора. Данные на вход комплекса и между ППС передаются по высокоскоростным каналам, все ППС и ЭВМ объединены сетями Ethernet и Манчестер 2, а для регистрации и документирования выходной информации пульт дополнен накопителем на оптическом диске и цифропечатающим устройством.
Недостатком данного ЦВК является ограничение по пропускной способности последовательной по своей структуре кольцевой шины, что уменьшает производительность и снижает надежность устройства.
Известна электронная вычислительная машина (патент RU на изобретение №2272317, МПК: G06P 15/00 (2006/01), опубликовано 20.03.2006 г.). Электронная вычислительная машина содержит центральный процессор, перепрограммируемое энергонезависимое запоминающее устройство, энергозависимое запоминающее устройство, устройство ввода-вывода данных. Дополнительно в него введено постоянное энергонезависимое запоминающее устройство, предназначенное для однократного занесения в него информации при изготовлении ЭВМ и постоянного хранения ее без возможности изменения в процессе эксплуатации, а также для обеспечения выполнения хранящейся в нем основной программы. При этом ЭВМ выполнена с возможностью копирования основной программы из перепрограммируемого энергонезависимого запоминающего устройства в энергозависимое запоминающее устройство, а также хранения основной программы в перепрограммируемом энергонезависимом запоминающем устройстве поблочно в двух копиях, причем в случае сбоя при копировании блока осуществляется копирование второй копии этого блока.
Недостатком данной электронной вычислительной машины является сравнительно невысокое быстродействие и ограниченные функциональные возможности по обработке сигналов.
Наиболее близкой по технической сущности к предлагаемой является электронная вычислительная машина (патент RU на изобретение №2344472, МПК: G06P 15/00 (2006/01) , опубликовано 20.01.2009 г.. Электронная вычислительная машина (ЭВМ) для цифровой обработки сигналов в реальном масштабе времени, имеющая модульную архитектуру, содержит центральный процессор, один или несколько программируемых процессоров сигналов, а также перепрограммируемое постоянное запоминающее устройство и оперативное запоминающее устройство. При этом ЭВМ дополнительно содержит одно или несколько устройств ввода-вывода, графический контроллер, входы-выходы которых соединены с шиной системной магистрали ЭВМ, центральный процессор, включающий микропроцессор, постоянное энергонезависимое запоминающее устройство, перепрограммируемое энергонезависимое запоминающее устройство, энергозависимое запоминающее устройство, входы-выходы которых соединены с шиной системной магистрали центрального процессора, а также буферное устройство, первый вход-выход которого соединен с шиной системной магистрали центрального процессора, а второй вход-выход соединен с шиной системной магистрали ЭВМ, программируемый процессор сигналов дополнительно содержит коммутатор ввода-вывода данных, а также коммутатор системных магистральных интерфейсов.
К недостаткам данной ЭВМ можно отнести необходимость поддерживать высокоскоростной обмен информацией между программируемыми процессорами сигналов для обработки сигнальной информации, что занимает коммуникационные ресурсы модуля на передачу и прием данных и, в конечном итоге, ограничивает скорость обработки сигнальной информации.
В цифровых вычислительных комплексах (ЦВК) для гидроакустических систем обработка сигналов выполняется в реальном масштабе времени. При этом с учетом условий размещения гидроакустических комплексов и станции (ГАК и ГАС) на ЦВК налагаются жесткие ограничения по габаритам и энергопотреблению. Важным фактором является стоимость разработки и производства изделия, что заставляет искать пути глубокой унификации ЦВК для гидроакустических систем различного назначения. Актуальной задачей для гидроакустики является создание вычислительного комплекса, способного принимать большие потоки сигналов, имеющего высокую производительность, обеспечивающую обработку сигналов в реальном масштабе времени. При этом ЦВК, а следовательно, и цифровые вычислительные машины, входящие в его состав, должны иметь модульную, реконфигурируемую, открытую архитектуру, позволяющую на единых модулях реализовать выполнение широкого класса задач.
Технический результат, на достижение которого направлено предлагаемое изобретение, заключается в повышении быстродействия и обеспечении унификации цифровой вычислительной машины (ЦВМ).
Технический результат достигается тем, что цифровая вычислительная машина для обработки сигналов в гидроакустических системах в реальном масштабе времени, имеющая модульную реконфигурируемую архитектуру, включает один или несколько модулей процессоров данных (МПД), выполненных на базе микропроцессоров с RISC-архитектурой и допускающих установку дополнительных мезонинных модулей, один или несколько модулей обработки сигналов (МОС), выполненных на базе сигнальных процессоров, объединенных в двухпроцессорные кластеры с общей оперативной памятью. При этом в цифровой вычислительной машине образованы две высокоскоростные коммутационные структуры на основе PCI-Express, первая из которых объединяет посредством первого коммутатора модули МПД и МОС и выполнена с возможностью обеспечения пакетного полнодуплексного обмена данными между любыми парами этих модулей. Другая структура объединяет посредством второго коммутатора модули МОС и выполнена с возможностью обеспечения пакетного полнодуплексного обмена данными между любыми парами модулей МОС.
При этом цифровая вычислительная машина отличается от прототипа тем, что содержит модуль высокоскоростного канала (МВК), выполненный с возможностью обеспечения обмена данными по внешним каналам, объединения в единый кадр по заданному алгоритму пакетов, поступающих от нескольких внешних абонентов, перестановки данных внутри пакетов, одновременной пересылки сформированных пакетов в модули МОС и, при необходимости, во внешние каналы. При этом модуль МВК подключен через высокоскоростную коммутационную структуру посредством второго коммутатора к модулям МОС, что обеспечивает возможность пакетного полнодуплексного обмена данными между любыми парами модулей МОС и МВК.
Цифровая вычислительная машина может быть выполнена с возможностью подключения к сети Ethernet, осуществляемого посредством дополнительного модуля коммутатора Ethernet, подключаемого к модулям МПД через кросс-плату.
Цифровая вычислительная машина может быть выполнена с возможностью подключения к мультиплексному каналу информационного обмена по ГОСТ Р 52070-2003, осуществляемой посредством установки на модуль МПД дополнительного мезонинного модуля мультиплексного канала информационного обмена.
Цифровая вычислительная машина может дополнительно включать мезонинные модули накопителя на Flash-памяти, устанавливаемые на модули МПД.
Цифровая вычислительная машина может дополнительно содержать технологический модуль, установкой перемычек на котором задается уникальный номер ЦВМ, который используют для идентификации ЦВМ при организации совместной работы нескольких ЦВМ в одном комплексе.
Сущность изобретения поясняется Фиг.1 и 2, где
Фиг.1 - структурная схема ЦВМ;
Фиг.2 - структурная схема ЦВМ с дополнительными модулями.
На Фиг.1 изображена структурная схема цифровой вычислительной машины, предназначенной для обработки сигналов в гидроакустических системах в реальном масштабе времени и имеющей модульную реконфигурируемую архитектуру. Конструктивно ЦВМ объединяет в одном корпусе модули процессора данных, модули обработки сигналов, модуль высокоскоростного канала, кросс-плату и источник питания.
В состав цифровой вычислительной машины входят один или несколько модулей процессоров данных (МПД) 1, выполненных на базе микропроцессоров с RISC-архитектурой и допускающих установку дополнительных мезонинных модулей, один или несколько модулей обработки сигналов (МОС) 2, выполненных на базе сигнальных процессоров, объединенных в двухпроцессорные кластеры с общей оперативной памятью, и модуль высокоскоростного канала (МВК) 3, обеспечивающий прием и передачу данных по внешним дуплексным каналам, первичную обработку данных, буферизацию данных и их передачу в модули МОС 2. ЦВМ также включает первый коммутатор 4 и второй коммутатор 5.
При этом в ЦВМ образованы две высокоскоростные коммутационные структуры на основе PCI-Express. Коммутационные структуры на основе PCI-Express, обладающей высокой пропускной способностью, предназначены для организации множества одновременно функционирующих межмодульных полнодуплексных соединений, реализующих программно управляемое распределение и обмен данными между любыми парами модулей по методу «точка-точка».
Первая структура посредством первого коммутатора 4 объединяет модули МПД 1 и модули МОС 2, входы-выходы которых соединены с входами-выходами первого коммутатора 4, и обеспечивает пакетный полнодуплексный обмен данными между любыми парами этих модулей.
Вторая структура посредством второго коммутатора 5 объединяет модули МОС 2 и МВК 3, входы-выходы которых соединены с входами-выходами второго коммутатора 5, и обеспечивает пакетный полнодуплексный обмен данными между любыми парами модулей МОС 2 и МВК 3.
Модуль высокоскоростного канала 3 выполнен с возможностью приема первичных данных из внешних каналов и выполнения их предобработки, передавая в модули МОС 2 только ту информацию, которую должен обрабатывать каждый конкретный модуль, При этом необходимость в обмене данными между модулями МОС 2 значительно уменьшается, что позволяет сконцентрировать вычислительные ресурсы модулей МОС 2 на обработке сигнальной информации.
В ЦВМ можно выделить универсальную часть, реализованную на модулях процессора данных (МПД) 1, и сигнальную часть, реализованную на модулях обработки сигналов (МОС) 2.
Модули МПД 1 содержат RISC-процессор, оперативную память, энергонезависимую память, каналы RS-232C, канал Ethernet 10/100 ТР и допускают установку двух мезонинных РМС-модулей в каждом модуле МПД1.
Модули МОС 2 выполнены на базе сигнальных процессоров, объединенных в двухпроцессорные кластеры с общей оперативной памятью.
Ввод первичных данных в ЦВМ осуществляется с помощью модуля высокоскоростного канала (МВК) 3, при этом модуль МВК 3 осуществляет объединение в единый кадр пакетов, поступающих от нескольких внешних абонентов, перестановку данных внутри пакетов, одновременную пересылку сформированных пакетов для обработки в модули МОС 2 и, при необходимости, во внешние каналы.
Первый коммутатор 4 обеспечивает пакетный полнодуплексный обмен на основе PCI-Express между любыми парами модулей МПД 1 и МОС 2, а второй коммутатор 5 обеспечивает пакетный полнодуплексный обмен на основе PCI-Express между любыми парами модулей МОС 2 и МВК 3.
Работа ЦВМ осуществляется следующим образом. При включении питания или при поступлении сигнала сброса процессоры модулей МПД 1 и МОС 2 считывают из своей энергонезависимой памяти и выполняют программы начальной загрузки, осуществляющие начальное тестирование соответствующего модуля, при этом один, заранее определенный модуль МОС 2, проводит тестирование модуля МВК. После чего модули МПД 1 и МОС 2 переходят в режим ожидания загрузки основной программы пользователя из ведущего модуля МПД 1. Затем ведущий модуль МПД 1 выполняет чтение из своей энергонезависимой памяти и загрузку через первую коммутационную структуру в оперативную память остальных модулей МПД 1 и модулей МОС 2 пользовательских программ. После загрузки соответствующих программ в оперативную память модулей МПД 1 и МОС 2 модули МПД 1 и МОС 2 запускают выполнение загруженных в них программ, при этом один заранее определенный модуль МОС 2 управляет работой модуля МВК 3. На вход модуля МВК 3 по внешним каналам ввода данных поступает сигнальная информация. Модуль МВК 3 осуществляет объединение в единый кадр пакетов, поступающих от нескольких внешних абонентов, выполняет перестановку данных внутри пакетов и производит одновременную пересылку сформированных пакетов для обработки через вторую коммутационную структуру в оперативную память модулей МОС 2. Сигнальные процессоры модулей МОС 2 осуществляют обработку данных сигнала в соответствии с загруженной в них ранее пользовательской программой обработки сигнала. Результирующие данные программы обработки сигнала передаются из МОС 2 через первый коммутатор на модули МПД 1.
Помимо модулей МПД 1, МОС 2 и МВК 3 в состав ЦВМ могут входить: модуль коммутатора Ethernet, мезонинный модуль контроллера мультиплексного канала, мезонинный модуль накопителя на Flash-памяти.
В качестве примера на Фиг.2 приведена структурная схема ЦВМ, доукомплектованной модулем коммутатора сети Ethernet, мезонинным модулем контроллера мультиплексного канала информационного обмена по ГОСТ Р 52070-2003 и мезонинными модулями накопителя на Flash-памяти.
Модуль коммутатора Ethernet обеспечивает подключение модулей МПД по кросс-плате ЦВМ к внешним абонентам сети Ethernet через соединители на лицевой панели модуля.
Возможность использования в ЦВМ дополнительных мезонинных модулей для реализации требуемых внешних интерфейсов, например, применение мезонинного модуля мультиплексного канала информационного обмена по ГОСТ Р 52070-2003 (МКИО), обеспечивает взаимодействие ЦВМ с внешними устройствами по двум независимым каналам в качестве контроллера или оконечного устройства, а применение мезонинных модулей Flash-памяти обеспечивает возможность накопления данных в ходе функционирования изделия.
Работа схемы (Фиг.2) осуществляется аналогично работе схемы, изображенной на Фиг.1. При этом результирующие данные программы обработки сигнала передаются из МОС 2 через первый коммутатор на МПД 1. Причем модули МПД 1 могут вести обмен информацией по сети Ethernet с внешними абонентами через модуль коммутатора Ethernet, а также по каналу информационного обмена по ГОСТ Р 52070-2003 через мезонинные модули контроллера мультиплексного канала информационного обмена по ГОСТ Р 52070-2003. При необходимости модули МПД 1 могут вести запись информации на мезонинные модули накопителей на Flash-памяти.
Предлагаемая структура цифровой вычислительной машины позволяет оптимизировать архитектуру ЦВМ к обработке больших потоков сигналов в реальном масштабе времени. При этом архитектура ЦВМ позволяет проводить модернизацию по частям, заменяя отдельные модули из состава ЦВМ на усовершенствованные, обладающие улучшенными характеристиками и вводя в состав ЦВМ дополнительные мезонинные модули. В ЦВМ используются унифицированные модули различного назначения, что обеспечивает возможность реализации широкого класса ГАК переукомплектованием ЦВМ под конфигурацию, необходимую потребителю. Позволяет реализовать возможность совместной работы нескольких ЦВМ в составе вычислительного комплекса, при этом для идентификации конкретной ЦВМ ей присваивается уникальный номер.

Claims (5)

1. Цифровая вычислительная машина (ЦВМ) для обработки сигналов в гидроакустических системах в реальном масштабе времени, имеющая модульную реконфигурируемую архитектуру, включающая один или несколько модулей процессоров данных (МПД), выполненных на базе микропроцессоров с RISC-архитектурой и допускающих установку дополнительных мезонинных модулей, один или несколько модулей обработки сигналов (МОС), выполненных на базе сигнальных процессоров, объединенных в двухпроцессорные кластеры с общей оперативной памятью, при этом в ЦВМ образованы две высокоскоростные коммутационные структуры на основе PCI-Express, одна из которых объединяет посредством первого коммутатора модули МПД и МОС и выполнена с возможностью обеспечения пакетного полнодуплексного обмена данными между любыми парами этих модулей, другая структура объединяет посредством второго коммутатора модули МОС и выполнена с возможностью обеспечения пакетного полнодуплексного обмена данными между любыми парами модулей МОС, отличающаяся тем, что содержит модуль высокоскоростного канала (МВК), выполненный с возможностью обеспечения обмена данными по внешним каналам, объединения в единый кадр по алгоритму пакетов, поступающих от нескольких внешних абонентов, одновременной пересылки сформированных пакетов в модули МОС и во внешние каналы, при этом модуль МВК подключен через высокоскоростную коммутационную структуру посредством второго коммутатора к модулям МОС.
2. Цифровая вычислительная машина по п. 1, отличающаяся тем, что выполнена с возможностью подключения к сети Ethernet, осуществляемого посредством дополнительного модуля коммутатора Ethernet, подключаемого к модулям МПД через кросс-плату.
3. Цифровая вычислительная машина по п. 1, отличающаяся тем, что выполнена с возможностью подключения к мультиплексному каналу информационного обмена, осуществляемой посредством установки на модуль МПД дополнительного мезонинного модуля мультиплексного канала информационного обмена.
4. Цифровая вычислительная машина по п. 1, отличающаяся тем, что дополнительно включает мезонинные модули накопителя на Flash-памяти, устанавливаемые на модули МПД.
5. Цифровая вычислительная машина по п. 1, отличающаяся тем, что дополнительно содержит технологический модуль, установкой перемычек на котором задается уникальный номер ЦВМ, который используют для идентификации ЦВМ при организации совместной работы нескольких ЦВМ в одном комплексе.
RU2013154952/08A 2013-12-10 2013-12-10 Цифровая вычислительная машина RU2547216C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2013154952/08A RU2547216C1 (ru) 2013-12-10 2013-12-10 Цифровая вычислительная машина

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2013154952/08A RU2547216C1 (ru) 2013-12-10 2013-12-10 Цифровая вычислительная машина

Publications (1)

Publication Number Publication Date
RU2547216C1 true RU2547216C1 (ru) 2015-04-10

Family

ID=53296217

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2013154952/08A RU2547216C1 (ru) 2013-12-10 2013-12-10 Цифровая вычислительная машина

Country Status (1)

Country Link
RU (1) RU2547216C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2707701C1 (ru) * 2019-04-02 2019-11-28 Общество с ограниченной ответственностью "ГРЭК" Блок вычислительный

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2207620C2 (ru) * 2001-03-11 2003-06-27 Федеральное государственное унитарное предприятие "Центральный научно-исследовательский институт "Морфизприбор" Цифровой вычислительный комплекс для обработки сигналов в гидроакустических системах
RU2272317C1 (ru) * 2004-08-16 2006-03-20 Федеральное Государственное Унитарное Предприятие "Государственный Рязанский Приборный Завод" Электронная вычислительная машина
RU2344472C1 (ru) * 2007-06-04 2009-01-20 Федеральное Государственное Унитарное Предприятие "Государственный Рязанский Приборный Завод" Электронная вычислительная машина
RU2008142570A (ru) * 2008-10-28 2010-05-10 Федеральное Государственное Унитарное Предприятие "Государственный Рязанский Приборный Завод" (Ru) Многофункциональный вычислительный комплекс для обработки радиолокационных сигналов

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2207620C2 (ru) * 2001-03-11 2003-06-27 Федеральное государственное унитарное предприятие "Центральный научно-исследовательский институт "Морфизприбор" Цифровой вычислительный комплекс для обработки сигналов в гидроакустических системах
RU2272317C1 (ru) * 2004-08-16 2006-03-20 Федеральное Государственное Унитарное Предприятие "Государственный Рязанский Приборный Завод" Электронная вычислительная машина
RU2344472C1 (ru) * 2007-06-04 2009-01-20 Федеральное Государственное Унитарное Предприятие "Государственный Рязанский Приборный Завод" Электронная вычислительная машина
RU2008142570A (ru) * 2008-10-28 2010-05-10 Федеральное Государственное Унитарное Предприятие "Государственный Рязанский Приборный Завод" (Ru) Многофункциональный вычислительный комплекс для обработки радиолокационных сигналов

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2707701C1 (ru) * 2019-04-02 2019-11-28 Общество с ограниченной ответственностью "ГРЭК" Блок вычислительный

Similar Documents

Publication Publication Date Title
CN105279133B (zh) 基于SoC在线重构的VPX并行DSP信号处理板卡
US10198396B2 (en) Master control board that switches transmission channel to local commissioning serial port of the master control board
US20130179622A1 (en) System and method for transmitting and receiving data using an industrial expansion bus
CN109902014A (zh) 一种服务器系统共享串口的方法、装置、受控终端及存储介质
CN110865958B (zh) 一种基于lrm的综合交换管理模块的设计方法
CN102667649A (zh) 基于多处理器的可编程逻辑控制器及其操作方法
KR102471141B1 (ko) 전기 시설, 특히 핵 시설을 제어하기 위한 프로그래밍가능 논리 회로, 연관된 제어 디바이스 및 방법
CN102724093A (zh) 一种atca机框及其ipmb连接方法
CN104899170A (zh) 分布式智能平台管理总线ipmb连接方法及atca机框
CN102377574A (zh) 具有核冗余的多核网络设备
US20070044064A1 (en) Processor network
CN112306946A (zh) 用于处理器核心的网络的覆盖层
KR102080078B1 (ko) 자동화 시스템 및 작동 방법
RU2547216C1 (ru) Цифровая вычислительная машина
CN104977884A (zh) 一种动车组网络控制系统仿真测试台
KR20120070188A (ko) 모듈 간의 타이밍 정보를 이용하는 멀티코어 시스템의 시뮬레이터, 및 그 시뮬레이션 방법
CN114356671A (zh) 板卡调试装置、系统及方法
CN109116314A (zh) Vpx模块通用测试方法
KR101240703B1 (ko) Plc 네트워크 증설방법 및 이를 이용한 네트워크 증설시스템
US9317024B2 (en) Automation system
CN103530256B (zh) CPCIe和PCI协议数据的处理装置及方法
CN103782549A (zh) 信息传输网络和相应的网络节点
CN108388228A (zh) 一种针对多通道嵌入式控制系统的同步调试方法和装置
KR101527674B1 (ko) 백플레인, 이를 이용한 제어 시스템 및 방법
RU162375U1 (ru) Вычислительный модуль

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20171211

NF4A Reinstatement of patent

Effective date: 20181218