RU162375U1 - Вычислительный модуль - Google Patents

Вычислительный модуль Download PDF

Info

Publication number
RU162375U1
RU162375U1 RU2015150803/08U RU2015150803U RU162375U1 RU 162375 U1 RU162375 U1 RU 162375U1 RU 2015150803/08 U RU2015150803/08 U RU 2015150803/08U RU 2015150803 U RU2015150803 U RU 2015150803U RU 162375 U1 RU162375 U1 RU 162375U1
Authority
RU
Russia
Prior art keywords
output
input
connectors
patch panel
peripheral
Prior art date
Application number
RU2015150803/08U
Other languages
English (en)
Inventor
Сергей Владимирович Юрлин
Игорь Николаевич Лобанов
Игнат Николаевич Бычков
Владимир Марткович Фельдман
Original Assignee
Акционерное общество "МЦСТ"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Акционерное общество "МЦСТ" filed Critical Акционерное общество "МЦСТ"
Priority to RU2015150803/08U priority Critical patent/RU162375U1/ru
Application granted granted Critical
Publication of RU162375U1 publication Critical patent/RU162375U1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/08Digital computers in general; Data processing equipment in general using a plugboard for programming
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/17Interprocessor communication using an input/output type connection, e.g. channel, I/O port
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Data Mining & Analysis (AREA)
  • Databases & Information Systems (AREA)
  • Mathematical Physics (AREA)
  • Multi Processors (AREA)
  • Bus Control (AREA)

Abstract

1. Вычислительный модуль, содержащий печатную плату и размещенные на ней: процессор с выводом межпроцессорных каналов, подключенный к оперативной памяти, а также к контроллеру периферийных интерфейсов посредством шины ввода-вывода, контроллер периферийных интерфейсов с подключением к нему шин периферийных интерфейсов, оперативную память, пользовательские соединители и соединители для подключения к коммутационной панели, выполненные с возможностью подключения межпроцессорных каналов и шин периферийных интерфейсов к коммутационной панели, отличающийся тем, что в него дополнительно введен разъем для реализации прямого межпроцессорного канала между крейтовыми системами кластера, минуя коммутационную панель.2. Вычислительный модуль по п. 1, отличающийся тем, что первый вход-выход контроллера периферийных интерфейсов соединен с четвертым входом-выходом процессора посредством шины ввода-вывода.3. Вычислительный модуль по п. 1, отличающийся тем, что третий вход-выход процессора соединен с первым входом-выходом соединителей для подключения к коммутационной панели посредством межпроцессорных каналов.4. Вычислительный модуль по п. 1, отличающийся тем, что второй, третий, четвертый и пятый входы-выходы контроллера периферийных интерфейсов соединены соответственно с вторым входом-выходом соединителей для подключения к коммутационной панели, входом-выходом накопителя данных, первым входом-выходом постоянного запоминающего устройства, вторым входом-выходом пользовательских соединителей, а также первый вход-выход пользовательских соединителей, соединен с вторым входом-выходом постоянного запоминающего устройства посре

Description

Полезная модель относится к области вычислительной техники и может быть использована для создания высокопроизводительных вычислительных систем.
Известно «Устройство для сопряжения электронной вычислительной машины с терминалом» [SU №772408 A1, G06F 13/00, 10.05.2005], содержащее ряд согласующих элементов, обеспечивающих подключение процессора ЭВМ к терминалу. Обмен, т.е. ввод и вывод данных, производится по командам (операциям) обмена, выполняемым процессором. Для организации обмена в программу вводятся команды ввода и вывода, выполняемые в общей последовательности операций.
Недостатком данного устройства является то, что оно потребляет значительные ресурсы машинного времени, так как в течение всего обмена процессор занят и не способен решать другие задачи, а время обмена, особенно при передаче данных последовательным кодом, может быть достаточно велико.
Наиболее близким к заявляемому является вычислительный модуль многопроцессорной крейтовой системы и многопроцессорная система из этих модулей [РФ №151425 U1, G06F 15/16, 10.04.2015], содержащий печатную плату и размещенные на ней: процессор с выводом межпроцессорных каналов, подключенный к оперативной памяти, а также к контроллеру периферийных интерфейсов посредством шины ввода-вывода, контроллер периферийных интерфейсов с подключением к нему шин периферийных интерфейсов, оперативную память, пользовательские соединители и соединители для подключения к коммутационной панели, выполненные с возможностью подключения межпроцессорных каналов и шин периферийных интерфейсов к коммутационной панели.
Недостатком данного модуля является то, что для увеличения вычислительных характеристик системы необходимо увеличение количества процессоров, так как взаимодействие в крейтовых системах осуществляется посредством сетевых интерфейсов через контроллер периферийных интерфейсов и/или дополнительные специфичные контроллеры, что создает большую задержку на линии передачи данных между крейтовыми системами и создает перегрузку шины ввода-вывода процессора.
Техническим результатом является увеличение вычислительных характеристик крейтовой системы и реализацию на их основе вычислительных кластеров за счет уменьшения задержки на линии передачи данных между крейтовыми системами, разгрузки шины ввода-вывода процессора, обеспечения возможности прямого межпроцессорного взаимодействия с прямым доступом в память между смежными крейтовыми системами вычислительного кластера через кабельное соединение.
Технический результат достигается тем, что в вычислительный модуль, содержащий печатную плату и размещенные на ней: процессор с выводом межпроцессорных каналов, подключенный к оперативной памяти, а также к контроллеру периферийных интерфейсов посредством шины ввода-вывода, контроллер периферийных интерфейсов с подключением к нему шин периферийных интерфейсов, оперативную память, пользовательские соединители и соединители для подключения к коммутационной панели, выполненные с возможностью подключения межпроцессорных каналов и шин периферийных интерфейсов к коммутационной панели, дополнительно введен разъем для реализации прямого межпроцессорного канала между крейтовыми системами кластера минуя коммутационную панель, причем первый вход-выход контроллера периферийных интерфейсов соединен с четвертым входом-выходом процессора посредством шины ввода-вывода, причем третий вход-выход процессора соединен с первым входом-выходом соединителей для подключения к коммутационной панели посредством межпроцессорных каналов, причем второй, третий, четвертый и пятый входы-выходы контроллера периферийных интерфейсов соединены соответственно с вторым входом-выходом соединителей для подключения к коммутационной панели, входом-выходом накопителя данных, первым входом-выходом постоянного запоминающего устройства, вторым входом-выходом пользовательских соединителей, а также первый вход-выход пользовательских соединителей, соединен с вторым входом-выходом постоянного запоминающего устройства посредством шин периферийных интерфейсов, причем межпроцессорные каналы предназначены для подключения аналогичных вычислительных модулей, а периферийные интерфейсы - периферийных модулей при реализации масштабируемой по количеству ядер и периферийных интерфейсов многопроцессорной крейтовой системы, причем модуль содержит в зоне лицевой панели один или несколько разъемов, предназначенных для кабельного соединения с аналогичными вычислительными модулями в соседних крейтовых системах кластера и конструктивно предназначены для реализации 10G или 40G Ethernet, что позволяет использовать в качестве среды передачи как оптические, так и медные кабели.
Введение указанного дополнительного элемента и последовательности его подключения обеспечивает увеличение вычислительных характеристик крейтовой системы и реализацию на их основе вычислительных кластеров за счет уменьшения задержки на линии передачи данных между крейтовыми системами, разгрузки шины ввода-вывода процессора, обеспечения возможности прямого межпроцессорного взаимодействия с прямым доступом в память между смежными крейтовыми системами вычислительного кластера через кабельное соединение.
На фиг. 1 представлена схема модуля.
Модуль (фиг. 1) содержит печатную плату и размещенные на ней: процессор 1, контроллер 2 периферийных интерфейсов, оперативную память 3, накопитель данных 4, постоянное запоминающее устройство 5, пользовательские соединители 6, соединители 7 для подключения к коммутационной панели и разъем 8 для дополнительного межпроцессорного канала.
Модуль (фиг. 1) содержит печатную плату и размещенные на ней: процессор 1, контроллер 2 периферийных интерфейсов, оперативную память 3, накопитель данных 4, постоянное запоминающее устройство 5, пользовательские соединители 6, соединители 7 для подключения к коммутационной панели и разъем 8 для дополнительного межпроцессорного канала минуя коммутационную панель, вход-выход которого соединен с вторым входом-выходом процессора 1, третий вход-выход которого соединен с первым входом-выходом соединителей 7 для подключения к коммутационной панели, второй вход-выход которой соединен со вторым входом-выходом контроллера 2 периферийных интерфейсов, первый вход-выход которого соединен с четвертым входом-выходом процессора 1, первый вход-выход которого соединен с входом-выходом оперативной памяти 3, вход-выход накопителя данных 4 соединен с третьим входом-выходом контроллера 2 периферийных интерфейсов, четвертый вход-выход которого соединен с первым входом-выходом постоянного запоминающего устройства 5, второй вход-выход которого соединен с первым входом-выходом пользовательских соединителей 6 второй вход-выход которого соединен с пятым входом-выходом контроллера 2 периферийных интерфейсов, причем первый вход-выход контроллера 2 периферийных интерфейсов соединен с четвертым входом-выходом процессора 1 посредством шины ввода-вывода, причем третий вход-выход процессора 1 соединен с первым входом-выходом соединителей 7 для подключения к коммутационной панели посредством межпроцессорных каналов, причем второй, третий, четвертый и пятый входы-выходы контроллера 2 периферийных интерфейсов соединены соответственно с вторым входом-выходом соединителей 7 для подключения к коммутационной панели, входом-выходом накопителя данных 4, первым входом-выходом постоянного запоминающего устройства 5, вторым входом-выходом пользовательских соединителей 6, а также первый вход-выход пользовательских соединителей 6, соединен с вторым входом-выходом постоянного запоминающего устройства 5 посредством шин периферийных интерфейсов, причем межпроцессорные каналы предназначены для подключения аналогичных вычислительных модулей, а периферийные интерфейсы -периферийных модулей при реализации масштабируемой по количеству ядер и периферийных интерфейсов многопроцессорной крейтовой системы, причем модуль содержит в зоне лицевой панели один или несколько разъемов, предназначенных для кабельного соединения с аналогичными вычислительными модулями в соседних крейтовых системах кластера и конструктивно предназначены для реализации 10G или 40G Ethernet, что позволяет использовать в качестве среды передачи как оптические, так и медные кабели.
Конструктивное исполнение и работа модуля (фиг. 1) заключается в следующем.
Заявляемый вычислительный модуль обеспечивают создание вычислительного кластера на основе масштабируемой по количеству ядер и периферийных интерфейсов многопроцессорной крейтовой системы (до пяти штук) путем их объединения по принципу "каждый с каждым" через дополнительный межпроцессорный канал кабельным соединением. При этом свойства данного канала обеспечивают высокоскоростной прямой доступ к памяти между смежными крейтовыми системами вычислительного кластера. Это обеспечивает более полную загрузку микропроцессора на относительно простых вычислительных задачах, когда производительность ограничена шиной ввода-вывода микропроцессора.
Модуль обеспечивает возможность прямого межпроцессорного взаимодействия с прямым доступом в память между смежными крейтовыми системами вычислительного кластера через кабельное соединение.
Данный модуль имеет возможность коммутации с аналогичными вычислительными модулями за счет межпроцессорных каналов через соединители на коммутационную панель.
Такие вычислительные модули могут использоваться в крейтовой системе, обеспечивая создание масштабируемого по количеству ядер и периферийных интерфейсов вычислительного кластера.
Работа модуля начинается с загрузки операционной системы в каждой крейтовой системе кластера. Загрузка операционной системы производится со встроенного на модуль накопителя данных 4 после обращения процессорного ядра в постоянное запоминающее устройство 5 за первой командой. После инициализации операционной системы с устройств ввода-вывода крейтовой системы, подключаемых к пользовательским соединителям данного вычислительного модуля или периферийного модуля, взаимодействие с которыми происходит посредством периферийных интерфейсов контроллера периферийных интерфейсов 2, инициируется определенная задача, которая загружается в процессорные модули. При выполнении задачи имеют место обмены данными между отдельными подзадачами, выполняемыми разными процессорными модулями. Такие обмены осуществляются посредством межпроцессорных каналов, выходящих на коммутационную панель.
Среди множества задач существуют такие, которые предназначены для выполнения одновременно на множестве многопроцессорных крейтовых систем. Они отличаются высоким параллелизмом. В таком случае при нехватке вычислительных ресурсов в одной крейтовой системы происходит передача фрагментов такой задачи на другие крейтовые системы вычислительного кластера. Для таких передач используется введенный разъем 8 для дополнительного межпроцессорного канала минуя коммутационную панель, обеспечивающий прямой доступ в память процессоров смежных крейтовых систем.
Модуль в зоне лицевой панели содержит один или несколько разъемов, предназначенных для кабельного соединения с аналогичными вычислительными модулями в соседних крейтовых системах кластера и, в том числе дополнительного межпроцессорного канала и обеспечивают реализацию 10G или 40G Ethernet, что позволяет использовать в качестве среды передачи как оптические, так и медные кабели.
Таким образом, модуль обеспечивает увеличение вычислительных характеристик крейтовой системы и реализацию на их основе вычислительных кластеров за счет уменьшения задержки на линии передачи данных между крейтовыми системами, разгрузки шины ввода-вывода процессора, обеспечения возможности прямого межпроцессорного взаимодействия с прямым доступом в память между смежными крейтовыми системами вычислительного кластера через кабельное соединение.

Claims (6)

1. Вычислительный модуль, содержащий печатную плату и размещенные на ней: процессор с выводом межпроцессорных каналов, подключенный к оперативной памяти, а также к контроллеру периферийных интерфейсов посредством шины ввода-вывода, контроллер периферийных интерфейсов с подключением к нему шин периферийных интерфейсов, оперативную память, пользовательские соединители и соединители для подключения к коммутационной панели, выполненные с возможностью подключения межпроцессорных каналов и шин периферийных интерфейсов к коммутационной панели, отличающийся тем, что в него дополнительно введен разъем для реализации прямого межпроцессорного канала между крейтовыми системами кластера, минуя коммутационную панель.
2. Вычислительный модуль по п. 1, отличающийся тем, что первый вход-выход контроллера периферийных интерфейсов соединен с четвертым входом-выходом процессора посредством шины ввода-вывода.
3. Вычислительный модуль по п. 1, отличающийся тем, что третий вход-выход процессора соединен с первым входом-выходом соединителей для подключения к коммутационной панели посредством межпроцессорных каналов.
4. Вычислительный модуль по п. 1, отличающийся тем, что второй, третий, четвертый и пятый входы-выходы контроллера периферийных интерфейсов соединены соответственно с вторым входом-выходом соединителей для подключения к коммутационной панели, входом-выходом накопителя данных, первым входом-выходом постоянного запоминающего устройства, вторым входом-выходом пользовательских соединителей, а также первый вход-выход пользовательских соединителей, соединен с вторым входом-выходом постоянного запоминающего устройства посредством шин периферийных интерфейсов.
5. Вычислительный модуль по п. 1, отличающийся тем, что межпроцессорные каналы предназначены для подключения аналогичных вычислительных модулей, а периферийные интерфейсы - периферийных модулей при реализации масштабируемой по количеству ядер и периферийных интерфейсов многопроцессорной крейтовой системы.
6. Вычислительный модуль по п. 1, отличающийся тем, что модуль содержит в зоне лицевой панели один или несколько разъемов, предназначенных для кабельного соединения с аналогичными вычислительными модулями в соседних крейтовых системах кластера и конструктивно предназначены для реализации 10G или 40G Ethernet, что позволяет использовать в качестве среды передачи как оптические, так и медные кабели.
Figure 00000001
RU2015150803/08U 2015-11-27 2015-11-27 Вычислительный модуль RU162375U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2015150803/08U RU162375U1 (ru) 2015-11-27 2015-11-27 Вычислительный модуль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2015150803/08U RU162375U1 (ru) 2015-11-27 2015-11-27 Вычислительный модуль

Publications (1)

Publication Number Publication Date
RU162375U1 true RU162375U1 (ru) 2016-06-10

Family

ID=56115888

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2015150803/08U RU162375U1 (ru) 2015-11-27 2015-11-27 Вычислительный модуль

Country Status (1)

Country Link
RU (1) RU162375U1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10489341B1 (en) * 2018-06-25 2019-11-26 Quanta Computer Inc. Flexible interconnect port connection

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10489341B1 (en) * 2018-06-25 2019-11-26 Quanta Computer Inc. Flexible interconnect port connection

Similar Documents

Publication Publication Date Title
CN102710477B (zh) 一种基于vpx总线结构的数据处理系统
US9829935B2 (en) SAS integration with tray and midplane server architecture
RU151425U1 (ru) Вычислительный модуль многопроцессорной крейтовой системы и многопроцессорная система из этих модулей
US20150254201A1 (en) Standard pci express add-in card form factor multi ports network interface controller supporting multi dimensional network topologies
RU156778U1 (ru) Реконфигурируемая вычислительная система
CN105183683A (zh) 一种多fpga芯片加速卡
CN110059797B (zh) 一种计算装置及相关产品
CN105553886A (zh) 一种可灵活扩展端口数量的pcie交换机
US9424223B2 (en) Tightly coupled multiprocessor system
CN110163349B (zh) 一种网络模型的计算方法及装置
CN110059809B (zh) 一种计算装置及相关产品
RU162375U1 (ru) Вычислительный модуль
RU183879U1 (ru) Процессорный модуль
CN109739802A (zh) 计算集群及计算集群配置方法
US20170221175A1 (en) Electronic device and graphics processing unit card
CN111381882B (zh) 数据处理装置及相关产品
CN102523374B (zh) 一种实时并行的电子稳像系统设计方法
CN205229926U (zh) 一种64路服务器上处理器协同互连板
CN104572514A (zh) 一种全局共享i/o服务器的设计方法
CN206331335U (zh) 计算机主板和计算机
Nandapalan et al. Implementation of 3D FFTs across multiple GPUs in shared memory environments
CN111047021A (zh) 一种计算装置及相关产品
RU2680744C1 (ru) Процессорный модуль системы хранения данных
CN107122268B (zh) 一种基于numa多物理层分区处理系统
CN203746066U (zh) 单spi控制多can接口装置