RU2468504C1 - Комплементарный дифференциальный усилитель с парафазным выходом - Google Patents
Комплементарный дифференциальный усилитель с парафазным выходом Download PDFInfo
- Publication number
- RU2468504C1 RU2468504C1 RU2011134149/08A RU2011134149A RU2468504C1 RU 2468504 C1 RU2468504 C1 RU 2468504C1 RU 2011134149/08 A RU2011134149/08 A RU 2011134149/08A RU 2011134149 A RU2011134149 A RU 2011134149A RU 2468504 C1 RU2468504 C1 RU 2468504C1
- Authority
- RU
- Russia
- Prior art keywords
- output
- input
- differential amplifier
- current
- transistors
- Prior art date
Links
Images
Landscapes
- Amplifiers (AREA)
Abstract
Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения. Техническим результатом является повышение стабильности выходного статического синфазного напряжения дифференциального усилителя. Усилитель с парафазным выходом содержит входные транзисторы (1, 2), выходные транзисторы (3, 4, 10, 12), токовое зеркало (5), шины источника питания (6, 8), токостабилизирующие двухполюсники (7, 9, 11, 18, 19), резисторы обратной связи (13, 16), вспомогательный дифференциальный усилитель (15), источник опорного напряжения (20), выходы устройства (14, 17). Токовый выход вспомогательного дифференциального усилителя (15) соединен с коллекторами первого (1) и второго (2) входных транзисторов, причем первый вход вспомогательного дифференциального усилителя (15) не инвертирует фазу сигнала, а второй вход вспомогательного дифференциального усилителя (15) инвертирует фазу входного сигнала. 10 ил.
Description
Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, мостовых усилителях мощности, фазорасщипителях, компараторах, драйверах дифференциальных линий связи т.п.).
В современной микроэлектронике широко применяются комплементарные каскодные дифференциальные операционные усилители (ДУ) на р-n-р и n-р-n транзисторах, архитектура которых впервые была использована в микросхеме µА741 [1÷5].
Ближайшим прототипом (фиг.1) заявляемого устройства является ДУ, представленный в структуре микросхемы по патенту фирмы Bele Telephone Laboratories US 3.786.362, fig.7, содержащий первый 1 и второй 2 входные транзисторы, эмиттеры которых соединены с эмиттерами соответствующих первого 3 и второго 4 выходных транзисторов, токовое зеркало 5, согласованное с первой 6 шиной источника питания, вход которого связан с объединенными коллекторами первого 1 и второго 2 входных транзисторов, а выход подключен к базам первого 3 и второго 4 выходных транзисторов и через первый 7 токостабилизирующий двухполюсник связан со второй 8 шиной источника питания, первый 9 токостабилизирующий двухполюсник, включенный между коллектором первого 3 выходного транзистора, связанного с базой третьего 10 выходного транзистора и второй 8 шиной источника питания, второй 11 токостабилизирующий двухполюсник, включенный между коллектором второго 4 выходного транзистора, связанного с базой четвертого 12 выходного транзистора и второй 8 шиной источника питания, первый 13 резистор обратной связи, включенный между первым 14 выходом устройства и первым входом вспомогательного дифференциального усилителя 15, второй 16 резистор обратной связи, включенный между вторым 17 выходом устройства и первым выходом вспомогательного дифференциального усилителя 15, второй 18 токостабилизирующий двухполюсник, включенный между коллектором четвертого 12 выходного транзистора, связанного с первым 14 выходом устройства и первой 6 шиной источника питания, третий 19 токостабилизирующий двухполюсник, включенный между коллектором третьего 10 выходного транзистора, соединенного со вторым 17 выходом устройства и первой 6 шиной источника питания, источник опорного напряжения 20, связанный со вторым входом вспомогательного дифференциального усилителя 15, причем эмиттеры третьего 10 и четвертого 12 выходных транзисторов соединены со второй 6 шиной источника питания.
Существенный недостаток известного ДУ состоит в том, что он имеет нестабильный уровень выходного синфазного напряжения, зависящий от параметров второго 13 и третьего 14 источников опорного тока. Это значительно затрудняет его согласование с последующими функциональными узлами.
Основная задача предлагаемого изобретения состоит в создании условий, при которых выходное статическое синфазное напряжение ДУ будет иметь высокую стабильность и нулевое значение.
Поставленная задача решается тем, что в комплементарном дифференциальном усилителе с парафазным выходом (фиг.1), содержащем первый 1 и второй 2 входные транзисторы, эмиттеры которых соединены с эмиттерами соответствующих первого 3 и второго 4 выходных транзисторов, токовое зеркало 5, согласованное с первой 6 шиной источника питания, вход которого связан с объединенными коллекторами первого 1 и второго 2 входных транзисторов, а выход подключен к базам первого 3 и второго 4 выходных транзисторов и через первый 7 токостабилизирующий двухполюсник связан со второй 8 шиной источника питания, первый 9 токостабилизирующий двухполюсник, включенный между коллектором первого 3 выходного транзистора, связанного с базой третьего 10 выходного транзистора и второй 8 шиной источника питания, второй 11 токостабилизирующий двухполюсник, включенный между коллектором второго 4 выходного транзистора, связанного с базой четвертого 12 выходного транзистора и второй 8 шиной источника питания, первый 13 резистор обратной связи, включенный между первым 14 выходом устройства и первым входом вспомогательного дифференциального усилителя 15, второй 16 резистор обратной связи, включенный между вторым 17 выходом устройства и первым выходом вспомогательного дифференциального усилителя 15, второй 18 токостабилизирующий двухполюсник, включенный между коллектором четвертого 12 выходного транзистора, связанного с первым 14 выходом устройства и первой 6 шиной источника питания, третий 19 токостабилизирующий двухполюсник, включенный между коллектором третьего 10 выходного транзистора, соединенного со вторым 17 выходом устройства и первой 6 шиной источника питания, источник опорного напряжения 20, связанный со вторым входом вспомогательного дифференциального усилителя 15, причем эмиттеры третьего 10 и четвертого 12 выходных транзисторов соединены со второй 6 шиной источника питания, предусмотрены новые связи - токовый выход вспомогательного дифференциального усилителя 15 соединен с коллекторами первого 1 и второго 2 входных транзисторов, причем первый вход вспомогательного дифференциального усилителя 15 не инвертирует фазу сигнала, а второй вход вспомогательного дифференциального усилителя 15 инвертирует фазу входного сигнала.
На чертеже фиг.1 показана схема ДУ-прототипа.
На чертеже фиг.2 показана схема заявляемого устройства в соответствии с формулой изобретения.
На чертеже фиг.3 показана схема заявляемого устройства с конкретным выполнением вспомогательного дифференциального усилителя 15 и токового зеркала 5, а также буферными усилителями 24 и 25.
На чертеже фиг.4 показана схема заявляемого устройства с конкретным выполнением токостабилизирующих двухполюсников 18 и 19.
На чертеже фиг.5 показана схема заявляемого ДУ фиг.2 в среде компьютерного моделирования PSipce на моделях интегральных транзисторов ФГУП НПП «Пульсар».
На чертеже фиг.6 показана зависимость коэффициента усиления по напряжению ДУ фиг.5 от частоты.
На чертеже фиг.7 представлена зависимость выходных напряжений для парафазных выходов ДУ фиг.5 от входного синусоидального напряжения с амплитудой uвх=1 мВ. Графики фиг.7 показывают, что заявляемый ДУ имеет два противофазных выходных напряжения и нулевой уровень выходного синфазного статического напряжения.
На чертеже фиг.8 показана схема ДУ фиг.4 в среде компьютерного моделирования PSipce на моделях интегральных транзисторов ФГУП НПН «Пульсар».
На чертеже фиг.9 показана зависимость коэффициента усиления по напряжению ДУ фиг.8 от частоты.
На чертеже фиг.10 представлена зависимость выходных синфазных напряжений для парафазных выходов от uвх=100 мкВ.
Комплементарный дифференциальный усилитель с парафазным выходом (фиг.2) содержит первый 1 и второй 2 входные транзисторы, эмиттеры которых соединены с эмиттерами соответствующих первого 3 и второго 4 выходных транзисторов, токовое зеркало 5, согласованное с первой 6 шиной источника питания, вход которого связан с объединенными коллекторами первого 1 и второго 2 входных транзисторов, а выход подключен к базам первого 3 и второго 4 выходных транзисторов и через первый 7 токостабилизирующий двухполюсник связан со второй 8 шиной источника питания, первый 9 токостабилизирующий двухполюсник, включенный между коллектором первого 3 выходного транзистора, связанного с базой третьего 10 выходного транзистора и второй 8 шиной источника питания, второй 11 токостабилизирующий двухполюсник, включенный между коллектором второго 4 выходного транзистора, связанного с базой четвертого 12 выходного транзистора и второй 8 шиной источника питания, первый 13 резистор обратной связи, включенный между первым 14 выходом устройства и первым входом вспомогательного дифференциального усилителя 15, второй 16 резистор обратной связи, включенный между вторым 17 выходом устройства и первым выходом вспомогательного дифференциального усилителя 15, второй 18 токостабилизирующий двухполюсник, включенный между коллектором четвертого 12 выходного транзистора, связанного с первым 14 выходом устройства и первой 6 шиной источника питания, третий 19 токостабилизирующий двухполюсник, включенный между коллектором третьего 10 выходного транзистора, соединенного со вторым 17 выходом устройства и первой 6 шиной источника питания, источник опорного напряжения 20, связанный со вторым входом вспомогательного дифференциального усилителя 15, причем эмиттеры третьего 10 и четвертого 12 выходных транзисторов соединены со второй 6 шиной источника питания. Токовый выход вспомогательного дифференциального усилителя 15 соединен с коллекторами первого 1 и второго 2 входных транзисторов, причем первый вход вспомогательного дифференциального усилителя 15 не инвертирует фазу сигнала, а второй вход вспомогательного дифференциального усилителя 15 инвертирует фазу входного сигнала.
Рассмотрим работу ДУ фиг.2.
Статический режим по току транзисторов предлагаемого ДУ устанавливается двухполюсниками 18, 19 и 8. Причем коллекторные (Iк) и эмиттерные (Iэ) токи транзисторов схемы:
I5.вx=I5.вых=I8=3I0,
Статическое напряжение U14 на выходе Вых.1 (14) и U17 на Вых.2 (17) ДУ (фиг.2) при нулевом входном сигнале (uвх=0) и близком к нулю входном токе Iвх усилителя тока 15 можно найти из уравнения:
где Iвх - составляющая входного тока дополнительного усилителя 15 в резисторах 13 и 16.
Таким образом, при типовых значениях входного тока вспомогательного дифференциального усилителя 15, а также при R13=R16=500÷1000 Ом выходное синфазное напряжение ДУ (фиг.2) практически равно нулю в широком диапазоне температурных и радиационных воздействий, а также изменений напряжений питания
Это весьма существенно для согласования заявляемого ДУ с последующими функциональными узлами радиоэлектронной аппаратуры.
При синфазном изменении напряжений на входах Вх.1 и Вх.2 напряжения на выходах 14 (U14) и 17 (U17) не изменяются. Однако при этом эмиттерные (коллекторные) токи всех транзисторов остаются постоянными. Поэтому коэффициент ослабления входных синфазных напряжений в заявляемом ДУ достаточно высок.
В схеме фиг.3 из-за наличия дополнительных буферных усилителей 24 и 25 значительно снижаются требования к величине сопротивлений резисторов обратной связи 13 и 16, что позволяет получить на выходах Вых.*1 и Вых.*2 нулевые уровни статических напряжений независимо от статических параметров дополнительных буферных усилителей 24 и 25. Однако в схеме фиг.3 в низкоомной нагрузке, включенной между выходами 14 (Вых.*1) и 17 (Вых.*2), могут быть получены значительно большие мощности, которые определяются свойствами буферных усилителей 24 и 25. Кроме того, в архитектуре фиг. 3 максимальные амплитуды выходных напряжений положительной и отрицательной полярностей близки к сумме напряжений первого 6 и второго 8 источников питания.
Таким образом, предлагаемый ДУ имеет существенные преимущества в сравнении с прототипом.
БИБЛИОГРАФИЧЕСКИЙ СПИСОК
1. Патент US №5.521.552, fig.3.
2. Патент SU №736110.
3. Патент US №5.789.949.
4. Патент SU №843164.
5. Патент SU №4.389.579.
Claims (1)
- Комплементарный дифференциальный усилитель с парафазным выходом, содержащий первый (1) и второй (2) входные транзисторы, эмиттеры которых соединены с эмиттерами соответствующих первого (3) и второго (4) выходных транзисторов, токовое зеркало (5), согласованное с первой (6) шиной источника питания, вход которого связан с объединенными коллекторами первого (1) и второго (2) входных транзисторов, а выход подключен к базам первого (3) и второго (4) выходных транзисторов и через первый (7) токостабилизирующий двухполюсник связан со второй (8) шиной источника питания, первый (9) токостабилизирующий двухполюсник, включенный между коллектором первого (3) выходного транзистора, связанного с базой третьего (10) выходного транзистора и второй (8) шиной источника питания, второй (11) токостабилизирующий двухполюсник, включенный между коллектором второго (4) выходного транзистора, связанного с базой четвертого (12) выходного транзистора и второй (8) шиной источника питания, первый (13) резистор обратной связи, включенный между первым (14) выходом устройства и первым входом вспомогательного дифференциального усилителя (15), второй (16) резистор обратной связи, включенный между вторым (17) выходом устройства и первым выходом вспомогательного дифференциального усилителя (15), второй (18) токостабилизирующий двухполюсник, включенный между коллектором четвертого (12) выходного транзистора, связанного с первым (14) выходом устройства и первой (6) шиной источника питания, третий (19) токостабилизирующий двухполюсник, включенный между коллектором третьего (10) выходного транзистора, соединенного со вторым (17) выходом устройства и первой (6) шиной источника питания, источник опорного напряжения (20), связанный со вторым входом вспомогательного дифференциального усилителя (15), причем эмиттеры третьего (10) и четвертого (12) выходных транзисторов соединены со второй (6) шиной источника питания, отличающийся тем, что токовый выход вспомогательного дифференциального усилителя (15) соединен с коллекторами первого (1) и второго (2) входных транзисторов, причем первый вход вспомогательного дифференциального усилителя (15) не инвертирует фазу сигнала, а второй вход вспомогательного дифференциального усилителя (15) инвертирует фазу входного сигнала.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2011134149/08A RU2468504C1 (ru) | 2011-08-12 | 2011-08-12 | Комплементарный дифференциальный усилитель с парафазным выходом |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2011134149/08A RU2468504C1 (ru) | 2011-08-12 | 2011-08-12 | Комплементарный дифференциальный усилитель с парафазным выходом |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2468504C1 true RU2468504C1 (ru) | 2012-11-27 |
Family
ID=49255030
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2011134149/08A RU2468504C1 (ru) | 2011-08-12 | 2011-08-12 | Комплементарный дифференциальный усилитель с парафазным выходом |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2468504C1 (ru) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3786362A (en) * | 1972-02-07 | 1974-01-15 | Bell Telephone Labor Inc | Balanced output operational amplifier |
US4336502A (en) * | 1978-12-28 | 1982-06-22 | Nippon Gakki Seizo Kabushiki Kaisha | Amplifier with input stage differential amplifying circuit |
RU2346382C1 (ru) * | 2007-12-06 | 2009-02-10 | Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") | Дифференциальный усилитель с парафазным выходом |
RU2393629C1 (ru) * | 2009-03-19 | 2010-06-27 | ГОУ ВПО "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") | Комплементарный каскодный дифференциальный усилитель |
-
2011
- 2011-08-12 RU RU2011134149/08A patent/RU2468504C1/ru not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3786362A (en) * | 1972-02-07 | 1974-01-15 | Bell Telephone Labor Inc | Balanced output operational amplifier |
US4336502A (en) * | 1978-12-28 | 1982-06-22 | Nippon Gakki Seizo Kabushiki Kaisha | Amplifier with input stage differential amplifying circuit |
RU2346382C1 (ru) * | 2007-12-06 | 2009-02-10 | Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") | Дифференциальный усилитель с парафазным выходом |
RU2393629C1 (ru) * | 2009-03-19 | 2010-06-27 | ГОУ ВПО "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") | Комплементарный каскодный дифференциальный усилитель |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2346388C1 (ru) | Дифференциальный усилитель | |
RU2468504C1 (ru) | Комплементарный дифференциальный усилитель с парафазным выходом | |
RU2446554C1 (ru) | Дифференциальный операционный усилитель с парафазным выходом | |
RU2416155C1 (ru) | Дифференциальный операционный усилитель | |
RU2441316C1 (ru) | Дифференциальный усилитель с малым напряжением питания | |
RU2475941C1 (ru) | Дифференциальный усилитель с комплементарным входным каскадом | |
RU2421893C1 (ru) | Каскодный дифференциальный усилитель | |
RU2536376C1 (ru) | Операционный усилитель с парафазным выходом | |
RU2419187C1 (ru) | Каскодный дифференциальный усилитель с повышенной стабильностью нулевого уровня | |
RU2412530C1 (ru) | Комплементарный дифференциальный усилитель | |
RU2439779C1 (ru) | Комплементарный каскодный дифференциальный усилитель с парафазным выходом | |
RU2433523C1 (ru) | Прецизионный дифференциальный операционный усилитель | |
RU2319288C1 (ru) | Дифференциальный усилитель с низковольтным питанием | |
RU2396698C1 (ru) | Дифференциальный усилитель | |
RU2413356C1 (ru) | Дифференциальный усилитель с повышенным входным сопротивлением | |
RU2284647C1 (ru) | Дифференциальный усилитель | |
RU2319289C1 (ru) | Двухтактный дифференциальный усилитель | |
KR101360648B1 (ko) | 제2세대 전류 컨베이어를 이용한 계측 증폭기 | |
RU2571579C1 (ru) | Прецизионный операционный усилитель для радиационно-стойкого биполярно-полевого техпроцесса | |
RU2449464C1 (ru) | Дифференциальный операционный усилитель с парафазным выходом | |
RU2432666C1 (ru) | Дифференциальный операционный усилитель с малым напряжением питания | |
RU2416150C1 (ru) | Дифференциальный операционный усилитель | |
JP4839572B2 (ja) | 入力回路 | |
RU2332782C1 (ru) | Дифференциальный усилитель с повышенным ослаблением синфазного сигнала | |
RU2459348C1 (ru) | Операционный усилитель с цепью коррекции коэффициента усиления |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20130813 |