RU2461868C1 - Арифметический вычислитель систем булевых функций - Google Patents

Арифметический вычислитель систем булевых функций Download PDF

Info

Publication number
RU2461868C1
RU2461868C1 RU2011140146/08A RU2011140146A RU2461868C1 RU 2461868 C1 RU2461868 C1 RU 2461868C1 RU 2011140146/08 A RU2011140146/08 A RU 2011140146/08A RU 2011140146 A RU2011140146 A RU 2011140146A RU 2461868 C1 RU2461868 C1 RU 2461868C1
Authority
RU
Russia
Prior art keywords
outputs
inputs
multiplexers
boolean
information
Prior art date
Application number
RU2011140146/08A
Other languages
English (en)
Inventor
Артем Константинович Вишневский (RU)
Артем Константинович Вишневский
Сергей Александрович Диченко (RU)
Сергей Александрович Диченко
Александр Владимирович Крупенин (RU)
Александр Владимирович Крупенин
Павел Владимирович Нефедов (RU)
Павел Владимирович Нефедов
Дмитрий Александрович Ржевский (RU)
Дмитрий Александрович Ржевский
Дмитрий Владимирович Самойленко (RU)
Дмитрий Владимирович Самойленко
Олег Анатолиевич Финько (RU)
Олег Анатолиевич Финько
Андрей Викторович Щербаков (RU)
Андрей Викторович Щербаков
Original Assignee
Федеральное государственное военное образовательное учреждение высшего профессионального образования "Военная академия связи имени Маршала Советского Союза С.М. Буденного" (г. Санкт-Петербург) Министерства обороны Российской Федерации
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное военное образовательное учреждение высшего профессионального образования "Военная академия связи имени Маршала Советского Союза С.М. Буденного" (г. Санкт-Петербург) Министерства обороны Российской Федерации filed Critical Федеральное государственное военное образовательное учреждение высшего профессионального образования "Военная академия связи имени Маршала Советского Союза С.М. Буденного" (г. Санкт-Петербург) Министерства обороны Российской Федерации
Priority to RU2011140146/08A priority Critical patent/RU2461868C1/ru
Application granted granted Critical
Publication of RU2461868C1 publication Critical patent/RU2461868C1/ru

Links

Images

Abstract

Изобретение относится к вычислительной технике и может быть использовано как специализированный вычислитель универсальный в классе логических вычислений. Техническим результатом является уменьшение длительности вычислений. Устройство содержит коммутатор, 2k блоков памяти хранения коэффициентов, где k - количество булевых переменных разложения, (n-k+1) мультиплексоров выделения группы коэффициентов, сумматор, d мультиплексоров выделения информационного разряда, 2k блоков памяти хранения значений адресов информационных разрядов, многоканальный мультиплексор. 2 ил., 1 табл., 6 пр.

Description

Предлагаемое устройство относится к вычислительной технике и может быть использовано как специализированный вычислитель - универсальный в классе логических вычислений.
Известен арифметический вычислитель систем булевых функций, содержащий блок конъюнкций, входы которого являются шиной подачи значений булевых переменных, выходы которого подключены к блоку памяти, выходы которого подключены к входам коммутатора, выходы которого подключены к многоместному сумматору, выходы которого являются выходами устройства выдачи результата вычислений (Малюгин В.Д. Параллельные логические вычисления посредством арифметических полиномов / [Текст] - М.: Наука. Физматлит, 1997. - С.154-155).
Недостатком известного устройства является большая длительность вычислений.
Наиболее близким по сущности технического решения заявленному устройству является модулярный вычислитель систем булевых функций, содержащий коммутатор, входы которого являются входами устройства для подачи n булевых переменных, а выходы с (k+1) по n подключены к входам блока конъюнкций, выходы которого подключены к входам каждого из 2k блоков памяти, выходы которых подключены к входам 2n-k мультиплексоров, где i-й выход j-го блока памяти подключен к j-му входу i-го мультиплексора (i=1, 2, …,2n-k; j=1, 2, …,2k), управляющие входы каждого из которых соединены с k первыми выходами коммутатора, а выходы подключены к входам многоместного сумматора, выходы которого являются выходами устройства выдачи результата вычисления булевых функций (Пат. 2373564 Российская Федерация, МПК8 G06F 7/57. Модулярный вычислитель систем булевых функций [Текст] / Щербаков А.В.; заявитель и патентообладатель Щербаков А.В. - №2007141074/09; заявл. 06.11.2007; опубл. 20.05.2009, Бюл. №32. - 9 с.: ил.).
Недостатком известного устройства является большая длительность вычислений.
Цель изобретения - уменьшение длительности вычислений.
Поставленная цель достигается тем, что в арифметический вычислитель систем булевых функций, содержащий n входов подачи булевых переменных, коммутатор, 2k блоков памяти хранения групп коэффициентов, (n-k+1) мультиплексоров выделения группы коэффициентов, многоместный сумматор, d выходов выдачи значений булевых функций, где информационные входы коммутатора являются входами подачи булевых переменных устройства, а выходы с (k+1)-го по n-й подключены к информационным входам каждого из 2k блоков памяти хранения коэффициентов, выходы которых подключены к информационным входам каждого из (n-k+1) мультиплексоров выбора группы коэффициентов, где i-й выход j-го блока памяти подключен к j-му входу j-го мультиплексора (i=1, 2, …, n-k+1; j=1, 2, …, 2k), адресные входы каждого из которых соединены с k первыми выходами коммутатора, а выходы подключены к многоместному сумматору, с целью уменьшения длительности вычислений введены d мультиплексоров выделения информационного разряда, многоканальный мультиплексор, 2k блоков памяти хранения значений адресов информационных разрядов, управляющий вход подачи сигнала выбора реализуемой системы булевых функций и управляющий вход подачи сигнала выбора булевых переменных разложения, который является управляющим входом коммутатора, а управляющий вход подачи сигнала выбора реализуемой булевой функции устройства является управляющим входом каждого из 2k блоков памяти хранения коэффициентов и каждого из 2k блоков памяти хранения значений адресов информационных разрядов, выходы каждого из которых подключены к информационным входам многоканального мультиплексора, адресные входы которого соединены с первыми k выходами коммутатора, а выходы с 1-го по d-й подключены к адресным входам d мультиплексоров выделения информационного разряда соответственно, информационные входы каждого из которых соединены с выходами многоместного сумматора, а выходы являются выходами выдачи значений булевых функций устройства.
Figure 00000001
Figure 00000002
Figure 00000003
Figure 00000004
Figure 00000005
Figure 00000006
Figure 00000008
Figure 00000009
Структурная схема предлагаемого устройства дана на фиг.1.
Предлагаемое устройство содержит: коммутатор 1, блоки 2.1, …, 2.2k памяти, блоки 3.1, …, 3.2k памяти, многоканальный мультиплексор 4, мультиплексоры 5.1, …, 5.(n-k+1), многоместный сумматор 6, мультиплексоры 7.1, …, 7.d, входы 8.1, …, 8.n подачи значений булевых переменных х1, х2, …, xn, управляющий вход 9 подачи сигнала выбора переменных разложения, управляющий вход 10 подачи сигнала выбора реализуемой СБФ, выходы 11.1, …, 11.d выдачи значений булевых функций ƒ1(x), …, ƒd(x) соответственно.
Выходы 8.1, …, 8.n устройства подачи значений булевых переменных x1, х2, …, xn являются входами коммутатора 1, управляющий вход которого является управляющим входом 9 устройства подачи сигнала выбора переменных разложения, а выходы k+1, …, n подключены к блокам 3.1, …, 3.2k памяти соответственно. Управляющие входы блоков 3.1, …, 3.2k памяти соединены с управляющим входом 10 устройства подачи сигнала выбора реализуемой системы булевых функций, а первые выходы каждого подключены к информационным входам мультиплексора 5.1, вторые выходы каждого подключены к информационным входам мультиплексора 5.2 и так далее, (n-k+1)-е выходы каждого подключены к информационным входам мультиплексора 5.(n-k+1). Адресные входы мультиплексоров 5.1, …, 5.(n-k+1) соединены с k первыми выходами коммутатора 1, а выходы подключены к многоместному сумматору 6, двоичные выходы которого подключены к информационным входам каждого мультиплексора 7.1, …, 7.d, выходы которых являются выходами 11.1, …, 11.d устройства выдачи значений БФ ƒ1(х), …, ƒd(x). Адресные входы мультиплексоров 7.1, …, 7.d соединены с выходами многоканального мультиплексора 4, соответственно первый выход многоканального мультиплексора 4 подключен к адресному входу мультиплексора 7.1, второй выход многоканального мультиплексора 4 подключен к адресному входу мультиплексора 7.2 и так далее, d-й выход многоканального мультиплексора 4 подключен к адресному входу мультиплексора 7.d. Адресные входы многоканального мультиплексора 4 соединены с k первыми выходами коммутатора 1, а информационные входы соединены с выходами блоков 2.1, …, 2.2k памяти, управляющие входы которых соединены с управляющим входом 10 устройства подачи сигнала выбора реализуемой СБФ.
При этом блоки 2.1, …, 2.2k памяти предназначены для хранения значений адресов информационных разрядов, соответствующих значениям БФ ƒd(x), …, ƒ1(x), блоки 3.1, …, 3.2k памяти предназначены для хранения групп коэффициентов
Figure 00000010
системы (14), многоканальный мультиплексор предназначен для выделения группы значений адресов информационных разрядов, мультиплексоры 5.1, …, 5.(n-k+1) предназначены для выделения группы коэффициентов, в соответствии с заданным значением переменных разложения, мультиплексоры 7.1, …, 7.d предназначены для выделения информационных разрядов. Многоместный сумматор, как в случае прототипа, так и в случае предлагаемого устройства имеет наиболее типичную - пирамидальную структуру, представленную на фиг.2.
В исходном состоянии с помощью управляющего сигнала, поступающего с управляющего входа 10 подачи сигнала выбора реализуемой СБФ на управляющие входы блоков 2.1, …, 2.2k памяти, производится запись групп значений адресов информационных разрядов, соответствующих БФ ƒ1(x), …, ƒd(x) и с помощью того же сигнала в блоки 3.1, …, 3.2k памяти записываются значения групп коэффициентов
Figure 00000010
, которые соответствуют реализуемой СБФ (9). В момент времени, соответствующий началу преобразования, на входы 8.1, …, 8.n коммутатора 1 поступают значения булевых переменных х1, х2, …, xn. В коммутаторе 1 под воздействием управляющего сигнала, поступающего на его управляющий вход с управляющего входа устройства 9 подачи сигнала выбора переменных разложения, выделяются переменные разложения xi1, xi2, …, xik, которые поступают на адресные входы многоканального мультиплексора 4 и адресные входы мультиплексоров 5.1, …, 5.(n-k+1), а остальные информационные переменные поступают на входы блоков 3.1, …3.2k памяти, с первых выходов которых коэффициенты
Figure 00000011
поступают на информационные входы мультиплексора 5.1, со вторых выходов коэффициенты
Figure 00000012
поступают на информационные входы мультиплексора 5.2 и так далее, с (n-k+1)-х выходов коэффициенты
Figure 00000013
поступают на информационные входы мультиплексора 5.(n-k+1). Мультиплексоры 5.1, …, 5.(n-k+1) выделяют первый, второй и так далее, (n-k+1)-й коэффициенты соответственно, в соответствии со значениями переменных разложения, поступающих на их адресные входы. Выделенная группа коэффициентов с выходов мультиплексоров 5.1, …, 5.(n-k+1) поступает на входы многоместного сумматора 6. После преобразований в многоместном сумматоре полученное значение с двоичных выходов многоместного сумматора 6 поступает на двоичные входы каждого мультиплексора 7.1, …, 7.d, которые в соответствии с управляющим сигналом, поступившим на их адресные входы, выделяют на выходы 11.1, …, 11.d устройства значения булевых функций в следующем порядке ƒ1(х), …, ƒd(х), где управляющий сигнал формируется в результате подачи групп значений адресов информационных разрядов с выходов блоков 2.1, …. 2.2k памяти на информационные входы многоканального мультиплексора 4, где с выходов блока 2.1 подаются значения адресов информационных разрядов для разложения
Figure 00000014
на первый вход многоканального мультиплексора 4, с выходов блока 2.2 подаются значения адресов информационных разрядов для разложения
Figure 00000015
на второй вход многоканального мультиплексора 4 и так далее, с выходов блока 2.2k подаются коэффициенты для разложения
Figure 00000016
на 2k-й вход многоканального мультиплексора 4, который в свою очередь в соответствии со значениями переменных разложения, подаваемыми на его адресные входы с k первых выходов коммутатора 1, выбирает группу значений адресов информационных разрядов и передает на адресные входы мультиплексоров 7.1, …, 7.d.
Предлагаемое устройство имеет глубину в 5 ступеней преобразования: 1-я ступень - коммутатор, 2-я ступень - 2k блоков памяти хранения групп коэффициентов и 2k блоков памяти хранения адресов информационных разрядов, 3-я ступень - (n-k+1) мультиплексоров выделения информационного разряда и многоканальный мультиплексор, 4-я ступень - многоместный сумматор, 5-я ступень - d мультиплексоров выделения информационного разряда, прототип имеет такую же глубину: 1-я ступень - коммутатор, 2-я ступень - блок конъюнкций, 3-я ступень - 2k блоков памяти, 4-я ступень - 2n-k мультиплексоров, 5-я ступень - многоместный сумматор, однако наиболее существенный вклад в длительность преобразования как предлагаемого устройства, так и прототипа вносит многоместный арифметический сумматор, длительность его вторых выходов коэффициенты
Figure 00000012
поступают на информационные входы мультиплексора 5.2 и так далее, с (n-k+1)-х выходов коэффициенты
Figure 00000013
поступают на информационные входы мультиплексора 5.(n-k+1). Мультиплексоры 5.1, …, 5.(n-k+1) выделяют первый, второй и так далее, (n-k+1)-й коэффициенты соответственно, в соответствии со значениями переменных разложения, поступающих на их адресные входы. Выделенная группа коэффициентов с выходов мультиплексоров 5.1, …, 5.(n-k+1) поступает на входы многоместного сумматора 6. После преобразований в многоместном сумматоре полученное значение с двоичных выходов многоместного сумматора 6 поступает на двоичные входы каждого мультиплексора 7.1, …,7.d, которые в соответствии с управляющим сигналом, поступившим на их адресные входы, выделяют на выходы 11.1, …, 11.d устройства значения булевых функций в следующем порядке ƒ1(x), …, ƒd(х), где управляющий сигнал формируется в результате подачи групп значений адресов информационных разрядов с выходов блоков 2.1, …, 2.2k памяти на информационные входы многоканального мультиплексора 4, где с выходов блока 2.1 подаются значения адресов информационных разрядов для разложения
Figure 00000014
на первый вход многоканального мультиплексора 4, с выходов блока 2.2 подаются значения адресов информационных разрядов для разложения
Figure 00000015
на второй вход многоканального мультиплексора 4 и так далее, с выходов блока 2.2k подаются коэффициенты для разложения
Figure 00000017
на 2k-й вход многоканального мультиплексора 4, который в свою очередь в соответствии со значениями переменных разложения, подаваемыми на его адресные входы с k первых выходов коммутатора 1, выбирает группу значений адресов информационных разрядов и передает на адресные входы мультиплексоров 7.1, …, 7.d.
Предлагаемое устройство имеет глубину в 5 ступеней преобразования: 1-я ступень - коммутатор, 2-я ступень - 2k блоков памяти хранения групп коэффициентов и 2k блоков памяти хранения адресов информационных разрядов, 3-я ступень - (n-k+1) мультиплексоров выделения информационного разряда и многоканальный мультиплексор, 4-я ступень - многоместный сумматор, 5-я ступень - d мультиплексоров выделения информационного разряда, прототип имеет такую же глубину: 1-я ступень - коммутатор, 2-я ступень - блок конъюнкций, 3-я ступень - 2k блоков памяти, 4-я ступень - 2n-k мультиплексоров, 5-я ступень - многоместный сумматор, однако наиболее существенный вклад в длительность преобразования как предлагаемого устройства, так и прототипа вносит многоместный арифметический сумматор, длительность его функционирования определяется глубиной его функционирования, которая определяется формулой:
Figure 00000018
где t - количество входов сумматора. Учитывая то, что в устройстве-прототипе сумматор содержит 2n-k входов, а в предлагаемом устройстве (n-k+1) входов, то соответственно глубина схемы в первом и во втором случаях составит: n-k ступеней и
Figure 00000019
ступеней. Таким образом глубина сумматора, используемого в предлагаемом устройстве в
Figure 00000020
раз меньше по сравнению с прототипом (во столько же раз выше его быстродействие), где
Figure 00000021
- длительность функционирования многоместного сумматора прототипа, а
Figure 00000022
- длительность функционирования многоместного сумматора предлагаемого устройства. Например, для различных значений (n-k) значения выигрыша представлены в таблице (табл.1).
Таблица 1
Значения выигрыша по сравнению с сумматором прототипа
n-k 2 3 4 5 6 7 8 9 10 11
Квыигр 1 1.5 1.333 1.667 2 2.333 2 2.25 2.5 2.75
В целом выигрыш в быстродействии предлагаемого устройства составит:
Figure 00000023
учитывая, что
Figure 00000024
, формула (17) примет вид:
Figure 00000025
Более высокое быстродействие предлагаемого устройства выгодно отличает его от прототипа.
Источники информации
1. Малюгин В.Д. Параллельные логические вычисления посредством арифметических полиномов / [Текст] - М.: Наука. Физматлит, 1997. - С.154-155 (аналог).
2. Пат. 2373564 Российская Федерация, МПК8 G06F 7/57. Модулярный вычислитель систем булевых функций [Текст] / Щербаков А.В.; заявитель и патентообладатель Щербаков А.В. - №2007141074/09; заявл. 06.11.2007; опубл. 20.05.2009, Бюл. №32. - 9 с.: ил. (прототип).
3. Малюгин В.Д. Реализация булевых функций арифметическими полиномами / [Текст]. Автоматика и телемеханика. - 1982. - №4 (мат. аппарат).

Claims (1)

  1. Арифметический вычислитель систем булевых функций, содержащий n входов подачи булевых переменных, коммутатор, 2k блоков памяти хранения групп коэффициентов, (n-k+1) мультиплексоров выделения группы коэффициентов, многоместный сумматор, d выходов выдачи значений булевых функций, причем информационные входы коммутатора являются входами подачи булевых переменных устройства, а выходы с (k+1)-го по n-й подключены к информационным входам каждого из 2k блоков памяти хранения коэффициентов, выходы которых подключены к информационным входам каждого из (n-k+1) мультиплексоров выбора группы коэффициентов, где i-й выход j-го блока памяти подключен к j-му входу i-го мультиплексора (i=1, 2, …, n-k+1; j=1, 2, …, 2k), управляющие входы каждого из которых соединены с k первыми выходами коммутатора, а выходы подключены к многоместному сумматору, отличающийся тем, что для уменьшения длительности вычислений введены d мультиплексоров выделения информационного разряда, многоканальный мультиплексор, 2k блоков памяти хранения адресов информационных разрядов, управляющий вход подачи сигнала выбора реализуемой системы булевых функций и управляющий вход подачи сигнала выбора булевых переменных разложения, который является управляющим входом коммутатора, а управляющий вход подачи сигнала выбора реализуемой булевой функции устройства является управляющим входом каждого из 2k блоков памяти хранения коэффициентов и каждого из 2k блоков памяти хранения адресов информационных разрядов, выходы каждого из которых подключены к информационным входам многоканального мультиплексора, управляющие входы которого соединены с первыми k выходами коммутатора, а выходы с 1-го по d-й подключены к адресным входам d мультиплексоров выделения информационного разряда соответственно, информационные входы каждого из которых соединены с выходами многоместного сумматора, а выходы являются выходами выдачи значений булевых функций устройства.
RU2011140146/08A 2011-10-03 2011-10-03 Арифметический вычислитель систем булевых функций RU2461868C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2011140146/08A RU2461868C1 (ru) 2011-10-03 2011-10-03 Арифметический вычислитель систем булевых функций

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2011140146/08A RU2461868C1 (ru) 2011-10-03 2011-10-03 Арифметический вычислитель систем булевых функций

Publications (1)

Publication Number Publication Date
RU2461868C1 true RU2461868C1 (ru) 2012-09-20

Family

ID=47077579

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2011140146/08A RU2461868C1 (ru) 2011-10-03 2011-10-03 Арифметический вычислитель систем булевых функций

Country Status (1)

Country Link
RU (1) RU2461868C1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2586575C1 (ru) * 2015-06-03 2016-06-10 Федеральное государственное казенное военное образовательное учреждение высшего профессионального образования "Военная академия Ракетных войск стратегического назначения имени Петра Великого" Министерства обороны Российской Федерации Модулярный полиномиальный вычислитель систем булевых функций
RU2586574C1 (ru) * 2015-06-26 2016-06-10 Федеральное государственное казенное военное образовательное учреждение высшего профессионального образования "Военная академия Ракетных войск стратегического назначения имени Петра Великого" Министерства обороны Российской Федерации Полиномиальный модулярный вычислитель систем булевых функций с обнаружением ошибок

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1711147A1 (ru) * 1989-04-11 1992-02-07 Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны Устройство дл арифметического разложени симметрических булевых функций
EP0657803A2 (en) * 1993-11-30 1995-06-14 Texas Instruments Incorporated Three input arithmetic logic unit forming the sum of a first input added with a first boolean combination of a second input and third input plus a second boolean combination of the second and third inputs
RU2373564C2 (ru) * 2007-11-06 2009-11-20 Андрей Викторович Щербаков Модулярный вычислитель систем булевых функций
RU2417405C2 (ru) * 2009-06-08 2011-04-27 Сергей Михайлович Сульгин Самопроверяемый модулярный вычислитель систем логических функций

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1711147A1 (ru) * 1989-04-11 1992-02-07 Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны Устройство дл арифметического разложени симметрических булевых функций
EP0657803A2 (en) * 1993-11-30 1995-06-14 Texas Instruments Incorporated Three input arithmetic logic unit forming the sum of a first input added with a first boolean combination of a second input and third input plus a second boolean combination of the second and third inputs
RU2373564C2 (ru) * 2007-11-06 2009-11-20 Андрей Викторович Щербаков Модулярный вычислитель систем булевых функций
RU2417405C2 (ru) * 2009-06-08 2011-04-27 Сергей Михайлович Сульгин Самопроверяемый модулярный вычислитель систем логических функций

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2586575C1 (ru) * 2015-06-03 2016-06-10 Федеральное государственное казенное военное образовательное учреждение высшего профессионального образования "Военная академия Ракетных войск стратегического назначения имени Петра Великого" Министерства обороны Российской Федерации Модулярный полиномиальный вычислитель систем булевых функций
RU2586574C1 (ru) * 2015-06-26 2016-06-10 Федеральное государственное казенное военное образовательное учреждение высшего профессионального образования "Военная академия Ракетных войск стратегического назначения имени Петра Великого" Министерства обороны Российской Федерации Полиномиальный модулярный вычислитель систем булевых функций с обнаружением ошибок

Similar Documents

Publication Publication Date Title
BR112019023395A2 (pt) Unidade de multiplicação de matrizes de baixa latência
US7389222B1 (en) Task parallelization in a text-to-text system
CA2990712A1 (en) Accelerator for deep neural networks
WO2007022058A3 (en) Processing of synchronized pattern recognition data for creation of shared speaker-dependent profile
GB2590859A (en) Improved process of programming field programmable gate arrays using partial reconfiguration
ATE555618T1 (de) Vorrichtung und verfahren zum erzeugen einer anzahl von lautsprechersignalen für ein lautsprecher-array, das einen wiedergaberaum definiert
GB2604262A (en) Distributed weight update for backpropagation of a neural network
RU2461868C1 (ru) Арифметический вычислитель систем булевых функций
JP3917522B2 (ja) フーリェ変換装置
US20200387400A1 (en) Allocation system, method and apparatus for machine learning, and computer device
MY138193A (en) A data processing apparatus and method for moving data between registers and memory
IN2015DN03773A (ru)
CN102779101A (zh) 半导体装置
US20130207983A1 (en) Central processing unit, gpu simulation method thereof, and computing system including the same
KR20060133446A (ko) 메모리의 판독 및 기록방법, 메모리 제어방법과, 그것을이용한 연산장치
RU2373564C2 (ru) Модулярный вычислитель систем булевых функций
RU2586575C1 (ru) Модулярный полиномиальный вычислитель систем булевых функций
KR100518797B1 (ko) 처리속도가 향상된 고속 퓨리에 변환 장치 및 그의 처리방법
US20190243785A1 (en) Arbitrating circuitry and method
KR910008566A (ko) 동기 벡터 프로세서용 제2 인접 통신 네트워크, 시스템 및 방법
JP2008052504A (ja) 離散フーリエ変換装置および離散フーリエ逆変換装置
RU2586574C1 (ru) Полиномиальный модулярный вычислитель систем булевых функций с обнаружением ошибок
US20210209492A1 (en) Architecture for table-based mathematical operations for inference acceleration in machine learning
Kaur et al. Gene selection for tumor classification using resilient backpropagation neural network
JP2002269067A (ja) 行列演算装置

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20161004