RU2450324C1 - Одноразрядный двоичный сумматор - Google Patents

Одноразрядный двоичный сумматор Download PDF

Info

Publication number
RU2450324C1
RU2450324C1 RU2011105017/08A RU2011105017A RU2450324C1 RU 2450324 C1 RU2450324 C1 RU 2450324C1 RU 2011105017/08 A RU2011105017/08 A RU 2011105017/08A RU 2011105017 A RU2011105017 A RU 2011105017A RU 2450324 C1 RU2450324 C1 RU 2450324C1
Authority
RU
Russia
Prior art keywords
transistors
input
source
output
inverter
Prior art date
Application number
RU2011105017/08A
Other languages
English (en)
Inventor
Владимир Владимирович Шубин (RU)
Владимир Владимирович Шубин
Original Assignee
Общество с ограниченной ответственностью "СибИС"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Общество с ограниченной ответственностью "СибИС" filed Critical Общество с ограниченной ответственностью "СибИС"
Priority to RU2011105017/08A priority Critical patent/RU2450324C1/ru
Application granted granted Critical
Publication of RU2450324C1 publication Critical patent/RU2450324C1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относится к вычислительной технике и может быть использовано при построении надежных, портативных, многоразрядных, быстродействующих сумматоров и АЛУ. Технический результат заключается в повышении надежности и уменьшении массогабаритных показателей. Одноразрядный двоичный сумматор содержит полевые транзисторы Р-типа с первого по девятый, N-типа с десятого по восемнадцатый, входы слагаемых А и В, вход переноса CIN, выводы питания высокого и низкого уровней напряжения, первый инвертор, выход которого является выходом сигнала переноса СOUT, второй инвертор, выход которого является выходом результата сложения S, третий инвертор и двухвходовый логический элемент ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ. 1 ил., 1 табл.

Description

Предлагаемое изобретение относится к вычислительной технике и может быть использовано при построении многоразрядных быстродействующих сумматоров и АЛУ.
Известен одноразрядный двоичный сумматор [Hubert Kaeslin, «Digital Integrated Circuit Design. From VLSI Architectures to CMOS Fabrication», Cambridge University Press, New York, 2008. p.408, Fig.8.18 (с)] (в тексте: Mirror adder (зеркальный сумматор)).
Недостатком известного одноразрядного двоичного сумматора является низкое быстродействие формирования сигнала переноса. В указанном одноразрядном двоичном сумматоре вход переноса СIN соединен с затворами трех комплементарных пар транзисторов, которые вносят основной вклад в величину паразитной входной емкости по этому входу. Так как входная емкость является емкостной нагрузкой для сигнала переноса СIN, то ее величина оказывает непосредственное влияние на длительность переключения транзисторов, подсоединенных к входу переноса СIN, и эта длительность, при прочих равных условиях, прямо пропорциональна значению этой емкости и, следовательно, значению времени формирования входного и соответственно выходного сигнала первого инвертора. Таким образом, повышенная величина значения паразитной входной емкости приводит к увеличению задержки формирования сигнала переноса на выходе СOUT.
Кроме того, известен одноразрядный двоичный сумматор [Шубин В.В., патент на изобретение РФ №2380739, G06F 7/50, Сумматор, ФГУ ФИПС, бюллетень №3, 27.01.2010 г.], являющийся прототипом предлагаемого изобретения и содержащий полевые транзисторы P-типа с первого по двенадцатый и N-типа с тринадцатого по двадцать четвертый, вход слагаемого А, соединенный с затворами первого, пятого, шестого, десятого, четырнадцатого, шестнадцатого, девятнадцатого и двадцать четвертого транзисторов, вход слагаемого В, соединенный с затворами второго, четвертого, седьмого, одиннадцатого, пятнадцатого, семнадцатого, двадцатого и двадцать третьего транзисторов, вход переноса СIN, соединенный с затворами третьего, двенадцатого, тринадцатого и двадцать второго транзисторов, вывод питания высокого уровня напряжения, соединенный с истоками первого, второго, четвертого, шестого, седьмого, восьмого и десятого транзисторов, вывод питания низкого уровня напряжения, соединенный с истоками четырнадцатого пятнадцатого, семнадцатого, девятнадцатого, двадцатого, двадцать первого и двадцать четвертого транзисторов, двухвходовый логический элемент И-НЕ, первый и второй входы которого соединены с входами слагаемых соответственно А и В, а выход - с затвором восьмого транзистора и двухвходовый логический элемент ИЛИ-НЕ, первый и второй входы которого соединены с входами слагаемых соответственно А и В, а выход - с затвором двадцать первого транзистора, причем стоки первого и второго транзисторов соединены с истоком третьего, сток четвертого - с истоком пятого, стоки шестого и седьмого - с истоком девятого, сток десятого - с истоком одиннадцатого, стоки восьмого и одиннадцатого - с истоком двенадцатого, стоки четырнадцатого и пятнадцатого - с истоком тринадцатого, сток семнадцатого - с истоком шестнадцатого, стоки девятнадцатого и двадцатого - с истоком восемнадцатого, сток двадцать четвертого - с истоком двадцать третьего, стоки двадцать первого и двадцать третьего - с истоком двадцать второго, стоки третьего, пятого, тринадцатого и шестнадцатого - с затворами девятого и восемнадцатого транзисторов и входом первого инвертора, выход которого является выходом сигнала переноса СOUT и стоки девятого, двенадцатого, восемнадцатого и двадцать второго транзисторов - с входом второго инвертора, выход которого является выходом результата сложения S.
Недостатком известного одноразрядного двоичного сумматора является то, что он содержит большое количество элементов и требует большого количества коммутационных связей. Так как надежность любого физического объекта не может быть абсолютной и прямо зависит от количества компонентов в его составе и количества связей, соединяющих эти компоненты, то использование при создании любого устройства большего количества компонентов и связей между ними снижает надежность работы этого устройства.
Кроме того, использование большего количества компонентов и связей при создании устройства приводит к увеличению его массогабаритных показателей, в данном случае одноразрядного двоичного сумматора.
Задачей предлагаемого изобретения является повышение надежности одноразрядного двоичного сумматора и снижение его массогабаритных показателей.
Поставленная задача достигается тем, что в одноразрядный двоичный сумматор, содержащий полевые транзисторы P-типа с первого по девятый и N-типа с десятого по восемнадцатый, вход слагаемого А, соединенный с затворами первого, пятого, одиннадцатого и тринадцатого транзисторов, вход слагаемого В, соединенный с затворами второго, четвертого, двенадцатого и четырнадцатого транзисторов, вход переноса CIN, соединенный с затворами третьего, девятого, десятого и семнадцатого транзисторов, вывод питания высокого уровня напряжения, соединенный с истоками первого, второго, четвертого и восьмого транзисторов, вывод питания низкого уровня напряжения, соединенный с истоками одиннадцатого, двенадцатого, четырнадцатого и восемнадцатого транзисторов, причем стоки первого и второго транзисторов соединены с истоком третьего, сток четвертого - с истоком пятого, сток шестого - с истоком седьмого, сток восьмого - с истоком девятого, стоки одиннадцатого и двенадцатого - с истоком десятого, сток четырнадцатого - с истоком тринадцатого, сток шестнадцатого - с истоком пятнадцатого, сток восемнадцатого - с истоком семнадцатого, стоки третьего, пятого, десятого и тринадцатого - с затворами седьмого и пятнадцатого транзисторов и входом первого инвертора, выход которого является выходом сигнала переноса СOUT, а стоки седьмого, девятого, пятнадцатого и семнадцатого - с входом второго инвертора, выход которого является выходом результата сложения S, введены третий инвертор, выход которого соединен с истоком шестого и затворами восьмого и шестнадцатого транзисторов и двухвходовый логический элемент ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ, первый и второй входы которого соединены с входами слагаемых соответственно А и В, а выход - с истоком шестнадцатого и затворами шестого и восемнадцатого транзисторов и входом третьего инвертора.
Таким образом, в предлагаемом одноразрядном двоичном сумматоре по сравнению с прототипом отсутствуют транзисторы: седьмой, десятый, одиннадцатый, двадцатый, двадцать третий и двадцать четвертый, а значит, и все связи, которые использовались для соединения терминалов этих транзисторов, что позволяет повысить надежность одноразрядного двоичного сумматора и снизить его массогабаритные показатели, сохраняя при этом быстродействие, достигнутое прототипом.
На чертеже приведена схема предлагаемого одноразрядного двоичного сумматора.
Предлагаемый одноразрядный двоичный сумматор содержит полевые транзисторы P-типа с первого 1 по девятый 9 и N-типа с десятого 10 по восемнадцатый 18, вход слагаемого А, соединенный с затворами первого 1, пятого 5, одиннадцатого 11 и тринадцатого 13 транзисторов, вход слагаемого В, соединенный с затворами второго 2, четвертого 4, двенадцатого 12 и четырнадцатого 14 транзисторов, вход переноса СIN, соединенный с затворами третьего 3, девятого 9, десятого 10 и семнадцатого 17 транзисторов, вывод питания высокого уровня напряжения 19, соединенный с истоками первого 1, второго 2, четвертого 4 и восьмого 8 транзисторов, вывод питания низкого уровня напряжения 20, соединенный с истоками одиннадцатого 11, двенадцатого 12, четырнадцатого 14 и восемнадцатого 18 транзисторов, причем стоки первого 1 и второго 2 транзисторов соединены с истоком третьего 3, сток четвертого 4 - с истоком пятого 5, сток шестого 6 - с истоком седьмого 7, сток восьмого 8 - с истоком девятого 9, стоки одиннадцатого 11 и двенадцатого 12 - с истоком десятого 10, сток четырнадцатого 14 - с истоком тринадцатого 13, сток шестнадцатого 16 - с истоком пятнадцатого 15, сток восемнадцатого 18 - с истоком семнадцатого 17, стоки третьего 3, пятого 5, десятого 10 и тринадцатого 13 - с затворами седьмого 7 и пятнадцатого 15 транзисторов и входом первого инвертора 21, выход которого является выходом сигнала переноса СOUT, а стоки седьмого 7, девятого 9, пятнадцатого 15 и семнадцатого 17 - с входом второго инвертора 22, выход которого является выходом результата сложения S, третий инвертор 23, выход которого соединен с истоком шестого 6 и затворами восьмого 8 и шестнадцатого транзисторов 16 и двухвходовый логический элемент ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ 24, первый и второй входы которого соединены с входами слагаемых соответственно А и В, а выход - с истоком шестнадцатого 16 и затворами шестого 6 и восемнадцатого 18 транзисторов и входом третьего инвертора 23.
Допускается произвольное выполнение логических элементов первого, второго и третьего инверторов и двухвходового логического элемента ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ, реализующих соответствующую функцию.
Предлагаемый одноразрядный двоичный сумматор представляет собой логическую схему комбинационного типа и работает следующим образом.
На входы слагаемых А и В поступают значения сигналов, требующих сложения, а на вход переноса СIN - значение сигнала переноса.
В результате действия сигналов поступающих на входы одноразрядного двоичного сумматора СIN, А и В, на его выходах СOUT и S должны появиться значения сигналов, соответствующих нижеприведенной таблице истинности.
Истинности одноразрядного двоичного сумматора
№ комбинации СIN А B СOUT S
1 0 0 0 0 0
2 0 0 1 0 1
3 0 1 0 0 1
4 0 1 1 1 0
5 1 0 0 0 1
6 1 0 1 1 0
7 1 1 0 1 0
8 1 1 1 1 1
В комбинациях №1-4 на вход переноса СIN и на затворы подключенных к нему транзисторов 3, 9, 10 и 17 поступает напряжение низкого уровня, которое соответствует значению «0» таблицы истинности одноразрядного двоичного сумматора. Поэтому транзисторы P-типа 3 и 9 открываются, а N-типа 10 и 17 закрывается.
Если при этом на входы слагаемых А и В поступает напряжение низкого уровня, то транзисторы P-типа 1, 2, 4 и 5, подключенные своими затворами к этим входам, открываются и N-типа 11-14 - закрываются, а на выходе двухвходового логического элемента ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ 24, в соответствии с выполняемой им функцией, формируется напряжение высокого уровня, соответствующее значению «1» таблицы истинности одноразрядного двоичного сумматора, которое поступает на затворы транзисторов 6 и 18 и исток транзистора 16 и вход третьего инвертора 23. Так как на вход третьего инвертора 23 поступает напряжение высокого уровня -«1», то на его выходе после инверсии формируется напряжение низкого уровня - «0», которое поступает на затворы транзисторов 8 и 16 и исток транзистора 6. Поэтому транзисторы P-типа 6 и N-типа 16 - закрываются, а P-типа 8 и N-типа 18 - открываются. Через открытые транзисторы 1-5 и 8-9 с вывода питания высокого уровня напряжения 19 на затворы транзисторов 7, 15 и на входы первого 21 и второго 22 инверторов поступает напряжение высокого уровня - «1», которое закрывает транзистор P-типа 7 и открывает транзистор N-типа 15. Так как на входах первого 21 и второго 22 инверторов напряжение высокого уровня - «1», то после инверсии на их выходах соответственно СOUT и S формируются напряжения низкого уровня - «0». При этом входы первого 21 и второго 22 инверторов остаются изолированными от напряжения низкого уровня закрытыми транзисторами N-типа 10-14 и 17 и P-типа 6 и 7. Таким образом, реализуется комбинация №1 таблицы истинности одноразрядного двоичного сумматора.
Если же на вход слагаемого А(В) поступает напряжение низкого уровня - «0», а на вход слагаемого В(А) высокого - «1», то транзисторы P-типа 1(2), 5(4) и N-типа 12(11), 14(13), подключенные своими затворами к этим входам, открываются, P-типа 2(1), 4(5) и N-типа 11(12), 13(14) - закрываются, а на выходе двухвходового логического элемента ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ 24, в соответствии с выполняемой им функцией, формируется напряжение низкого уровня - «0», которое поступает на затворы транзисторов 6 и 18 и исток транзистора 16 и вход третьего инвертора 23. Так как на вход третьего инвертора 23 поступает напряжение низкого уровня - «0», то на его выходе после инверсии формируется напряжение высокого уровня - «1», которое поступает на затворы транзисторов 8 и 16 и исток транзистора 6. Поэтому транзисторы P-типа 6 и N-типа 16 открываются, а P-типа 8 и N-типа 18 закрываются. Через открытые транзисторы 1(2) и 3 с вывода питания высокого уровня напряжения 19 на затворы транзисторов 7 и 15 и на вход первого инвертора 21 поступает напряжение высокого уровня - «1». Поэтому транзистор P-типа 7 закрывается, транзистор N-типа 15 - открывается. Так как на входе первого инвертора 21 напряжение высокого уровня - «1», то после инверсии на его выходе СOUT формируется напряжение низкого уровня - «0». Одновременно с выхода двухвходового логического элемента ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ 24 через открытые транзисторы N-типа 15 и 16 на вход второго инвертора 22 поступает напряжение низкого уровня - «0», которое инвертируется на его выходе S в напряжение высокого уровня - «1». При этом вход первого инвертора 21 остается изолированным от напряжения низкого уровня закрытыми транзисторами N-типа 10 и 13(14), а вход второго 22 - от напряжения высокого уровня закрытыми транзисторами P-типа 7 и 8. Таким образом, реализуется комбинация №2(№3) таблицы истинности одноразрядного двоичного сумматора.
В случае, когда на входы А и В поступает напряжение высокого уровня - «1», транзисторы P-типа 1, 2, 4, 5, подключенные своими затворами к этим входам, закрываются, N-типа 11-14 открываются, а на выходе двухвходового логического элемента ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ 24 в соответствии с выполняемой им функцией, формируется напряжение высокого уровня - «1», которое поступает на затворы транзисторов 6 и 18 и исток транзистора 16 и вход третьего инвертора 23. Так как на вход третьего инвертора 23 поступает напряжение высокого уровня - «1», то на его выходе после инверсии формируется напряжение низкого уровня - «0», которое поступает на затворы транзисторов 8 и 16 и исток транзистора 6. Поэтому транзисторы P-типа 8 и N-типа 18 открываются, а P-типа 6 и N-типа 16 закрываются. Через открытые транзисторы 13 и 14 с вывода питания низкого уровня напряжения 20 на затворы транзисторов 7 и 15 и на вход первого инвертора 21 поступает напряжение низкого уровня - «0». Поэтому транзистор P-типа 7 открывается, а N-типа 15 закрывается. Так как на входе первого инвертора 21 напряжение низкого уровня - «0», то после инверсии на его выходе СOUT формируется напряжение высокого уровня - «1». Одновременно с вывода питания высокого уровня напряжения 19 через открытые транзисторы P-типа 8 и 9 на вход второго инвертора 22 поступает напряжение высокого уровня - «1». Поэтому на выходе S этого инвертора формируется инверсное относительно входного напряжение низкого уровня - «0». При этом вход первого инвертора 21 остается изолированным от напряжения высокого уровня закрытыми транзисторами P-типа 1, 2, 4, 5 и второго инвертора 22 - от напряжения низкого уровня закрытыми транзисторами N-типа 15-17. Таким образом, реализуется комбинация №4 таблицы истинности одноразрядного двоичного сумматора.
В комбинациях №№5-8 на вход переноса СIN и на затворы подключенных к нему транзисторов 3, 9, 10 и 17 поступает напряжение высокого уровня - «1». Поэтому транзисторы P-типа 3 и 9 закрываются, а N-типа 10 и 17 открывается.
Если при этом на входы слагаемых А и В поступает напряжение низкого уровня, то транзисторы P-типа 1, 2, 4 и 5, подключенные своими затворами к этим входам, открываются и N-типа 11-14 закрываются, а на выходе двухвходового логического элемента ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ 24, в соответствии с выполняемой им функцией, формируется напряжение высокого уровня - «1», которое поступает на затворы транзисторов 6 и 18 и исток транзистора 16 и вход третьего инвертора 23. Так как на вход третьего инвертора 23 поступает напряжение высокого уровня - «1», то на его выходе после инверсии формируется напряжение низкого уровня - «0», которое поступает на затворы транзисторов 8 и 16 и исток транзистора 6. Поэтому транзисторы P-типа 6 и N-типа 16 закрываются, а P-типа 8 и N-типа 18 открываются. Через открытые транзисторы 4, 5 с вывода питания высокого уровня напряжения 19 на затворы транзисторов 7, 15 и на вход первого инвертора 21 поступает напряжение высокого уровня - «1», которое закрывает транзистор P-типа 7 и открывает транзистор N-типа 15. Так как на входе первого инвертора 21 напряжение высокого уровня - «1», то после инверсии на его выходе СOUT формируется напряжения низкого уровня - «0». Одновременно через открытые транзисторы 17 и 18 с вывода питания низкого уровня напряжения 20 на вход второго инвертора 22 поступает напряжение низкого уровня - «0». Поэтому на выходе S этого инвертора формируется инверсное относительно входного напряжение высокого уровня - «1». При этом вход первого инвертора 21 остается изолированным от напряжения низкого уровня закрытыми транзисторами N-типа 11, 12, 13 и 14, а вход второго инвертора 22 - от напряжения высокого уровня закрытыми транзисторами P-типа 6 и 9. Таким образом, реализуется комбинация №5 таблицы истинности одноразрядного двоичного сумматора.
Если же на вход слагаемого А(В) поступает напряжение низкого уровня - «0», а на вход слагаемого В(А) высокого - «1», то транзисторы P-типа 1(2), 5(4) и N-типа 12(11), 14(13), подключенные своими затворами к этим входам, открываются, P-типа 2(1), 4(5) и N-типа 11(12), 13(14) - закрываются, а на выходе двухвходового логического элемента ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ 24, в соответствии с выполняемой им функцией, формируется напряжение низкого уровня - «0», которое поступает на затворы транзисторов 6 и 18 и исток транзистора 16 и вход третьего инвертора 23. Так как на вход третьего инвертора 23 поступает напряжение низкого уровня - «0», то на его выходе после инверсии формируется напряжение высокого уровня - «1», которое поступает на затворы транзисторов 8 и 16 и исток транзистора 6. Поэтому транзисторы P-типа 6 и N-типа 16 открываются, а P-типа 8 и N-типа 18 закрываются. Через открытые транзисторы 10 и 12(11) с вывода питания низкого уровня напряжения 20 на затворы транзисторов 7 и 15 и на вход первого инвертора 21 поступает напряжение низкого уровня - «0». Поэтому транзистор P-типа 7 открывается, транзистор N-типа 15 закрывается. Так как на входе первого инвертора 21 напряжение низкого уровня - «0», то после инверсии на его выходе СOUT формируется напряжение высокого уровня - «1». Одновременно с выхода третьего инвертора 23 через открытые транзисторы P-типа 6 и 7 на вход второго инвертора 22 поступает напряжения высокого уровня - «1», которое инвертируется на его выходе S в напряжение низкого уровня - «0». При этом вход первого инвертора 21 остается изолированным от напряжения высокого уровня закрытыми транзисторами P-типа 3 и 4(5), а вход второго 22 - от напряжения низкого уровня закрытыми транзисторами N-типа 15 и 18. Таким образом, реализуется комбинация №6(№7) таблицы истинности одноразрядного двоичного сумматора.
В случае, когда на входы А и В поступает напряжение высокого уровня - «1», транзисторы P-типа 1, 2, 4, 5, подключенные своими затворами к этим входам, закрываются, N-типа 11-14 открываются, а на выходе двухвходового логического элемента ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ 24, в соответствии с выполняемымой им функцией, формируется напряжение высокого уровня - «1», которое поступает на затворы транзисторов 6 и 18 и исток транзистра 16 и вход третьего инвертора 23. Так как на вход третьего инвертора 23 поступает напряжение высокого уровня - «1», то на его выходе после инверсии формируется напряжение низкого уровня - «0», которое поступает на затворы транзисторов 8 и 16 и исток транзистора 6. Поэтому транзисторы P-типа 8 и N-типа 18 открываются, а P-типа 6 и N-типа 16 закрываются. Через открытые транзисторы 10-14 с вывода питания низкого уровня напряжения 20 на затворы транзисторов 7 и 15 и на вход первого инвертора 21 поступает напряжение низкого уровня - «0». Поэтому транзистор P-типа 7 открывается, N-типа 15 закрывается. Так как на входе первого инвертора 21 напряжение низкого уровня - «0», то после инверсии на его выходе СOUT формируется напряжение высокого уровня - «1». Одновременно с вывода питания низкого уровня напряжения 20 через открытые транзисторы N-типа 17 и 18 на вход второго инвертора 22 поступает напряжение низкого уровня - «0». Поэтому на выходе S этого инвертора формируется инверсное относительно входного напряжение высокого уровня - «1». При этом вход первого инвертора 21 остается изолированным от напряжения высокого уровня закрытыми транзисторами P-типа 1-5 и второго инвертора 22 - от напряжения высокого уровня закрытыми транзисторами P-типа 6 и 9. Таким образом, реализуется комбинация №8 таблицы истинности одноразрядного двоичного сумматора.
В предлагаемой схеме одноразрядного двоичного сумматора введены двухвходовой логический элемент ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ и третий инвертор, что позволяет из схемы-прототипа исключить транзисторы P-типа седьмой, десятый, одиннадцатый, N-типа двадцатый, двадцать третий и двадцать четвертый и двухвходовые логические элементы И-НЕ и ИЛИ-НЕ, вследствие чего общее количество используемых транзисторов в схеме одноразрядного двоичного сумматора уменьшено на шесть и устранены все связи, которые ранее использовались для соединения терминалов этих транзисторов, что позволяет повысить надежность одноразрядного двоичного сумматора и снизить его массогабаритные показатели, сохраняя при этом быстродействие, достигнутое прототипом.
Таким образом, в предлагаемом одноразрядном двоичном сумматоре за счет уменьшения количества используемых компонентов и связей, необходимых для их соединения, повышена надежность и уменьшены массогабаритные показатели всего устройства. При этом быстродействие, достигнутое прототипом, сохраняется на прежнем уровне.

Claims (1)

  1. Одноразрядный двоичный сумматор, содержащий полевые транзисторы Р-типа с первого по девятый и N-типа с десятого по восемнадцатый, вход слагаемого А, соединенный с затворами первого, пятого, одиннадцатого и тринадцатого транзисторов, вход слагаемого В, соединенный с затворами второго, четвертого, двенадцатого и четырнадцатого транзисторов, вход переноса CIN, соединенный с затворами третьего, девятого, десятого и семнадцатого транзисторов, вывод питания высокого уровня напряжения, соединенный с истоками первого, второго, четвертого и восьмого транзисторов, вывод питания низкого уровня напряжения, соединенный с истоками одиннадцатого, двенадцатого, четырнадцатого и восемнадцатого транзисторов, причем стоки первого и второго транзисторов соединены с истоком третьего, сток четвертого - с истоком пятого, сток шестого - с истоком седьмого, сток восьмого - с истоком девятого, стоки одиннадцатого и двенадцатого - с истоком десятого, сток четырнадцатого - с истоком тринадцатого, сток шестнадцатого - с истоком пятнадцатого, сток восемнадцатого - с истоком семнадцатого, стоки третьего, пятого, десятого и тринадцатого - с затворами седьмого и пятнадцатого транзисторов и входом первого инвертора, выход которого является выходом сигнала переноса СOUT, а стоки седьмого, девятого, пятнадцатого и семнадцатого - с входом второго инвертора, выход которого является выходом результата сложения S, отличающийся тем, что в него введены третий инвертор, выход которого соединен с истоком шестого и затворами восьмого и шестнадцатого транзисторов и двухвходовой логический элемент ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ, первый и второй входы которого соединены с входами слагаемых соответственно А и В, а выход - с истоком шестнадцатого и затворами шестого и восемнадцатого транзисторов и входом третьего инвертора.
RU2011105017/08A 2011-02-10 2011-02-10 Одноразрядный двоичный сумматор RU2450324C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2011105017/08A RU2450324C1 (ru) 2011-02-10 2011-02-10 Одноразрядный двоичный сумматор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2011105017/08A RU2450324C1 (ru) 2011-02-10 2011-02-10 Одноразрядный двоичный сумматор

Publications (1)

Publication Number Publication Date
RU2450324C1 true RU2450324C1 (ru) 2012-05-10

Family

ID=46312377

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2011105017/08A RU2450324C1 (ru) 2011-02-10 2011-02-10 Одноразрядный двоичный сумматор

Country Status (1)

Country Link
RU (1) RU2450324C1 (ru)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0224656A2 (de) * 1985-09-30 1987-06-10 Siemens Aktiengesellschaft Mehrstelliger Carry-Ripple-Addierer in CMOS-Technik mit zwei Typen von Addiererzellen
RU2262736C1 (ru) * 2004-03-29 2005-10-20 Власов Борис Михайлович Сумматор комбинационно-накапливающего типа
US7185042B1 (en) * 2001-11-09 2007-02-27 National Semiconductor Corporation High speed, universal polarity full adder which consumes minimal power and minimal area
RU2380739C1 (ru) * 2008-07-28 2010-01-27 Владимир Владимирович Шубин Сумматор

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0224656A2 (de) * 1985-09-30 1987-06-10 Siemens Aktiengesellschaft Mehrstelliger Carry-Ripple-Addierer in CMOS-Technik mit zwei Typen von Addiererzellen
US7185042B1 (en) * 2001-11-09 2007-02-27 National Semiconductor Corporation High speed, universal polarity full adder which consumes minimal power and minimal area
RU2262736C1 (ru) * 2004-03-29 2005-10-20 Власов Борис Михайлович Сумматор комбинационно-накапливающего типа
RU2380739C1 (ru) * 2008-07-28 2010-01-27 Владимир Владимирович Шубин Сумматор

Similar Documents

Publication Publication Date Title
RU2604054C1 (ru) Преобразователь уровня напряжения
Tang et al. Low power dynamic logic circuit design using a pseudo dynamic buffer
Agarwal et al. A new design of low power high speed hybrid CMOS full adder
RU2380739C1 (ru) Сумматор
Sharma et al. Low power 8-bit ALU design using full adder and multiplexer
Gaikwad et al. Design of CMOS ternary logic family based on single supply voltage
US5550503A (en) Circuits and method for reducing voltage error when charging and discharging a capacitor through a transmission gate
RU2679186C1 (ru) Преобразователь уровня напряжения
RU2450324C1 (ru) Одноразрядный двоичный сумматор
RU2408058C2 (ru) Одноразрядный сумматор
RU2702979C1 (ru) Высоковольтный преобразователь уровня напряжения
RU2444050C1 (ru) Одноразрядный сумматор
RU2475811C1 (ru) Полный сумматор
RU2408922C1 (ru) Одноразрядный двоичный сумматор
RU2642416C1 (ru) Преобразователь логического уровня напряжения
RU2469381C1 (ru) Сумматор
RU2667798C1 (ru) Преобразователь уровня напряжения
RU2455680C1 (ru) Сумматор
RU2435196C1 (ru) Сумматор
RU2632567C1 (ru) Преобразователь уровня напряжения
RU2712422C1 (ru) Высоковольтный преобразователь уровня напряжения
RU2664014C1 (ru) Схема формирователя управляющих сигналов
RU2756445C1 (ru) Преобразователь уровня напряжения
Rao et al. 16-BIT RCA implementation using current sink restorer structure
RU2739487C1 (ru) Преобразователь уровня напряжения

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20130211