RU2412531C1 - Дифференциальный операционный усилитель - Google Patents

Дифференциальный операционный усилитель Download PDF

Info

Publication number
RU2412531C1
RU2412531C1 RU2009132261/09A RU2009132261A RU2412531C1 RU 2412531 C1 RU2412531 C1 RU 2412531C1 RU 2009132261/09 A RU2009132261/09 A RU 2009132261/09A RU 2009132261 A RU2009132261 A RU 2009132261A RU 2412531 C1 RU2412531 C1 RU 2412531C1
Authority
RU
Russia
Prior art keywords
output
current
transistor
input
base
Prior art date
Application number
RU2009132261/09A
Other languages
English (en)
Inventor
Николай Николаевич Прокопенко (RU)
Николай Николаевич Прокопенко
Андрей Сергеевич Стороженко (RU)
Андрей Сергеевич Стороженко
Андрей Александрович Сильнов (RU)
Андрей Александрович Сильнов
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") filed Critical Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority to RU2009132261/09A priority Critical patent/RU2412531C1/ru
Application granted granted Critical
Publication of RU2412531C1 publication Critical patent/RU2412531C1/ru

Links

Images

Landscapes

  • Amplifiers (AREA)

Abstract

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, в компараторах и прецизионных решающих усилителях с малыми значениями э.д.с. смещения нуля). Технический результат: уменьшение абсолютного значения U и его температурного дрейфа. Дифференциальный операционный усилитель содержит входной дифференциальный каскад (1) с первым (2) и вторым (3) токовыми выходами, первый (4) и второй (5) выходные транзисторы, базы которых объединены и подключены к эмиттеру третьего (6) выходного транзистора, коллектор первого (4) выходного транзистора соединен с базой третьего (6) выходного транзистора и подключен к первому (2) токовому выходу входного дифференциального каскада (1), инвертирующий усилитель тока (7), вход которого связан с коллектором третьего (6) выходного транзистора, коллектор второго (5) выходного транзистора соединен со вторым (3) токовым выходом входного дифференциального каскада (1) и соединен с базой входного транзистора (8) буферного усилителя (9). В качестве инвертирующего усилителя тока (7) используется токовое зеркало с коэффициентом передачи близким к единице, а выход токового зеркала (7) соединен с базой входного транзистора (8) буферного усилителя (9). 5 ил.

Description

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, в компараторах и прецизионных решающих усилителях с малыми значениями э.д.с. смещения нуля).
В современной радиоэлектронной аппаратуре находят применение дифференциальные операционные усилители (ОУ) с существенными различными параметрами. Особое место занимают ОУ с простейшей двухкаскадной архитектурой, содержащие небольшое число элементов. На их основе выполняются Ip-модули систем на кристалле, например, различные классы селективных цепей, где число маломощных усилителей может измеряться десятками единиц. Предполагаемое изобретение относится к данному типу ОУ.
Наиболее близким по сущности к заявляемому техническому решению является классическая схема ОУ фиг.1, представленная в патенте США №3.887.879 fig. 3, которая в различных модификациях присутствует также в большом числе других патентов [1-13].
Существенный недостаток известного ОУ фиг.1 состоит в том, что он имеет повышенное значение систематической составляющей напряжения смещения нуля (Uсм), зависящей от свойств его архитектуры.
Основная задача предлагаемого изобретения состоит в уменьшении абсолютного значения Uсм и его температурного дрейфа.
Поставленная задача достигается тем, что в дифференциальном операционном усилителе фиг.1, содержащем входной дифференциальный каскад 1 с первым 2 и вторым 3 токовыми выходами, первый 4 и второй 5 выходные транзисторы, базы которых объединены и подключены к эмиттеру третьего 6 выходного транзистора, коллектор первого 4 выходного транзистора соединен с базой третьего 6 выходного транзистора и подключен к первому 2 токовому выходу входного дифференциального каскада 1, инвертирующий усилитель тока 7, вход которого связан с коллектором третьего 6 выходного транзистора, коллектор второго 5 выходного транзистора соединен со вторым 3 токовым выходом входного дифференциального каскада 1 и соединен с базой входного транзистора 8 буферного усилителя 9, предусмотрены новые элементы и связи - в качестве инвертирующего усилителя тока 7 используется токовое зеркало с коэффициентом передачи, близким к единице, а выход токового зеркала 7 соединен с базой входного транзистора 8 буферного усилителя 9.
Схема усилителя-прототипа показана на фиг.1. На фиг.2 представлена схема заявляемого устройства в соответствии с п.1 и п.2 формулы изобретения.
На фиг.3 и фиг.4 показаны схемы дифференциального усилителя - прототипа (фиг.3) и заявляемого ОУ (фиг.4) в среде компьютерного моделирования PSpice на моделях интегральных транзисторов ФГУП НИИ «Пульсар».
На фиг.5 приведены температурные зависимости напряжения смещения нуля схем фиг.3, фиг.4.
Дифференциальный операционный усилитель фиг.2 содержит входной дифференциальный каскад 1 с первым 2 и вторым 3 токовыми выходами, первый 4 и второй 5 выходные транзисторы, базы которых объединены и подключены к эмиттеру третьего 6 выходного транзистора, коллектор первого 4 выходного транзистора соединен с базой третьего 6 выходного транзистора и подключен к первому 2 токовому выходу входного дифференциального каскада 1, инвертирующий усилитель тока 7, вход которого связан с коллектором третьего 6 выходного транзистора, коллектор второго 5 выходного транзистора соединен со вторым 3 токовым выходом входного дифференциального каскада 1 и соединен с базой входного транзистора 8 буферного усилителя 9. В качестве инвертирующего усилителя тока 7 используется токовое зеркало с коэффициентом передачи, близким к единице, а выход токового зеркала 7 соединен с базой входного транзистора 8 буферного усилителя 9.
На фиг.2 буферный усилитель 9 содержит кроме транзистора 8 двухполюсник 10, а входной дифференциальный каскада 1 реализован на транзисторах 11, 12 и двухполюснике 13.
Кроме этого на фиг.2 в соответствии с п.2 формулы изобретения введен транзистор терморадиационной компенсации 14. Возможны и другие варианты введения данного транзистора.
Рассмотрим факторы, определяющие систематическую составляющую напряжения смещения нуля Uсм в схеме фиг.2, т.е. зависящие от схемотехники ДУ.
Если ток двухполюсников 13 и 10 равен величине 2I0, то токи эмиттеров и коллекторов транзисторов схемы:
Figure 00000001
Figure 00000002
Figure 00000003
Figure 00000004
Figure 00000005
Figure 00000006
где Iб.i=Iэ.ii - ток базы i-го n-p-n (Iб.р) или p-n-р (Iб.n) транзистора схемы при эмиттерном токе Iэ.i=10;
βi - коэффициент усиления по току базы i-го транзистора.
Поэтому входной (Iвx.7) и выходной (Iвых.7) токи токового зеркала 7
Figure 00000007
Как следствие, разность токов в узле «А» при его коротком замыкании на эквипотенциальную общую шину
Figure 00000008
Figure 00000009
где IБУ=2Iб.n - ток базы р-n-р транзистора 8 буферного усилителя 9.
Подставляя (1)÷(7) в (8), находим, что разностный ток, определяющий Uсм, равен нулю:
Figure 00000010
Как следствие, при Iр=0 не требуется смещения нуля ОУ1 фиг.2 на величину Uсм, подача которого на его входы Вх.(+)1, Вх.(-)2 компенсирует разностный ток Iр в узле «А».
Таким образом, в заявляемом устройстве уменьшается систематическая составляющая Uсм, обусловленная конечной величиной β транзисторов и его радиационной (или температурной) зависимостью. Как следствие, это уменьшает Uсм, так как разностный ток Iр в узле «А» создает Uсм, зависящее от крутизны преобразования входного дифференциального напряжения uвх ОУ в выходной ток узла «А»:
Figure 00000011
где rэ12=rэ11 - сопротивления эмиттерных переходов входных транзисторов 12 и 11 дифференциального каскада 1.
Поэтому для схем фиг.1-2
Figure 00000012
где φт=26 мВ - температурный потенциал.
В ОУ-прототипе Iр≠0, поэтому здесь систематическая составляющая Uсм получается, как минимум, на порядок больше (Uсм=-972 мкВ), чем в заявляемой схеме (Uсм=33,9 мкВ).
Компьютерное моделирование схем фиг.3, фиг.4 подтверждает (фиг.5) данные теоретические выводы.
Для минимизации Uсм при повышенных температурах (t°>80°C) в схеме фиг.2 предусмотрен транзистор 14, который находится в закрытом состоянии. Однако ток через его р-n переход на подложку, который существенно возрастает на высоких температурах (или при радиационных воздействиях), компенсирует соответствующий ток на подложку через р-n переход транзистора 6. Это уменьшает производную dUсм/dT при t°>80°C.
Таким образом, заявляемое устройство обладает существенными преимуществами в сравнении с прототипом по величине статической ошибки усиления сигналов постоянного тока.
Источники информации
1. Патент США №4.410.859 fig.1.
2. Патент США №4.721.920.
3. Патент США №4.783.637.
4. А.св. СССР №678639.
5. Патент США №4.560.948.
6. А.св. №1193773.
7. Патент США №4.463.319.
8. Патент W0 03/063344 A1.
9. Патент США №5.343.164.
10. Патент США №4.417.216.
11. Патент США №5.365.191 fig.7.
12. Патент США №4.163.908.
13. Патент Японии №54-37561 fig.1.

Claims (2)

1. Дифференциальный операционный усилитель, содержащий входной дифференциальный каскад (1) с первым (2) и вторым (3) токовыми выходами, первый (4) и второй (5) выходные транзисторы, базы которых объединены и подключены к эмиттеру третьего (6) выходного транзистора, коллектор первого (4) выходного транзистора соединен с базой третьего (6) выходного транзистора и подключен к первому (2) токовому выходу входного дифференциального каскада (1), инвертирующий усилитель тока (7), вход которого связан с коллектором третьего (6) выходного транзистора, коллектор второго (5) выходного транзистора соединен со вторым (3) токовым выходом входного дифференциального каскада (1) и соединен с базой входного транзистора (8) буферного усилителя (9), отличающийся тем, что в качестве инвертирующего усилителя тока (7) используется токовое зеркало с коэффициентом передачи, близким к единице, а выход токового зеркала (7) соединен с базой входного транзистора (8) буферного усилителя (9).
2. Устройство по п.1, отличающееся тем, что в схему введен транзистор терморадиационной компенсации (14), эмиттер и база которого соединены с базой второго (5) выходного транзистора, а коллектор подключен к коллектору второго (5) выходного транзистора.
RU2009132261/09A 2009-08-26 2009-08-26 Дифференциальный операционный усилитель RU2412531C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2009132261/09A RU2412531C1 (ru) 2009-08-26 2009-08-26 Дифференциальный операционный усилитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2009132261/09A RU2412531C1 (ru) 2009-08-26 2009-08-26 Дифференциальный операционный усилитель

Publications (1)

Publication Number Publication Date
RU2412531C1 true RU2412531C1 (ru) 2011-02-20

Family

ID=46310201

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2009132261/09A RU2412531C1 (ru) 2009-08-26 2009-08-26 Дифференциальный операционный усилитель

Country Status (1)

Country Link
RU (1) RU2412531C1 (ru)

Similar Documents

Publication Publication Date Title
RU2416152C1 (ru) Дифференциальный операционный усилитель
RU2412531C1 (ru) Дифференциальный операционный усилитель
RU2416149C1 (ru) Дифференциальный операционный усилитель с малым напряжением смещения нуля
RU2412530C1 (ru) Комплементарный дифференциальный усилитель
RU2414808C1 (ru) Операционный усилитель с малым напряжением смещения нуля
RU2411634C1 (ru) Дифференциальный усилитель с малым напряжением смещения нуля
RU2411637C1 (ru) Прецизионный операционный усилитель с малым напряжением смещения нуля
RU2455757C1 (ru) Прецизионный операционный усилитель
RU2444119C1 (ru) Прецизионный операционный усилитель
RU2416151C1 (ru) Дифференциальный операционный усилитель
RU2402151C1 (ru) Каскодный дифференциальный усилитель
RU2402155C1 (ru) Дифференциальный усилитель с малым напряжением смещения нуля
RU2621289C1 (ru) Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления
RU2412529C1 (ru) Каскодный дифференциальный усилитель
RU2416145C1 (ru) Каскодный дифференциальный усилитель
RU2390921C1 (ru) Операционный усилитель с малым напряжением смещения нуля
RU2402154C1 (ru) Дифференциальный усилитель с малым напряжением смещения нуля
RU2432666C1 (ru) Дифференциальный операционный усилитель с малым напряжением питания
RU2402870C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля
RU2402152C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля
RU2390914C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля
RU2416154C1 (ru) Двухкаскадный дифференциальный усилитель с малым напряжением питания
RU2449466C1 (ru) Прецизионный операционный усилитель
RU2419198C1 (ru) Прецизионный операционный усилитель
RU2401507C1 (ru) Дифференциальный усилитель с малым напряжением смещения нуля

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20130827