RU2346381C1 - Цифровой синтезатор частот с коммутацией фазовых отсчетов - Google Patents

Цифровой синтезатор частот с коммутацией фазовых отсчетов Download PDF

Info

Publication number
RU2346381C1
RU2346381C1 RU2007122771/09A RU2007122771A RU2346381C1 RU 2346381 C1 RU2346381 C1 RU 2346381C1 RU 2007122771/09 A RU2007122771/09 A RU 2007122771/09A RU 2007122771 A RU2007122771 A RU 2007122771A RU 2346381 C1 RU2346381 C1 RU 2346381C1
Authority
RU
Russia
Prior art keywords
digital
output
frequency
delay unit
multiplexer
Prior art date
Application number
RU2007122771/09A
Other languages
English (en)
Inventor
бов Игорь Владимирович Р (RU)
Игорь Владимирович Рябов
Андрей Николаевич Дедов (RU)
Андрей Николаевич Дедов
Original Assignee
Государственное образовательное учреждение высшего профессионального образования Марийский государственный технический университет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования Марийский государственный технический университет filed Critical Государственное образовательное учреждение высшего профессионального образования Марийский государственный технический университет
Priority to RU2007122771/09A priority Critical patent/RU2346381C1/ru
Application granted granted Critical
Publication of RU2346381C1 publication Critical patent/RU2346381C1/ru

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Изобретение относится к электронно-вычислительной технике, предназначено для синтеза частот и сигналов и может использоваться в радиолокации, навигации, адаптивных системах связи и телевидения. Достигаемый технический результат - расширение функциональных возможностей путем синтезирования двухчастотных сигналов. Устройство содержит эталонный генератор, блок задержки, первый регистр памяти, первый и второй цифровые накопители, мультиплексор, цифроаналоговый преобразователь, фильтр нижних частот, второй регистр памяти, третий и четвертый цифровые накопители, делитель частоты. 2 ил.

Description

Изобретение относится к электронно-вычислительной технике, предназначено для синтеза частот и сигналов и может использоваться в радиолокации, навигации, адаптивных системах связи и телевидения.
Изобретение позволяет синтезировать двухчастотные сигналы.
Известны цифровые синтезаторы частот, содержащие эталонный генератор, блок задержки, два регистра памяти, два цифровых накопителя, делитель с переменным коэффициентом деления, два преобразователя кодов, два цифроаналоговых преобразователя, два фильтра нижних частот [1].
Наиболее близким техническим решением (прототипом) к предлагаемому является цифровой синтезатор частот, содержащий последовательно соединенные эталонный генератор и блок задержки, последовательно соединенные первый блок постоянного запоминания, первый цифровой накопитель, второй регистр памяти, второй цифровой накопитель, преобразователь кодов, цифроаналоговый преобразователь, фильтр нижних частот; второй блок постоянного запоминания и счетчик с предварительной установкой; входами цифрового синтезатора являются входы первого и второго блоков ПЗУ, а выходом - выход фильтра нижних частот [2].
Однако известные цифровые синтезаторы обладают сравнительно невысоким быстродействием при перестройке с частоты на частоту и не имеют возможности синтезировать на одном выходе двухчастотные сигналы.
Изобретение позволяет расширить функциональные возможности цифровых синтезаторов и повысить их быстродействие.
Положительный эффект - расширение функциональных возможностей цифровых синтезаторов частот и повышение их быстродействия - достигается за счет того, что в цифровой синтезатор частот с коммутацией фазовых отсчетов, содержащий последовательно соединенные эталонный генератор и блок задержки; последовательно соединенные первый регистр памяти, первый цифровой накопитель; второй цифровой накопитель; последовательно соединенные цифроаналоговый преобразователь, фильтр нижних частот, выход которого является выходом цифрового синтезатора частот, выходы блока задержки подключены к тактовым входам цифроаналогового преобразователя, первого и второго цифровых накопителей, причем новым является то, что введены последовательно соединенные второй регистр памяти, третий и четвертый цифровые накопители и мультиплексор, на второй вход которого подключен выход второго цифрового накопителя, а выход мультиплексора подключен к информационному входу цифроаналогового преобразователя; делитель частоты, выход которого подключен к управляющему входу мультиплексора; выходы блока задержки подсоединены к тактовым входам делителя частоты, третьего и четвертого цифровых накопителей; выход первого цифрового накопителя подключен к входу второго цифрового накопителя, а входами цифрового синтезатора частот являются входы первого и второго регистров памяти.
На фиг.1 приведена структурная схема цифрового синтезатора частот с коммутацией фазовых отсчетов, на фиг.2 - графики сигналов на выходе ЦАП цифрового синтезатора.
Цифровой синтезатор частот (фиг.1) содержит эталонный генератор 1, блок задержки 2, первый регистр памяти 3, первый и второй цифровые накопители 4 и 5, мультиплексор 6, цифроаналоговый преобразователь 7, фильтр нижних частот 8, второй регистр памяти 9, третий и четвертый цифровые накопители 10 и 11, делитель частоты 12.
Цифровой синтезатор частот работает следующим образом. На вход первого регистра памяти 3 поступает код первой начальной частоты Аi, а на вход второго регистра памяти 9 - код Вk, определяющий код второй начальной частоты. Эталонный генератор 1 выдает сигнал опорной частоты синусоидальной формы, который поступает на вход блока задержки 2, формирующий разнесенные во времени последовательности прямоугольных импульсов формы «меандр», которые поступают на тактовые входы первого, второго, третьего и четвертого цифровых накопителей 4 и 5, 10 и 11, а также тактовый вход цифроаналогового преобразователя 7, и служат для синхронизации работы цифрового синтезатора частот.
В момент t1 (фиг.2) код первой начальной частоты Аi из первого регистра памяти 3 записывается в первый цифровой накопитель 4, а код второй начальной частоты Bk из второго регистра памяти 9 записывается в третий цифровой накопитель 10.
Затем с каждым тактовым импульсом код S1 на выходе первого цифрового накопителя 4 будет изменяться следующим образом:
Figure 00000001
Код S1 поступает на вход второго цифрового накопителя 5, результат суммирования в котором будет изменяться по формуле:
Figure 00000002
Код Bk из второго регистра памяти поступает на вход третьего цифрового накопителя 9, на выходе которого результат суммирования изменяется по формуле:
Figure 00000003
В четвертом цифровом накопителе результат суммирования изменяется по формуле
Figure 00000004
С выхода мультиплексора 6 отсчеты кодов суммы S2 и S4 поочередно поступают на информационные входы цифроаналогового преобразователя 7.
На выходе ЦАП 7 формируется ступенчатый сигнал «пилообразной» формы, который подается на фильтр нижних частот 8. ФНЧ 8 имеет частоту среза fcp<fm/2, где fm - тактовая частота, и пропускают на выход синтезатора только первую гармонику сформированного сигнала.
Если ввести обозначения, что f1i - первая начальная частота; f2=Bk - вторая начальная частота; 0,5 f' - скорость изменения частоты синтезируемого сигнала, Δt=Т - период следования тактовых импульсов, то на выходе фильтра нижних частот 8 формируется двухчастотный сигнал, амплитуда которого изменяется по формуле:
Figure 00000005
Таким образом, в цифровом синтезаторе появилась возможность синтезировать двухчастотный сигнал.
Литература
1. Патент №2294054 Российской Федерации МПК H03L 7/18, Цифровой вычислительный синтезатор с квадратурными выходами / Рябов И.В. - Заявл. 25.10.2005. Опубл. 20.02.2007. Бюл. №5.
2. Патент №2058659 Российской Федерации МКИ Н03В 19/00, Цифровой синтезатор частот / Рябов И.В., Фищенко П.А. - Заявл. 23.09.1993. Опубл. 20.04.1996. Бюл. №11. (Прототип).

Claims (1)

  1. Цифровой синтезатор частот с коммутацией фазовых отсчетов, содержащий последовательно соединенные эталонный генератор и блок задержки; последовательно соединенные первый регистр памяти и первый цифровой накопитель; второй цифровой накопитель; последовательно соединенные цифроаналоговый преобразователь, фильтр нижних частот, выход которого является выходом цифрового синтезатора частот, выходы блока задержки подключены к тактовым входам цифроаналогового преобразователя, первого и второго цифровых накопителей, отличающийся тем, что введены последовательно соединенные второй регистр памяти, третий и четвертый цифровые накопители и мультиплексор, на второй вход которого подключен выход второго цифрового накопителя, а выход мультиплексора подключен к информационному входу цифроаналогового преобразователя; делитель частоты, выход которого подключен к управляющему входу мультиплексора; выходы блока задержки подсоединены к тактовым входам делителя частоты, третьего и четвертого цифровых накопителей; выход первого цифрового накопителя подключен к входу второго цифрового накопителя, а входами цифрового синтезатора частот являются входы первого и второго регистров памяти.
RU2007122771/09A 2007-06-18 2007-06-18 Цифровой синтезатор частот с коммутацией фазовых отсчетов RU2346381C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2007122771/09A RU2346381C1 (ru) 2007-06-18 2007-06-18 Цифровой синтезатор частот с коммутацией фазовых отсчетов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2007122771/09A RU2346381C1 (ru) 2007-06-18 2007-06-18 Цифровой синтезатор частот с коммутацией фазовых отсчетов

Publications (1)

Publication Number Publication Date
RU2346381C1 true RU2346381C1 (ru) 2009-02-10

Family

ID=40546876

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2007122771/09A RU2346381C1 (ru) 2007-06-18 2007-06-18 Цифровой синтезатор частот с коммутацией фазовых отсчетов

Country Status (1)

Country Link
RU (1) RU2346381C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2566962C1 (ru) * 2014-04-15 2015-10-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Поволжский государственный технологический университет" Цифровой вычислительный синтезатор частотно-модулированных сигналов

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2566962C1 (ru) * 2014-04-15 2015-10-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Поволжский государственный технологический университет" Цифровой вычислительный синтезатор частотно-модулированных сигналов

Similar Documents

Publication Publication Date Title
CN102449912B (zh) 具有多相振荡器的锁相回路
EP0078588A1 (en) Method and apparatus for signal synthesis
RU2358384C2 (ru) Цифровой синтезатор частотно- и фазомодулированных сигналов
RU2635278C1 (ru) Цифровой синтезатор частот с высокой линейностью закона изменения частоты
RU2682847C1 (ru) Цифровой синтезатор с М-образным законом изменения частоты
CN106708166A (zh) 信号生成器和信号生成方法
CN101917187A (zh) 基于锁相环预置开关选频输出的步进频信号产生方法
RU2628216C1 (ru) Цифровой вычислительный синтезатор с частотной модуляцией
WO2017053640A1 (en) Fast-locking frequency synthesizer
RU2346381C1 (ru) Цифровой синтезатор частот с коммутацией фазовых отсчетов
RU2726833C1 (ru) Цифровой вычислительный синтезатор с подавлением перекрестных помех
RU2536385C1 (ru) Цифровой синтезатор для формирования сигналов многочастотной телеграфии
RU2491710C1 (ru) Цифровой вычислительный синтезатор с быстрой перестройкой частоты
RU2294054C1 (ru) Цифровой вычислительный синтезатор с квадратурными выходами
RU2423782C1 (ru) Цифровой синтезатор многофазных сигналов
RU2566962C1 (ru) Цифровой вычислительный синтезатор частотно-модулированных сигналов
RU2452085C1 (ru) Цифровой вычислительный синтезатор для многочастотной телеграфии
Strelnikov et al. Direct digital synthesizer of phase-manipulated signals, based on the direct digital synthesis method
EP1811664A3 (en) System and method for multiple-phase clock generation
RU2701050C1 (ru) Цифровой синтезатор фазоманипулированных сигналов
RU2710280C1 (ru) Цифровой вычислительный синтезатор двухчастотных сигналов
RU2721408C1 (ru) Цифровой вычислительный синтезатор с быстрой перестройкой частоты
RU2718461C1 (ru) Цифровой вычислительный синтезатор частотно-модулированных сигналов
RU2580444C1 (ru) Цифровой вычислительный синтезатор частотно-модулированных сигналов
RU2204197C2 (ru) Цифровой синтезатор частотно-модулированных сигналов

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20090619