RU2322754C1 - Устройство для стабилизации сквозного тока выходных транзисторов двухтактного каскада - Google Patents

Устройство для стабилизации сквозного тока выходных транзисторов двухтактного каскада Download PDF

Info

Publication number
RU2322754C1
RU2322754C1 RU2006136949/09A RU2006136949A RU2322754C1 RU 2322754 C1 RU2322754 C1 RU 2322754C1 RU 2006136949/09 A RU2006136949/09 A RU 2006136949/09A RU 2006136949 A RU2006136949 A RU 2006136949A RU 2322754 C1 RU2322754 C1 RU 2322754C1
Authority
RU
Russia
Prior art keywords
current
transistors
leakage current
stabilization
output
Prior art date
Application number
RU2006136949/09A
Other languages
English (en)
Inventor
Олег Васильевич Сучков (RU)
Олег Васильевич Сучков
Original Assignee
Олег Васильевич Сучков
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Олег Васильевич Сучков filed Critical Олег Васильевич Сучков
Priority to RU2006136949/09A priority Critical patent/RU2322754C1/ru
Application granted granted Critical
Publication of RU2322754C1 publication Critical patent/RU2322754C1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

Изобретение относится к радиоэлектронике и предназначено для стабилизации сквозного тока выходных транзисторов двухтактного каскада и уменьшения форматных искажений новых составляющих при возможности адаптивного управления величиной сквозного тока. Технический результат заключается в стабилизации сквозного тока с возможностью адаптивного управления его величиной в динамическом режиме и, как следствие, снижение форматных искажений. Это достигается за счет включения в схему двухтактного каскада усилителя мощности устройства стабилизации сквозного тока, протекающего через выходные транзисторы. При этом имеется возможность адаптивно управлять крутизной передаточной характеристики и соответственно характером нелинейности каскада для снижения форматных искажений. Устройство содержит датчики тока (3, 4), включенные в силовых цепях транзисторов (1, 2), преобразователи ток-напряжение (5, 6), выходы которых подключены к входам перемножителя напряжений (7), при этом его выходной сигнал служит сигналом обратной связи для управления смещением транзисторов (1, 2). 1 ил.

Description

Изобретение относится к радиоэлектронике и предназначено для стабилизации сквозного тока выходных транзисторов двухтактного каскада и уменьшения форматных искажений новых составляющих при возможности адаптивного управления величиной сквозного тока.
В радиоэлектронике широко известны устройства, в которых с помощью устанавливаемых на корпусах транзисторов или на радиаторе датчиков температуры поддерживается заданный ток покоя выходных транзисторов двухтактного усилителя класса АВ. Однако в динамическом режиме протекающий через транзисторы сквозной ток изменяется (при открывании одного из транзисторов другой заходит в область отсечки тока). При этом такие каскады имеют очень большие форматные искажения. Меньшие форматные искажения имеют известные усилители класса А, однако они отличаются невысокой термостабильностью.
Известен также выходной каскад усилителя мощности RU 2193272 и GB 2372839, в котором осуществляется автоматическое поддержание активного режима транзисторов за счет адаптивного управления смещением через посредство обратной связи, сигнал которой снимают с датчиков тока - диодов, включенных в эмиттерных цепях транзисторов. Такой режим известен в радиоэлектронике как режим класса ЭА - экономичный А или "Non switching". Тем не менее, несмотря на то, что в качестве датчиков тока используют диоды, а не резисторы, что обусловливает некоторое благоприятное изменение характера нелинейности передачи каскада в малосигнальной области, величина форматных искажений имеет все же довольно высокое значение. Причем протекающий через выходные транзисторы сквозной ток в динамическом режиме остается нестабильным. Обусловлено это тем, что он определяется суммой токов, протекающих через ключевые элементы преобразователей, которые включены последовательно в цепях смещения транзисторов. Так, при увеличении тока одного плеча ток другого плеча уменьшается не во столько же раз, во сколько увеличивается ток другого плеча, то есть сквозной ток не стабилизируется. Более того, при отсутствии возможности управления величиной сквозного тока невозможным является адаптивное регулирование крутизны передаточной характеристики этого каскада, и соответственно снижение форматных искажений.
Прототипа нет (в радиоэлектронике неизвестны устройства, осуществляющие именно стабилизацию сквозного тока в динамическом режиме).
Цель изобретения - стабилизация сквозного тока выходных транзисторов двухтактного каскада с возможностью адаптивного управления его величиной в динамическом режиме и, как следствие, снижение форматных искажений.
Поставленная цель достигается за счет включения в двухтактный каскад усилителя мощности устройства для стабилизации сквозного тока выходных транзисторов. При этом имеется возможность адаптивно управлять крутизной передаточной характеристики каскада и соответственно характером его нелинейности для снижения форматных искажений.
На чертеже представлена блок-схема двухтактного каскада с устройством стабилизации сквозного тока выходных транзисторов.
Схема включает в себя выходные транзисторы 1 и 2, датчики тока 3 и 4, преобразователи ток-напряжение 5 и 6, перемножитель напряжений 7. Выходной сигнал перемножителя 7 служит сигналом обратной связи (ОС) для управления смещением транзисторов 1 и 2 двухтактного каскада.
Работает устройство следующим образом.
При протекании через транзисторы 1 и 2 тока на выходах преобразователей 5, 6 ток-напряжение присутствуют напряжения, величины которых пропорциональны токам, протекающим через датчики тока 3 и 4. Эти напряжения поступают на входы перемножителя 7. Соответственно, так как на выходе его присутствует напряжение, равное произведению напряжений, действующих на выходах преобразователей 5 и 6 ток-напряжение, то оно пропорционально сквозному току, протекающему через транзисторы 1 и 2 двухтактного каскада. При этом сигнал перемножителя 7 является сигналом обратной связи (ОС), с помощью которого управляют смещением транзисторов 1, 2. В результате величина протекающего через эти транзисторы сквозного тока мало изменяется не только в статическом, но и в динамическом режиме (теоретически при бесконечно большой глубине ОС происходит пропорциональное уменьшение тока одного плеча при увеличении тока другого).
Для увеличения глубины обратной связи и соответственно коэффициента стабилизации сквозного тока к выходу перемножителя 7 может быть подключен операционный усилитель (ОУ). Данный ОУ будет осуществлять усиление сигнала обратной связи при сравнении его с опорным напряжением, определяющим и задающим величину сквозного тока транзисторов. Причем опорное напряжение для определенных целей может иметь величину переменную. И, в частности, для управления крутизной передаточной характеристики выходного каскада усилителя мощности. То есть становится возможным в динамическом режиме при адаптивном изменении опорного напряжения корректировать характер нелинейности передачи усилителем напряжения (тока) и, как следствие, снижать форматные искажения.
Режиму работы двухтактного каскада со стабилизацией сквозного тока выходных транзисторов автор изобретения дал название - режим класса J (джей), а режиму с изменяемым опорным напряжением (током) - управляемый режим класса J (или J+ - джей плюс).

Claims (1)

  1. Устройство для стабилизации сквозного тока выходных транзисторов двухтактного каскада содержит датчики тока, включенные в силовых цепях транзисторов, преобразователи ток-напряжение, входы которых подключены к датчикам тока, а выходы - к входам перемножителя напряжений, выходной сигнал которого служит сигналом обратной связи для управления смещением транзисторов.
RU2006136949/09A 2006-10-18 2006-10-18 Устройство для стабилизации сквозного тока выходных транзисторов двухтактного каскада RU2322754C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2006136949/09A RU2322754C1 (ru) 2006-10-18 2006-10-18 Устройство для стабилизации сквозного тока выходных транзисторов двухтактного каскада

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2006136949/09A RU2322754C1 (ru) 2006-10-18 2006-10-18 Устройство для стабилизации сквозного тока выходных транзисторов двухтактного каскада

Publications (1)

Publication Number Publication Date
RU2322754C1 true RU2322754C1 (ru) 2008-04-20

Family

ID=39454132

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2006136949/09A RU2322754C1 (ru) 2006-10-18 2006-10-18 Устройство для стабилизации сквозного тока выходных транзисторов двухтактного каскада

Country Status (1)

Country Link
RU (1) RU2322754C1 (ru)

Similar Documents

Publication Publication Date Title
KR100705326B1 (ko) 피드백형 가변이득 증폭기 및 그 제어방법
KR101367013B1 (ko) 전력 또는 rf 신호를 증폭하기 위한 회로들, 장치들 및 방법들
US7868695B2 (en) Differential amplifier
KR100877626B1 (ko) 클래스 ab 증폭기 및 이를 위한 입력 스테이지 회로
CN109388173B (zh) 电流补偿电路
KR20100063494A (ko) 저전력으로 동작하는 증폭기
JPH0360209A (ja) 増幅器回路とこの回路を含む半導体集積回路
KR100843065B1 (ko) 전력 증폭기 회로
KR19990072771A (ko) 이득가변증폭회로
US7728669B2 (en) Output stage circuit and operational amplifier thereof
JP4265865B2 (ja) 能動負荷回路
US7227416B2 (en) Current mirror with low static current and transconductance amplifier thereof
RU2333593C1 (ru) Дифференциальный усилитель с расширенным диапазоном активной работы
US6781462B2 (en) Power amplifier
RU2322754C1 (ru) Устройство для стабилизации сквозного тока выходных транзисторов двухтактного каскада
US7786802B2 (en) Output stage circuit and operational amplifier thereof
RU2331971C1 (ru) Дифференциальный усилитель с расширенным диапазоном активной работы
JP2012028859A (ja) 利得可変差動増幅回路
KR100821122B1 (ko) 씨모스형 가변이득 증폭 장치
JP3853911B2 (ja) 定電流回路及びそれを用いた差動増幅回路
JP2010273284A (ja) 高周波増幅器
TWI792835B (zh) 穩壓電路與其中的多級放大電路
JP3144361B2 (ja) 差動増幅器
EP1124326A1 (en) An operational amplifier with high gain and sysmmetrical output-current capabilty
US7233202B2 (en) Amplifier with increased bandwidth and method thereof

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20081019