RU2111538C1 - Переменный коррелятор - Google Patents

Переменный коррелятор Download PDF

Info

Publication number
RU2111538C1
RU2111538C1 RU96124699A RU96124699A RU2111538C1 RU 2111538 C1 RU2111538 C1 RU 2111538C1 RU 96124699 A RU96124699 A RU 96124699A RU 96124699 A RU96124699 A RU 96124699A RU 2111538 C1 RU2111538 C1 RU 2111538C1
Authority
RU
Russia
Prior art keywords
correlation length
data
correlation
correlator
signal
Prior art date
Application number
RU96124699A
Other languages
English (en)
Other versions
RU96124699A (ru
Inventor
Ли Кю-Дон
Original Assignee
Самсунг Электроникс Ко., Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Самсунг Электроникс Ко., Лтд. filed Critical Самсунг Электроникс Ко., Лтд.
Application granted granted Critical
Publication of RU2111538C1 publication Critical patent/RU2111538C1/ru
Publication of RU96124699A publication Critical patent/RU96124699A/ru

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/709Correlator structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относится к средствам обработки сигналов и может быть использовано в системах связи. Переменный коррелятор выполняет вычисления при управляемом изменении длины корреляции. Последовательные входные данные, смешанные с опорными, накапливаются согласно числу, соответствующему предварительно установленной длине корреляции, причем длина корреляции может изменяться при вычислениях. 2 с.п. ф-лы, 4 ил.

Description

Изобретение относится к переменному коррелятору для системы связи с растянутым диапазоном части и, в частности, к коррелятору для осуществления операции корреляции путем переменного управления длиной корреляции.
В системе связи с растянутым диапазоном частот точная синхронизация в принципе является важным фактором при восстановлении исходного сигнала из сигнала с растянутым диапазоном частот. Приемник генерирует код, аналогичный коду расширения спектра, используемому для растягивания диапазона частот в передатчике, в котором используется код расширения спектра типа псевдошумовой последовательности и со скачкообразным изменением частоты. Чтобы обеспечить совпадение локально генерируемого кода расширения спектра с кодом в принимаемом сигнале используется синхронизация. Синхронизация предусматривает обнаружение и сопровождение сигнала с учетом его протяженности и используемой последовательности. В результате обнаружения код в принимаемом сигнале и локально генерируемый растянутый код расширения спектра совмещаются друг с другом с точностью до половины элемента кода. Сопровождение должно препятствовать потере синхронизации обнаруженного сигнала и уменьшить разность во времени между кодом в принимаемом сигнале и локально генерируемым кодом расширения спектра. В приемнике системы связи с растянутым диапазоном частот обнаружение кода должно предшествовать его сопровождению. Если синхронизация нарушается при выполнении сопровождения, то повторно выполняется обнаружение кода. Для осуществления обнаружения необходимо выполнить корреляционную обработку в процессе смешивания сигнала с растянутым диапазоном частот из передатчика с тем же самым кодом, что и использованный при передаче, чтобы восстановить первоначальный сигнал.
Известен вычислитель модуля (или квадрата модуля) корреляционного интеграла, содержащий средство для перемножения первых и вторых входных данных канала на первые и вторые опорные сигналы, средство для суммирования и возведения в квадрат накопленного сигнала [1].
Однако известный коррелятор при его использовании в схемах установления синхронизации в приемниках системы связи будет испытывать перегрузку при вычислениях, осуществляемых в соответствии с необходимой длиной корреляции. Ввиду того, однако, что длина корреляции является фиксированной независимо от условий применения, указанная схема должна заменяться в случае, когда значение корреляции должно будет изменяться с применением длины корреляции. В случае, если такой комплексный генератор реализуется на специализированной интегральной схеме, ориентированной на конкретное применение, такая интегральная схема должна заменяться на новую всякий раз при изменении длины корреляции.
Задачей изобретения является создание коррелятора, в котором устранены вышеуказанные недостатки известного коррелятора и который обеспечивает повышение эффективности обработки за счет управляемого изменения длины корреляции.
Указанный результат достигается тем, что коррелятор системы связи с растянутым диапазоном частот, содержащий средство для смешивания последовательных входных данных с опорными данными и средство накопления смешанных данных, содержит средство управления длиной корреляции для изменения предварительно установленной длины корреляции, при этом средство накопления выполнено с возможностью накопления смешанных данных до числа, соответствующего установленной длине корреляции.
Указанный технический результат достигается также тем, что коррелятор системы связи с растянутым диапазоном частот, содержащий средство для перемножения первых и вторых входных данных канала на первые и вторые опорные данные соответственно для получения данных перемножения, согласно изобретению, содержит средство для накопления упомянутых данных перемножения согласно числу бит, соответствующему предварительно установленной длине корреляции, для формирования накопленного сигнала, средство для суммирования и возведения в квадрат полученного накопленного сигнала для формирования данных корреляции и средство управления длиной корреляции для изменения упомянутого числа бит, соответствующего упомянутой предварительно установленной длине корреляции.
На фиг. 1 показана блок-схема цифрового комплексного коррелятора, соответствующего возможному варианту осуществления изобретения; на фиг. 2 - блок-схема цифрового комплексного коррелятора, соответствующего другому варианту осуществления изобретения; на фиг. 3 - подробная схема цифрового комплексного коррелятора, показанного на фиг. 2; на фиг. 4 - временные диаграммы синхронизации, показывающие различные сигналы, формируемые в цифровом комплексном корреляторе, показанном на фиг. 3.
Как показано на фиг. 1, цифровой комплексный коррелятор, соответствующий одному из вариантов осуществления изобретения, содержит перемножитель 200 входных данных на опорные данные, накопитель 210 выходных данных перемножителя 200, схему 200 управления длиной корреляции, предназначенную ля управления длиной N корреляции при вычислениях корреляции и осуществляющую управление длиной корреляции N в соответствии с конкретными условиями применения.
Показанный на фиг. 2 цифровой комплексный коррелятор, соответствующий другому варианту осуществления изобретения, содержит перемножитель 300, накопитель 310, контроллер 320 длины корреляции, генератор 330 сигналов управления длиной корреляции и схему 340 суммирования и возведения в квадрат.
Цифровой комплексный коррелятор работает следующим образом.
Пусть i(n) + jq(n) - входные данные, i_ref(n)+jq_ref(n) - опорные данные для вычисления комплексного значения корреляции с использованием указанных входных данных.
Затем перемножитель 300 умножает входные данные i(n) + jq(n) на опорные данные i_ref(n)+jq_ref(n) и формирует выходные сигналы вида
Figure 00000002
.
После этого, накопитель 310 накапливает выходные сигналы перемножителя 300 для формирования следующих сигналов:
Figure 00000003
.
Выходные сигналы накопителя 310 подаются затем на схему 340 суммирования и возведения в квадрат для формирования выходных сигналов вида (9) и (10). Выражение (11) представляет собой квадрат выражения (10), как представлено ниже:
Figure 00000004
.
Полученное в результате значение корреляции имеет вид
Figure 00000005
.
Генератор 330 сигналов управления длинной корреляции генерирует сигнал управления длиной корреляции. В частности, длиной корреляции можно управлять в соответствии с конкретными условиями применения. Контроллер 320 длины корреляции управляет операцией корреляции в соответствии с сигналом управления длиной корреляции. А именно, накопитель 310 выдает результаты согласно формулам (5) - (8) в схему 340 суммирования и возведения в квадрат после завершения вычисления при n = N. В то время, как схема 340 суммирования и возведения в квадрат выполняет вычисление согласно выражениям (9) - (11), перемножитель 300 получает новые данные для повторного вычисления значения корреляции, начиная с n = 1.
На фиг. 3 изображена подробная схема цифрового комплексного коррелятора, соответствующего предпочтительному варианту осуществления изобретения, обеспечивающего синхронизацию кода в устройстве диапазона модулирующих частот сотовой системы связи с множественным доступом с кодовым разделением каналов.
На фиг. 4 изображены различные сигналы, формируемые в цифровом комплексном корреляторе, представленном на фиг. 3.
Ниже, со ссылками на фиг. 3, 4 будут подробно описаны операции цифрового комплексного коррелятора, соответствующего изобретению
Генератор 400 опорных данных получает тактовый сигнал синхронизации clk_12288 (фиг. 4a) и генерирует опорные данные i_ref(n),jq_ref(n). .
Далее подробно описаны конфигурация и работа накопителя 410.
Мультиплексор MUX-4 выбирает один из сигналов входных данных i(n), jq(n) в ответ на сигнал синхронизации sel_mux4 (фиг. 4f) и подает выбранный сигнал входных данных на входной вывод арифметического устройства ALU_11. . В этот момент мультиплексор MUX-4 выбирает один из сигналов опорных данных i_ref(n), jq_ref(n) в ответ на сигнал синхронизации sel_pncode (фиг. 4g) и генерирует сигнал (фиг. 4r), подаваемый на инверсный вывод арифметического устройства ALU_11. . Арифметическое устройство ALU_11. подает опорные данные i_ref(n),jq_ref(n) на регистры с первого по четвертый a, b, c, d. Первый регистр "a" выводит опорные данные в соответствии с тактовыми сигналами clk_8, clr, ld_corr_i, , соответственно (4b), (4d), (4j) на фиг. 4. Второй регистр "b" выводит опорные данные в соответствии с тактовыми сигналами clk_8, clr и с тактовым сигналом ld_r_corr (фиг. 4m). Третий регистр "c" выводит опорные данные в соответствии с тактовыми сигналами clk8, clr и тактовым сигналом ld_corr_q (фиг. 4k). Наконец, четвертый регистр "d" выводит опорные данные в соответствии с тактовыми сигналами clk_8, , clr и тактовым сигналом ld_q_corr (фиг. 41). Мультиплексор MUX-11-4 выводит выходные сигналы от первого до четвертого регистров "a", "b", "c", "d" в ответ на тактовые сигналы set_mux11_1, set_mux11_0 соответственно (4h) и (4i) на фиг. 4.
Схема 420 управления длиной корреляции содержит генератор сигналов управления длиной корреляции и контроллер длины корреляции. Генератор сигналов управления длиной корреляции содержит счетчик COUNTER-512, принимающий тактовые сигналы clk_12288, clr_12288 соответственно (4a) и (4c) на фиг. 4, для подсчета 512 чисел в течение одного периода, инвертор для инвертирования выходного сигнала счетчика COUNTER-512 и формирования инверсного счетчика сигнала и логический элемент NAND "f", получающий инверсный счетный сигнал на одном входном выводе и тактовый сигнал (фиг. 4n) на его другом входном выводе для формирования сигнала управления длиной корреляции. Контроллер длины корреляции содержит регистр REG-11, получающий сигнал управления длиной корреляции и тактовые сигналы clk_8 и clr для подачи выходного сигнала накопителя 410 на сумматор 430. Сумматор 430 суммирует (или накапливает) выходной сигнал накопителя 410 и подает суммированное значение в схему 440 возведения в квадрат. Схема 440 возведения в квадрат возводит в квадрат выходной сигнал сумматора 430 для получения значения корреляции.
Из изложенного выше ясно, что длина корреляции может легко изменяться в соответствии с конкретными условиями использования посредством простой замены числа бит "N" генератора сигналов управления длиной корреляции (то есть, отсчета N счетчика COUNTER-512) комплексного коррелятора.
Изобретение обеспечивает управляемое изменение длиной корреляции для получения требуемой длины корреляции, что позволяет решить проблемы известных из предшествующего уровня техники устройств, в которых для изменения длины корреляции следовало изменять или дополнять схему, либо в случае использования специализированной интегральной схемы заменять такую интегральную схему на новую.

Claims (2)

1. Коррелятор системы связи с растянутым диапазоном частот, содержащий средство для смешивания последовательных входных данных с опорными данными и средство накопления смешанных данных, отличающийся тем, что содержит средство управления длиной корреляции для изменения предварительно установленной длины корреляции, при этом средство накопления выполнено с возможностью накопления смешанных данных до числа, соответствующего установленной длине корреляции.
2. Коррелятор системы связи с растянутым диапазоном частот, содержащий средство для перемножения первых и вторых входных данных канала на первые и вторые опорные данные соответственно для получения данных перемножения, отличающийся тем, что содержит средство для накопления упомянутых данных перемножения согласно числу бит, соответствующему предварительно установленной длине корреляции, для формирования накопленного сигнала, средство для суммирования и возведения в квадрат полученного накопленного сигнала для формирования данных корреляции и средство управления длиной корреляции для изменения упомянутого числа бит, соответствующего упомянутой предварительно установленной длине корреляции.
RU96124699A 1995-12-30 1996-12-27 Переменный коррелятор RU2111538C1 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR67776/1995 1995-12-30
KR1019950067776A KR0162831B1 (ko) 1995-12-30 1995-12-30 가변 상관기

Publications (2)

Publication Number Publication Date
RU2111538C1 true RU2111538C1 (ru) 1998-05-20
RU96124699A RU96124699A (ru) 1998-08-27

Family

ID=19447871

Family Applications (1)

Application Number Title Priority Date Filing Date
RU96124699A RU2111538C1 (ru) 1995-12-30 1996-12-27 Переменный коррелятор

Country Status (5)

Country Link
US (1) US5822365A (ru)
KR (1) KR0162831B1 (ru)
CN (1) CN1086864C (ru)
GB (1) GB2308960B (ru)
RU (1) RU2111538C1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2540833C1 (ru) * 2013-09-24 2015-02-10 Российская Федерация, от имени которой выступает Министерство обороны Российской Федерации Мультиплексирующий цифровой коррелятор
EA033001B1 (ru) * 2017-10-05 2019-08-30 Институт Систем Управления Национальной Академии Наук Азербайджанской Республики Способ уменьшения погрешности при обработке сигнала с выхода многоканального коррелятора

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3373755B2 (ja) * 1997-04-09 2003-02-04 株式会社鷹山 複素型逆拡散処理装置
US6493405B1 (en) * 1999-03-02 2002-12-10 Harris Corporation Correlator having enhanced memory for reference and input data
EP1067702A1 (en) * 1999-05-14 2001-01-10 Alcatel Electrical correlator
US6807242B1 (en) 1999-10-07 2004-10-19 Advantest Corporation Apparatus and a method for calculation of a correlation value corresponding to a frequency error, and a recording medium with a recorded correlation value calculation program
US6928105B2 (en) * 2001-05-03 2005-08-09 Agere Systems Inc. Vector tree correlator for variable spreading rates
KR20040068616A (ko) * 2002-01-07 2004-07-31 코닌클리케 필립스 일렉트로닉스 엔.브이. 반복 상관 시스템을 통해 탐색하는 셀을 위한 모바일 단말
US6795486B2 (en) * 2002-09-23 2004-09-21 Thomson Licensing S.A. Variable-length correlator for spread-spectrum communications
DE10253802A1 (de) * 2002-11-18 2004-06-03 Degussa Ag Verfahren zur Hydrierung von aromatischen Urethanen in Gegenwart eines geträgerten Rutheniumkatalysators
US8520719B2 (en) * 2009-05-29 2013-08-27 Qualcomm Incorporated Multiple-mode correlator

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4653069A (en) * 1975-11-06 1987-03-24 General Electric Company Spread spectrum correlation receiver
US5218562A (en) * 1991-09-30 1993-06-08 American Neuralogix, Inc. Hamming data correlator having selectable word-length
JP3285429B2 (ja) * 1993-08-25 2002-05-27 東芝テック株式会社 スペクトル拡散受信機のデジタル相関器
FI943249A (fi) * 1994-07-07 1996-01-08 Nokia Mobile Phones Ltd Menetelmä vastaanottimen ohjaamiseksi ja vastaanotin
JPH0877058A (ja) * 1994-08-31 1996-03-22 Oki Electric Ind Co Ltd 情報提供システム

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Проектирование радиолокационных приемных устройств./Под ред. Соколова М.А. - М.: Высшая школа, 1984, с.40 - 41, 60 - 61, рис.1.32, 1.33, 1.34, 2.8. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2540833C1 (ru) * 2013-09-24 2015-02-10 Российская Федерация, от имени которой выступает Министерство обороны Российской Федерации Мультиплексирующий цифровой коррелятор
EA033001B1 (ru) * 2017-10-05 2019-08-30 Институт Систем Управления Национальной Академии Наук Азербайджанской Республики Способ уменьшения погрешности при обработке сигнала с выхода многоканального коррелятора

Also Published As

Publication number Publication date
CN1086864C (zh) 2002-06-26
US5822365A (en) 1998-10-13
GB2308960A (en) 1997-07-09
GB2308960B (en) 1998-02-25
KR970056115A (ko) 1997-07-31
CN1174453A (zh) 1998-02-25
GB9627026D0 (en) 1997-02-19
KR0162831B1 (ko) 1998-12-01

Similar Documents

Publication Publication Date Title
RU2111538C1 (ru) Переменный коррелятор
EP1031934B1 (en) Method and apparatus for dot product calculation
US5499265A (en) Spread spectrum correlator
KR20010102972A (ko) 순차적-포착, 다-대역, 다-채널, 정합 필터
US6282181B1 (en) Pseudorandom number sequence generation in radiocommunication systems
EP0963070A1 (en) Device for generating a plurality of code series simultaneously and cdma radio receiver comprising the device
JPH1056404A (ja) Cdma同期捕捉回路
EP0583241A1 (en) Spread spectrum correlator
US6657986B1 (en) Variable clock rate correlation circuit and method of operation
KR100773172B1 (ko) 간소화된 제1 및 제2 스테이지용 셀 서치 스킴
KR100361408B1 (ko) Cdma 통신을 위한 동기포착회로
KR100436296B1 (ko) 신호 획득을 위한 프리앰블 서치장치 및 그 방법
WO1999045670A2 (en) Mask generating polynomials for pseudo-random noise generators
US6058139A (en) Correlator and synchronous tracking apparatus using time sharing of a received signal in a spread spectrum receiver
US6307878B1 (en) Cellular telephony searcher
JPH0832548A (ja) 同期追従方法
JP2895398B2 (ja) 同期捕捉方法
KR0181142B1 (ko) 대역확산 통신시스템의 상관기
US20020021748A1 (en) Synchronicity detection device
KR970072746A (ko) 기억소자를 갖는 정합필터의 초기동기확립회로
KR100241328B1 (ko) 코드분할다중접속방식의 무선가입자 망 시스템에서 기지국시퀀스 할당 방법
JP3991684B2 (ja) 非巡回型ディジタルフィルタ及びこれを使用した無線受信機器
KR101031566B1 (ko) 다수의 프로세싱 사이클에서 데이터 워드를 처리하는 방법
KR100248094B1 (ko) 간섭을 감소시키기 위한 2 파일럿 처리 시스템 및 그 방법
KR100914232B1 (ko) 다수의 프로세싱 사이클에서 데이터 워드를 처리하는 방법

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20151228