RU2110835C1 - Устройство для мажоритарного выбора сигналов - Google Patents

Устройство для мажоритарного выбора сигналов Download PDF

Info

Publication number
RU2110835C1
RU2110835C1 RU96104030A RU96104030A RU2110835C1 RU 2110835 C1 RU2110835 C1 RU 2110835C1 RU 96104030 A RU96104030 A RU 96104030A RU 96104030 A RU96104030 A RU 96104030A RU 2110835 C1 RU2110835 C1 RU 2110835C1
Authority
RU
Russia
Prior art keywords
elements
output
inputs
input
majority
Prior art date
Application number
RU96104030A
Other languages
English (en)
Other versions
RU96104030A (ru
Inventor
Г.Я. Леденев
А.Б. Лаврищев
Original Assignee
Ракетно-космическая корпорация "Энергия" им.С.П.Королева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ракетно-космическая корпорация "Энергия" им.С.П.Королева filed Critical Ракетно-космическая корпорация "Энергия" им.С.П.Королева
Priority to RU96104030A priority Critical patent/RU2110835C1/ru
Application granted granted Critical
Publication of RU2110835C1 publication Critical patent/RU2110835C1/ru
Publication of RU96104030A publication Critical patent/RU96104030A/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Устройство для мажоритарного выбора сигналов относится к области автоматики и вычислительной техники и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки числоимпульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д. В устройстве происходит запрет при помощи первого 3 и второго 4 элементов И записи очередных импульсов в реверсивный счетчик 2 при достижении им определенного состояния, которое контролируется первым 5 и вторым 6 элементами И-НЕ. Это не дает реверсивному счетчику 2 переполниться и изменить состояние знакового разряда, что необходимо для правильной работы устройства, и позволяет обойтись малыми аппаратными затратами, а как следствие получить высокую надежность. 1 ил.

Description

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки числоимпульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д.
Известны устройства мажоритарного резервирования [1]. Они содержат мажоритарный элемент, который позволяет при появлении сигналов на двух входах формировать сигнал на выход и таким образом выделять момент появления второго (среднего из трех поступающих на вход) сигнала.
Однако эти устройства не могут самостоятельно выбирать из нескольких числоимпульсных последовательностей ту, в которой содержится среднее количество импульсов.
Известно устройство для мажоритарного выбора асинхронных сигналов - прототип, описание которого представлено в [2]. В данном решении происходит выбор из трех числоимпульсных последовательностей той, в которой содержится среднее количество импульсов. Устройство содержит резервируемые блоки, мажоритарный элемент, в каждом канале реверсивный счетчик, элементы ИЛИ, элементы И, элементы И-НЕ, инверторы, элемент сравнения, элемент задержки. Входы первого и второго элементов И-НЕ подключены к первым входам, соответственно, четвертого и пятого элементов И, выходы которых соединены, соответственно, с суммирующим и вычитающим входами реверсивного счетчика, а второй вход пятого элемента И соединен с выходом мажоритарного элемента, выход которого является выходом устройства. Выход резервируемого блока в каждом канале соединен через первый элемент И, элемент задержки, первый элемент ИЛИ с первым входом четвертого элемента И. Выходы информационных разрядов реверсивного счетчика соединены через второй элементы ИЛИ с первым входом третьего элемента И, выход которого соединен с соответствующим входом мажоритарного элемента.
Задачи данного типа приходится решать при обработке информации от различных датчиков, время работы которых велико. Для нормальной работы устройства его счетчики не должны переполняться, иначе может быть потеряна часть информации, что недопустимо во многих случаях. Поэтому для компенсации большого рассогласования в работе датчиков, отказа одного из датчиков или при длительной работе устройства необходимо предусматривать защиту реверсивных счетчиков от переполнения путем запрета счета после достижения последними определенного состояния. В прототипе для запрета счета используется схема управления, содержащая большое число логических элементов, что приводит к низкой надежности устройства.
Задача изобретения - повышение надежности за счет снижения аппаратных затрат.
Эта задача достигается тем, что в устройстве, содержащем мажоритарный элемент, n каналов, каждый из которых включает m разрядный реверсивный счетчик, первый и второй элементы И, первый и второй элементы И-НЕ, при этом выходы первого и второго элементов И-НЕ подключены к первым входам, соответственно, первого и второго элементов И, выходы которых соединены, соответственно, с суммирующим и вычитающим входами реверсивного счетчика, а второй вход первого элемента И соединен с выходом мажоритарного элемента, выход которого является выходом устройства, дополнительно первые входы первого и второго элементов И-НЕ каждого канала соединены, соответственно, с прямым и инверсным выходами (m-1)-го разряда реверсивного счетчика, а вторые входы этих элементов И-НЕ соединены, соответственно, с инверсным и прямым выходами m-го разряда реверсивного счетчика, второй вход второго элемент И соединен с входом данного канала устройства, а выход m-го разряда реверсивного счетчика каждого канала соединен с соответствующим входом мажоритарного элемента.
На чертеже приведена блок-схема устройства для мажоритарного выбора сигналов, где 1 - мажоритарный элемент, 2 - реверсивный счетчик, 3 - первый элемент И, 4 - второй элемент И, 5 - первый элемент И-НЕ, 6 - второй элемент И-НЕ.
Устройство для мажоритарного выбора сигналов содержит мажоритарный элемент 1 и n каналов. Первые входы первого 5 и второго 6 элементов И-НЕ каждого канала соединены, соответственно, с прямым и инверсным выходами (m-1)-го разряда реверсивного счетчика 2 этого канала, а вторые входы этих элементов И-НЕ соединены, соответственно, с инверсным и прямым выходами m-го разряда реверсивного счетчика 2 этого канала. Выходы первого 5 и второго 6 элементы И-НЕ каждого канала подключены к первым входам, соответственно, первого 3 и второго 4 элемента И этого канала. Выходы первого 3 и второго 4 элемента И каждого канала соединены, соответственно, с суммирующим и вычитающим входами реверсивного счетчика 2 этого канала, а вторые входы этих элементов И соединены, соответственно, с выходом мажоритарного элемента 1 и входом данного канала устройства. Выход m-го разряда реверсивного счетчика 2 каждого канала соединен с соответствующим входом мажоритарного элемента 1, выход которого является выходом устройства.
Устройство для мажоритарного выбора сигналов работает следующим образом (для наглядности примем n = 3 и, что все реверсивные счетчики находятся в нулевом состоянии, а логической единице соответствует высокий уровень сигнала). В этом случае нулевые уровни с прямых выходов (m-1)-го и m-го разрядов реверсивного счетчика 2 поступают на вторые входы первого 5 и второго 6 элементов И-НЕ, в результате чего на их выходах будет высокий уровень, который и поступит на первые входы первого 3 и второго 4 элементов И. Импульс, поступив на один из входов (например, первый) устройства, пройдет через второй вход второго элемента И 4 (на его первом входе высокий разрешающий уровень) на вычитающий вход реверсивного счетчика 2 и переведет его в состояние "минус 1" (во всех разрядах единицы). В результате высокий уровень с его прямого выхода старшего разряда m поступит на первый вход мажоритарного элемента 1. А нулевые уровни с инверсных выходов (m-1)-го и m-го разрядов реверсивного счетчика 2 поступят на первые входы первого 5 и второго 6 элементов И-НЕ, в результате чего на их выходах останется высокий уровень. После того, как на любой другой вход устройства, например второй, поступит импульс, он также будет воспринят реверсивным счетчиком своего канала. В результате высокий уровень с прямого выхода его старшего разряда попадет на второй вход мажоритарного элемента 1. При наличии двух единиц на входах трехразрядного мажоритарного элемента 1 на его выходе появится высокий уровень, который поступит на выход устройства и на вторые входы первых элементов И 2 каждого канала, пройдя через которые, поступит на суммирующие входы всех реверсивных счетчиков 2. В результате чего их состояние увеличится на единицу - реверсивный счетчик 1-го канала и реверсивный счетчик 2-го канала будут обнулены, а реверсивный счетчик 3-го канала перейдет в состояние "+1" (единица в младшем разряде). Т.е. устройство, как и прототип, выберет среднюю последовательность - на выход будет поступать такое же количество импульсов, что и в последовательности, содержащей их среднее количество. При поступлении на входы устройства трех импульсных последовательностей, содержащих разное количество импульсов, один реверсивный счетчик (на входы которого поступает максимальное количество импульсов) будет находиться в некотором отрицательном состоянии. Счетчик, на входы которого поступает среднее количество импульсов, будет находиться в нулевом состоянии и реверсивный счетчик, на входы которого поступает минимальное количество импульсов, будет находиться в некотором положительном состоянии.
Рассмотрим работу устройства для мажоритарного выбора сигналов в случае переполнения реверсивного счетчика 2. Пусть, например, реверсивный счетчик 1-го канала 2 находится в некотором отрицательном состоянии (в его (m-1)-ом и m-ом разряде 1). При его отрицательном переполнении в (m-1)-ом разряде появится ноль - низкий уровень на прямом выходе и высокий на инверсном выходе (m-1)-ого разряда, последний поступит на первый вход второго элемента И-НЕ 6. В результате на выходе второго элемента И-НЕ 6 появится низкий уровень, который поступит на первый вход второго элемента И 4 и запретит ему пропускать очередной информационный импульс с первого входа устройства. Ближайшим импульсом с выхода мажоритарного элемента 1 состояние реверсивного счетчика 2 будет увеличено на единицу, в его (m-1)-ом разряде появится 1, т.е. реверсивный счетчик 2 не может быть заполнен больше, чем до уровня ноль в (m-1)-ом разряде при отрицательном переполнении. В случае нахождения реверсивного счетчика 2 в некотором положительном состоянии (в его (m-1)-ом и m-ом разряде ноль) и при его положительном переполнении в (m-1)-ом разряде появится единица - высокий уровень на прямом выходе (m-1)-ого разряда, последний поступит на первый вход первого элемента И-НЕ 5. В результате на выходе первого элемента И-НЕ 5 появится низкий уровень, который поступит на первый вход первого элемента И 3 и запретит ему пропускать очередной импульс с выхода мажоритарного элемента 1 на суммирующий вход реверсивного счетчика 2. Ближайшим импульсом с первого входа устройства состояние реверсивного счетчика 2 будет уменьшено на единицу, т.е. реверсивный счетчик 2 не может быть заполнен больше, чем до уровня единица в (m-1)-ом разряде при положительном переполнении, что обеспечивает работоспособность устройства при любом количестве входных импульсов.
Положительный эффект от использования устройства для мажоритарного выбора сигналов заключается в том, что в предлагаемом устройстве в каждом канале содержится всего по 5 логических элементов, в то время как у прототипа их по 14, что позволяет сделать вывод о соответствующем росте надежности.
Предлагаемая совокупность признаков в рассмотренных авторами решениях не встречалась для решения поставленной задачи и не следует явным образом из уровня техники, что позволяет сделать вывод о соответствии технического решения критериям "новизна" и "изобретательский уровень".
В качестве элементов для реализации устройства можно использовать логические элементы цифровых микросхем любых серий, например 564 и т.д.
Литература
1. Справочник. Микропроцессорные структуры. Инженерные решения. Б.В. Шевкопляс, Радио и связь, 1993, с. 47.
2. Авторское свидетельство СССР N 1215113, кл. G 06 F 11/18. Устройство для мажоритарного выбора асинхронных сигналов.

Claims (1)

  1. Устройство для мажоритарного выбора сигналов, содержащее мажоритарный элемент, n каналов, каждый из которых включает m-разрядный реверсивный счетчик, первый и второй элементы И, первый и второй элементы И - НЕ, при этом выходы первого и второго элементов И - НЕ подключены к первым входам соответственно первого и второго элементов И, выходы которых соединены соответственно с суммирующим и вычитающим входами реверсивного счетчика, а второй вход первого элемента И соединен с выходом мажоритарного элемента, выход которого является выходом устройства, отличающееся тем, что первые входы первого и второго элементов И - НЕ каждого канала соединены соответственно с прямым и инверсным выходами (m - 1)-го разряда реверсивного счетчика, а вторые входы этих элементов Н - НЕ соединены соответственно с инверсным и прямым выходами m-го разряда реверсивного счетчика, второй вход второго элемента И соединен с входом данного канала устройства, а выход m-го разряда реверсивного счетчика каждого канала соединен с соответствующим входом мажоритарного элемента.
RU96104030A 1996-02-29 1996-02-29 Устройство для мажоритарного выбора сигналов RU2110835C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU96104030A RU2110835C1 (ru) 1996-02-29 1996-02-29 Устройство для мажоритарного выбора сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU96104030A RU2110835C1 (ru) 1996-02-29 1996-02-29 Устройство для мажоритарного выбора сигналов

Publications (2)

Publication Number Publication Date
RU2110835C1 true RU2110835C1 (ru) 1998-05-10
RU96104030A RU96104030A (ru) 1998-05-20

Family

ID=20177549

Family Applications (1)

Application Number Title Priority Date Filing Date
RU96104030A RU2110835C1 (ru) 1996-02-29 1996-02-29 Устройство для мажоритарного выбора сигналов

Country Status (1)

Country Link
RU (1) RU2110835C1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Шевкопляс Б.В. Микропроцессорные структуры. Инженерные решения. - М.: Радио и связь, 1993, с. 47. *

Similar Documents

Publication Publication Date Title
RU2110835C1 (ru) Устройство для мажоритарного выбора сигналов
US3145292A (en) Forward-backward counter
RU2174284C1 (ru) Резервированный счетчик
RU2105347C1 (ru) Мажоритарное устройство
US4411009A (en) Digital dual half word or single word position scaler
SU1084749A1 (ru) Устройство дл допускового контрол последовательностей импульсов
RU2036554C1 (ru) Самокорректирующийся делитель частоты
SU915074A1 (ru) Устройство для сравнения чисел 2 1
SU1151945A1 (ru) Устройство дл ввода информации
SU1026316A1 (ru) Счетчик импульсов в коде Гре (его варианты)
RU2103815C1 (ru) Резервированный счетчик
SU1272342A1 (ru) Устройство дл вычислени показател экспоненциальной функции
RU2149442C1 (ru) Устройство для умножения по модулю семь
SU1168943A1 (ru) Устройство переменного приоритета
RU2052216C1 (ru) Дискретное усредняющее устройство
SU898634A1 (ru) Резервированное устройство
SU1166111A1 (ru) Устройство дл подключени источников информации с измен емыми приоритетами к магистрали
SU796893A1 (ru) Устройство дл приема информации
SU1148116A1 (ru) Многовходовое счетное устройство
SU379048A1 (ru) Селектор импульсов по длительности
SU403074A1 (ru) Вптб фонд s^=0-]e?t03,
SU1167727A1 (ru) Устройство дл контрол работы @ -разр дного счетчика
SU1003071A1 (ru) Устройство дл сравнени чисел
SU752811A1 (ru) Устройство проверки счетчиков
RU2259455C1 (ru) Устройство управления электронного замка