RU2085030C1 - Устройство преобразования уровней логических сигналов на кмоп-транзисторах - Google Patents

Устройство преобразования уровней логических сигналов на кмоп-транзисторах Download PDF

Info

Publication number
RU2085030C1
RU2085030C1 RU93014389A RU93014389A RU2085030C1 RU 2085030 C1 RU2085030 C1 RU 2085030C1 RU 93014389 A RU93014389 A RU 93014389A RU 93014389 A RU93014389 A RU 93014389A RU 2085030 C1 RU2085030 C1 RU 2085030C1
Authority
RU
Russia
Prior art keywords
channel transistor
source
inverter
drain
gate
Prior art date
Application number
RU93014389A
Other languages
English (en)
Other versions
RU93014389A (ru
Inventor
Юрий Вениаминович Беленький
Михаил Гдальевич Каминский
Original Assignee
Юрий Вениаминович Беленький
Михаил Гдальевич Каминский
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Юрий Вениаминович Беленький, Михаил Гдальевич Каминский filed Critical Юрий Вениаминович Беленький
Priority to RU93014389A priority Critical patent/RU2085030C1/ru
Publication of RU93014389A publication Critical patent/RU93014389A/ru
Application granted granted Critical
Publication of RU2085030C1 publication Critical patent/RU2085030C1/ru

Links

Images

Landscapes

  • Logic Circuits (AREA)

Abstract

Устройство относится к импульсной технике и может быть использовано для преобразования ТТЛ-уровней в КМОП-уровни логических сигналов. В предлагаемом устройстве с целью снижения потребляемой мощности используются КМОП-инвертор, шесть n-канальных транзисторов, один p-канальный транзистор и конденсатор. Схема включения элементов обеспечивает получение на выходе сигнала с амплитудой, равной напряжению питания при полном отсутствии статического тока. Кроме того, предусмотрены варианты схемы с повышенной нагрузочной способностью и с расширенным диапазоном питающих напряжений. 2 з.п. ф-лы, 3 ил.

Description

Устройство относится к импульсной технике и может быть использовано для преобразования ТТЛ-уровней в КМОП-уровни логических сигналов.
В КМОП ИС, работающих совместно с ТТЛ схемаи, возхникают задачи согласованного выходного напряжения ТТЛ- уровней (минимальный высокий уровень +2,4 В и максимальный низкий уровень + 0,4 В) с КМОП логическими сигналами, где уровень логической единицы совпадает с уровнем питания. Если при этом уровень питания КМОП-схемы превышает 2,4 В на величину порогов МОП-транзисторов, то в КМОП-схеме возникают статические токи, приводящие к неоправданным потерям мощности. Согласующие устройства на КМОП-транзисторах получили широкое распространение (патенты США 4587447, 4593212, 4336466, кл. H 03 K). Однако в указанных схемах-аналогах статические токи полностью не устраняются.
В качестве прототипа выбрана схема по а.с. 1319273, кл. H 03 K 19/08. Схема содержит инвертор, два n-канальных транзистора, двунаправленный управляемый ключ и D-триггер.
Недостатком указанной схемы, как и в названных выше аналогах, является наличие статических токов.
Цель изобретения снижение потребляемой мощности за счет исключения статических токов.
Поставленная цель достигается тем, что устройство преобразования уровней логических сигналов на КМОП-транзисторах, содержащее инвертор, два n-канальных транзистора, шины входного и выходного сигналов, шины источника питания, причем затворы транзисторов инвертора соединены с шиной входного сигнала, исток n-канального транзистора инвертора соединен с общей шиной, сток первого n-канального транзистора соединен с шиной источника питания, затвор, с выходом инвертора исток, со стоком второго n-канального транзистора, сток второго n-канального транзистора соединен с шиной выходного сигнала, затвор- с шиной входного сигнала, исток- с общей шиной, дополнительно содержит третий, четвертый и пятый n-канальные транзисторы, p-канальный транзистор и конденсатор, причем сток и затвор третьего n-канального транзистора соединены с шиной источника питания, исток- с истоком p-канального транзистора инвертора, сток и затвор четвертого n-канального транзистора соединены с шиной источника питания, исток- с истоком p-канального транзистора, затвор p-канального транзистора соединен со стоком пятого n-канального транзистора соединен с шиной входного сигнала, исток пятого n-канального транзистора соединен с общей шиной, а конденсатор включен между истоком третьего и стоком пятого n-канальных транзисторов.
Дополнительные транзисторы и конденсатор, а также связи между ними и транзисторами ограничительной части, описанные выше, не встречаются в известных авторам схемах аналогичного назначения, но в то же время в совокупности они обеспечивают выполнение функций известных устройств преобразования уровней логических сигналов с меньшим потреблением мощности (за счет исключения статических токов).
Таким образом, перечисленные признаки являются новыми и существенными.
На фиг. 1 представлена принципиальная электрическая схема устройства преобразования уровней логических сигналов на КМОП-транзисторах.
Схема содержит инвертор 1, вход которого соединен с шиной входного сигнала 12, первый n-канальный транзистор 2, сток которого соединен с шиной источника питания 10, затвор с выходом инвертора 1, а исток с шиной 9 выходного сигнала и со стоком второго n-канального транзистора 3, затвор которого соединен с шиной входного сигнала 12, а исток с общей шиной 11, третий n-канальный транзистор 4, сток и затвор которого соединены с шиной источника питания 10, а исток с истоком p-канального транзистора инвертора 1, четвертый n-канальный транзистор 5, сток и затвор которого соединены с шиной источника питания 10, а исток с истоком p-канального транзистора 7, затвор которого соединен с шиной входного сигнала 12, а сток- со стоком пятого n-канального транзистора 6, затвор которого соединен с шиной входного сигнала 12, а исток- с общей шиной 11, конденсатор 8, включенный между истоком n-канального транзистора 4 и стоком пятого n-канального транзистора 6.
Устройство работает следующим образом.
В начальном состоянии на входной шине 12 действует сигнал высокого уровня, при этом n-канальный транзистор инвертора и транзисторы 3 и 6 открыты, p-канальный транзистор инвертора и транзистор 7 закрыты истоковым напряжением Eпит Vпор транзисторов 4 и 5 соответственно, в результате чего на выходе инвертора действует потенциал общей шины, закрывающий транзистор 2. Конденсатор 8 заряжается до напряжения истока p-канального транзистора инвертора. На шине выходного сигнала действует потенциал общей шины. Таким образом, статический ток полностью отсутствует.
На входную шину 12 подают сигнал низкого уровня, n-канальный транзистор инвертора и транзисторы 3 и 6 закрываются, p-канальный транзистор инвертора и транзистор 7 открываются, на стоке транзистора 6 образуется перепад напряжения, который через конденсатор 8 поступает на исток p-канального транзистора инвертора.
В результате на затвор транзистора 2 поступает напряжение, равное
Figure 00000002
(Eпит Vпор),
где
Vпор. величина порогового напряжения n-канальных транзисторов, C8 емкость конденсатора 8, C2 емкость затвора транзистора 2. Если выбрать С8 > C2, то напряжение на затворе транзистора 2 близко к величине 2 (Eпит Vпор), транзистор 2 открыт, и на шине выходного сигнала 9 устанавливается напряжение питания.
Статический ток полностью отсутствует, таким образом, устройство потребляет ток лишь в момент переключения входного сигнала.
Описанная схема может быть усовершенствована таким образом, чтобы повысить напряжение на затворе транзистора 2 и тем самым увеличить нагрузочную способность устройства.
Для достижения поставленной цели, как показано на фиг. 2, в схему введены шестой n-канальный транзистор 5.1, сток и затвор которого соединены с шиной источника питания 10, а исток- с истоком второго p-канального транзистора 7.1, затвор которого соединен с шиной входного сигнала 12, а сток- со стоком седьмого n-канального транзистора 6.1, затвор которого соединен с шиной входного сигнала 12, а исток с общей шиной 11, а также в схему введен конденсатор 8.1, включенный между истоком четвертого n-канального транзистора 5 и стоком седьмого n-канального транзистора 6.1. Кроме того, описанная цепь транзисторы 5.1, 7.1, 6.1, конденсатор 8.1 может быть повторена, как показано на фиг. 2, необходимое число раз (последнее звено цепи обозначено на фиг. 2 номерами 5.N, 7.N, 6.N, 8.N).
При срабатывании схемы, изображенной на фиг. 2, транзисторы 5.1, 7.1, 6.1 и конденсатор 8.1, а также аналогичные транзисторы и конденсатор последующих цепей, вплоть до транзисторов 5.N, 7.N, 6.N и конденсатора 8.N, срабатывают так же, как транзисторы 5, 7, 6 и конденсатор 8 схемы, изображенной на фиг. 1, но в схеме на фиг. 2 перепад напряжения на стоке транзистора 6 составляет не Eпит Vпор, как в схеме на фиг. 1, а≈(N+1) Eпит- Vпор), где N число звеньев, тем самым напряжение, передаваемое на затвор транзистора 2, повышается до величины
Figure 00000003

что увеличивает нагрузочную способность устройства.
В описанных выше вариантах схемы статический ток отсутствует, причем, когда на входной шине 12 действует сигнал низкого уровня, отсутствие потребления обусловлено закрытыми n-канальными транзисторами инвертора и закрытыми n-канальными транзисторами 6-6.1, 6.N, а когда на входной шине действует сигнал высокого уровня, то отсутствие сквозного тока обусловлено тем, что p-канальный транзистор инвертора и p-канальные транзисторы 7-7.1,7. N закрыты истоковым напряжением Eпит Vпор транзисторов 4, 5, 5.1,5.N соответственно. Эти соображения справедливы в тех случаях, когда напряжение питания в КМОП-схеме составляет 5В, а пороги транзисторов составляют типичное для такого питания значения 1,2В. Однако в случаях применения напряжения питания 9В, 12В и выше, а также в случаях использования транзисторов с порогами менее 1В, напряжение Eпит - Vпор может оказаться слишком высоким для запирания p-канальных транзисторов, на затворе которых присутствует напряжение ТТА логической "1" - 2,4В, поэтому при указанный напряжениях питания выше 5В и порогах ниже 1В в схеме появится сквозное потребление в статическом режиме.
От этого недостатка свободна схема, изображенная на фиг. 3. В этой схеме с целью расширения диапазона используемых напряжений питания и пороговых напряжений транзисторов между истоками n-канальных транзисторов 4, 5, 5.1,5. N, затворы и стоки которых подключены к шине источника питания, и истоками p-канального транзистора инвертора и p-канальных транзисторов 7, 7.1,7.N поставлены n-канальные транзисторы в диодном включении в количестве n штук 4.1,4.n, 5.01,5.0n, 5.11,5.1n, 5.N1,5.Nn. При напряжении на истоках p-канальных транзисторов составляет Eпит - nVпор; число транзисторов n всегда может быть подобрано так, чтобы Eпит nVпор было не выше напряжения, необходимого для запирания p-канального транзистора по истоку, когда на затворе уровень напряжения составляет 2,4 В. Таким образом, сквозное потребление будет отсутствовать, когда на вход подано напряжение логической ТТЛ "1", при любом уровне напряжения питания и любом значении порогов транзисторов. При этом необходимое напряжение на затворе транзистора 2 может быть обеспечено выбором числа N звеньев цепи типа транзисторов 5.N, 5.N1,5.Nn, 7.N, 6.N и конденсатор 8.N.

Claims (3)

1. Устройство преобразования уровней логических сигналов на КМОП-транзисторах, содержащее инвертор, два n-канальных транзистора, шины входного и выходного сигналов, шину источника питания, причем исток n-канального транзистора инвертора соединен с общей шиной, сток первого n-канального транзистора соединен с шиной источника питания, затвор с выходом инвертора, исток со стоком второго n-канального транзистора, затвор которого соединен с входом инвертора, исток с общей шиной, отличающееся тем, что в него введены третий, четвертый и пятый n-канальные транзисторы, р-канальный транзистор и конденсатор, причем сток и затвор третьего n-канального транзистора соединены с шиной источника питания, исток с истоком р-канального транзистора инвертора, сток и затвор четвертого n-канального транзистора соединены с шиной источника питания, исток с истоком р-канального транзистора, затвор которого соединен с входом инвертора и с шиной входного сигнала, сток через конденсатор с истоком р-канального транзистора инвертора и непосредственно со стоком пятого n-канального транзистора, затвор которого соединен с входом инвертора, исток с истоком второго n-канального транзистора, сток которого соединен с выходной шиной.
2. Устройство по п. 1, отличающееся тем, что оно содержит N дополнительных цепей, где N целое число, определяемое требуемой нагрузочной способностью устройства, каждая из которых подключена между шиной источника питания и общей шиной и выполнена идентично цепи, состоящей из четвертого n-канального транзистора, р-канального транзистор, пятого n-канального транзистора и соединенного с ним одним выводом конденсатора, при этом свободный вывод конденсатора каждой последующей цепи подключен к истоку р-канального транзистора предыдущей цепи.
3. Устройство по п. 1 или 2, отличающееся тем, что соединение истока третьего n-канального транзистора с истоком р-канального транзистора инвертора и истока пятого n-канального транзистора с истоком р-канального транзистора каждой из цепей осуществлено через соответствующую цепь из последовательно включенных n-канальных транзисторов, затвор каждого из которых соединен с собственным стоком.
RU93014389A 1993-03-17 1993-03-17 Устройство преобразования уровней логических сигналов на кмоп-транзисторах RU2085030C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU93014389A RU2085030C1 (ru) 1993-03-17 1993-03-17 Устройство преобразования уровней логических сигналов на кмоп-транзисторах

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU93014389A RU2085030C1 (ru) 1993-03-17 1993-03-17 Устройство преобразования уровней логических сигналов на кмоп-транзисторах

Publications (2)

Publication Number Publication Date
RU93014389A RU93014389A (ru) 1995-08-20
RU2085030C1 true RU2085030C1 (ru) 1997-07-20

Family

ID=20138928

Family Applications (1)

Application Number Title Priority Date Filing Date
RU93014389A RU2085030C1 (ru) 1993-03-17 1993-03-17 Устройство преобразования уровней логических сигналов на кмоп-транзисторах

Country Status (1)

Country Link
RU (1) RU2085030C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012106471A1 (en) * 2011-02-02 2012-08-09 Synopsys, Inc. Multivoltage clock synchronization

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 1319273, кл. H 03 K 19/08, 1987. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012106471A1 (en) * 2011-02-02 2012-08-09 Synopsys, Inc. Multivoltage clock synchronization
US8698538B2 (en) 2011-02-02 2014-04-15 Synopsys, Inc Multivoltage clock synchronization

Similar Documents

Publication Publication Date Title
US5339236A (en) Charge pump circuit for intermediate voltage between power supply voltage and its double voltage
US4486670A (en) Monolithic CMOS low power digital level shifter
US4628218A (en) Driving circuit suppressing peak value of charging current from power supply to capacitive load
US6208197B1 (en) Internal charge pump voltage limit control
US20030193362A1 (en) Level shifting circuit
US5877635A (en) Full-swing buffer circuit with charge pump
JPH0245851B2 (ru)
US4638182A (en) High-level CMOS driver circuit
US20030193348A1 (en) Level shifting circuit
EP0626758A2 (en) Adiabatic dynamic precharge boost circuitry
EP1317067B1 (en) One-stage voltage level shift circuit and system using the same
US6127848A (en) Voltage translator with gate oxide breakdown protection
US4109163A (en) High speed, radiation hard complementary mos capacitive voltage level shift circuit
US6624678B1 (en) Schmitt trigger device with disable
KR0159324B1 (ko) 데이터 출력회로
JP4149968B2 (ja) 電圧レベル変換回路
RU2085030C1 (ru) Устройство преобразования уровней логических сигналов на кмоп-транзисторах
IT9021925A1 (it) Circuito pilota mos
SU1775853A1 (ru) Устройство преобразования уровней логических сигналов на кмоп-транзисторах
JP4420518B2 (ja) 高電圧出力インバーター
US6492839B2 (en) Low power dynamic logic circuit
US4496852A (en) Low power clock generator
US6424173B1 (en) Voltage translators with zero static power and predictable performance
KR100452636B1 (ko) 반도체 메모리 장치용 클럭 발생기
JPH0687536B2 (ja) 相補的入力回路