RU2084956C1 - Устройство для считывания карты на интегральных схемах - Google Patents

Устройство для считывания карты на интегральных схемах Download PDF

Info

Publication number
RU2084956C1
RU2084956C1 SU904831560A SU4831560A RU2084956C1 RU 2084956 C1 RU2084956 C1 RU 2084956C1 SU 904831560 A SU904831560 A SU 904831560A SU 4831560 A SU4831560 A SU 4831560A RU 2084956 C1 RU2084956 C1 RU 2084956C1
Authority
RU
Russia
Prior art keywords
outputs
microcontroller
inputs
group
card
Prior art date
Application number
SU904831560A
Other languages
English (en)
Inventor
Диль Эрик
Амон Жоэль
Original Assignee
Лаборатуар Эропеен де Решерш Электроник Авансэ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Лаборатуар Эропеен де Решерш Электроник Авансэ filed Critical Лаборатуар Эропеен де Решерш Электроник Авансэ
Application granted granted Critical
Publication of RU2084956C1 publication Critical patent/RU2084956C1/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0008General problems related to the reading of electronic memory record carriers, independent of its reading method, e.g. power transfer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/16Analogue secrecy systems; Analogue subscription systems
    • H04N7/162Authorising the user terminal, e.g. by paying; Registering the use of a subscription channel, e.g. billing

Landscapes

  • Engineering & Computer Science (AREA)
  • Artificial Intelligence (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Credit Cards Or The Like (AREA)
  • Devices For Checking Fares Or Tickets At Control Points (AREA)

Abstract

Изобретение относится к вычислительной и телевизионной технике. Его использование в системах приема платных телевизионных передач позволяет упростить устройство для считывания карты на интегральных схемах. Устройство содержит управляемый источник 21 напряжений и блок 15 управления обменом с картой 10 на интегральных схемах. Технический результат достигается благодаря введению коммутатора 32, микроконтроллера 12 с выходами, находящимися под фиксированным потенциалом в процессе сброса и обнуления, а блок 15 выполнен на микроконтроллере с выходами, находящимися под плавающим потенциалом в процессе обнуления и сброса. 4 з.п. ф-лы. 1 ил.

Description

Изобретение относится к устройству считывания карт на интегральных схемах, в частности для приема платных телевизионных передач.
Контактные карты на интегральных схемах (ИС) получают все более широкое применение. Эти карты имеют прямоугольную форму кредитных карт с расположенной на поверхности ИС, содержащей обычно конфиденциальную информацию. Например, когда эти карты используются для разрешения приема платных телевизионных передач, ИС содержит информацию на разрешение, которая позволяет принимающему устройству декодировать принимаемые шифрованные видеосигналы.
Считывающие устройства для таких карт имеют цепь управления протоколом обмена информацией между этим устройством считывания и картой, который определяет в функции данных, сообщаемых ИС карты, параметры карты, такие как необходимое напряжение возможного программирования, т.е. напряжения для постоянной записи информации в память ИС, тактовая частота, ток питания, скорость обмена информацией между картой и считывающим устройством и его режим работы, синхронный или асинхронный.
Изобретение позволяет реализовать такое считывающее устройство для карт на ИС, в частности, для приема оборудования закодированных телевизионных передач, которое просто в реализации, экономично и не мешает правильной работе этого устройства считывания.
Это достигается благодаря тому, что в устройство для считывания карты на интегральных схемах, содержащее управляемый источник напряжений, по меньшей мере один выход которого соединен с соответствующей клеммой подключения напряжения к карте на интегральных схемах, и блок управления обменом, часть входов-выходов которого является частью входов-выходов подключения к карте на интегральных схемах, а по меньшей мере один выход первой группы управляющих выходов блока управления обменом соединен по меньшей мере с одним входом первой группы входов управляемого источника напряжений, введены коммутатор и первый микроконтроллер с выходами, находящимися под фиксированным потенциалом в процессе обнуления и сброса, а упомянутый блок управления обменом выполнен на втором микроконтроллере с выходами, находящимися под плавающим потенциалом в процессе обнуления и сброса, часть входов-выходов первого микроконтроллера соединена с частью входов-выходов первой группы второго микроконтроллера, один из выходов первого микроконтроллера соединен с управляющим входом коммутатора, часть входов-выходов второй группы второго микроконтроллера является частью входов-выходов блока управления обменом, первая группа управляющих выходов второго микроконтроллера из по меньшей мере одного выхода объединена с соответствующими выходами коммутатора и соединена с первой группой входов управляемого источника напряжений, вторая группа управляющих выходов второго микроконтроллера соединена со второй группой входов управляющего источника напряжений, первый информационный вход коммутатора оставлен неподключенным, а второй информационный вход коммутатора соединен с шиной фиксированного потенциала.
Разделение функции между первым микроконтроллером приема информации и вторым микроконтроллером, управляемым первым, для управления протоколом обмена информацией с картой позволяет оптимизировать стоимость устройства считывания.
Некоторые микроконтроллеры невысокой стоимости выдают выходные сигналы с плавающим потенциалом, т.е. значением, меняющимся случайным образом, когда они возвращаются к нулю (СБРОС). Микроконтроллером, имеющим такую характеристику, является, например, микроконтроллер 8052 фирмы ИНТЕЛ.
В предпочтительном варианте реализации изобретения в качестве второго микроконтроллера, предназначенного для управления протоколом обмена информацией между картой и устройством считывания, выбирают схему именно такого типа, т.е. выходы которой являются плавающими в процессе обнуления. Но поскольку второй микроконтроллер управляет питанием карты, нужно предпринять специальные меры для того, чтобы эти плавающие напряжения не вызывали разрушительных для карты значений напряжений питания. Вот почему первый микроконтроллер имеет выходы с фиксированными в процессе обнуления потенциалами и управляет питанием в эти периоды. Предпочтительно первый микроконтроллер отключает питание в процессе сброса. В варианте первый микроконтроллер в процессе сброса устанавливает минимальные значения для напряжений генератора.
Сброс микроконтроллеров влияет, в частности, на подачу напряжения на устройство считывания.
Другие характеристики и преимущества изобретения будут выявлены в процессе описания некоторых вариантов реализации.
На чертеже показана схема устройства считывания карты на ИС для приема зашифрованных телевизионных передач.
Для дешифровки телевизионных передач, принимаемых в закодированном виде, обычно предусматривают приемное оборудование со схемой декодировки (не показана), которая может работать лишь в том случае, если она принимает информацию разрешения карты 10 типа ИС в соответствии со стандартом ИСО 7618.
Это оборудование 11 имеет первый микроконтроллер или микропроцессор 121 типа 6305 фирмы ИНТЕЛ, предназначенный для приема на вход 13 цифровой информации, поступающей от телевизионного сигнала. Эта информация поступает, например, от сигнала типа MAK-PAQUET или "видеокрипт". Система "видеокрипт" описана, например, во французском патенте 8806121 или французском патенте 8817092, причем оба патента на имя заявителя.
Эта накопленная и обработанная микроконтроллером 12 информация посылается на шину 14 второго микроконтроллера 15, который составляет цепь управления протоколом обмена информацией между картой 10 и устройством считывания 11.
Потенциал выхода микроконтроллера 12 сохраняет фиксированное значение в процессе сброса. А микроконтроллер 15, который в рассматриваемом примере представляет собой микропроцессор 8052 фирмы ИНТЕЛ, имеет плавающие выходные потенциалы в процессе процедуры сброса, управляемого микроконтроллером 12.
На выходах 16, 17 и 18 микроконтроллера 15 появляются сигналы, которые передаются на соответствующие входы 20 управляемого источника 21 напряжений Уcc и Уpp. Управляемый источник 21 напряжений имеет также выход 22, который выдает напряжение Уcc питания схем карты 10, и выход 23, который выдает напряжение Уpp, необходимое для программирования карты 10, т.е. для постоянной записи информации в эту карту.
Значения напряжений Уcc и Уpp зависят от сигналов, поданных на входы 20, т.е. выданных выходами 16, 17, 18 микроконтроллера 15.
Кроме того, напряжение Уcc появляется на выходе 22, если на соответствующий вход 24 источника 21 подается напряжение разрешения. Сигнал на входе 24 составляет, таким образом, команду "работа-останов" (М/А) напряжения Уcc. Кроме того, вход 25 источника 21 предусмотрен для приема сигнала разрешения или работа-останов для напряжения Уpp на выходе 23. Сигналы на входах 24 и 25 источника 21 выдаются при нормальной работе выходами 26 и 27 микроконтроллера 15.
Поскольку в ходе процедуры сброса, в частности подачи напряжения на считывающее устройство 11, выходы 16, 17, 18, 26, 27 микроконтроллера 15 находятся под плавающим потенциалом, т.е. меняющимся псевдослучайным образом, на соответствующих входах 20, 24 и 25 генератора 21 могут появиться сигналы, которые могут вызвать на выходе 23 появление напряжения программирования Уpp и на выходе 22 напряжения Уcc некорректных значений, которые могут привести к разрушению схем карты 10.
Для предотвращения такого режима работы предусматривается, чтобы в процессе процедур сброса микроконтроллер 15 непосредственно входами 24, 25 источника 21 так, чтобы на выходах 22 и 23 не выдавалось бы никакого напряжения. Иначе говоря, при нормальной работе источник 21 управляется микроконтроллером 15; с другой стороны, в процессе сброса управление источником 21 выполняется непосредственно микроконтроллером 12. Эта процедура становится возможной вследствие того, что именно микроконтроллер 12 управляет сбросом микроконтроллера 15 и что, как уже упоминалось, выходы микроконтроллера 12 имеют фиксированный потенциал в процессе сброса.
В примере выход 30 микроконтроллера 12 управляет коммутатором 31, выходы 32 и 33 которого соединены со входами 24 и 25. При нормальной работе выходы 32 и 33 отключены ("висят в воздухе"), тогда как в процессе сброса эти выходы имеют фиксированный потенциал, например нулевой потенциал, чтобы обеспечить ситуацию, когда выходы 22 и 23 источника 21 не выдают никакого напряжения. Иначе говоря, в процессе сброса сигналы на входах 24 и 25 являются стоп-сигналами.
При подаче напряжения на устройство 11 считывания микроконтроллер 12 дает команду сброса микроконтроллеру 15, затем под управлением микроконтроллера 12 микроконтроллер 15 определяет характеристики карты 10. Значения напряжения питания и программирования карты выдаются на выходы 16, 17, 18, 26, 27 микроконтроллера 15 с целью управления источником 21, как указывалось выше. Микроконтроллер 15 определяет таким же образом и другие характеристики карты: тактовую частоту, расход по току, скорость обмена, режим работы (синхронный и асинхронный).
Затем между интегральной схемой карты 10 и микроконтроллерами 12 и 15 происходит обмен информацией с целью определения, содержит ли карта разрешение на раскодировку передач. В случае положительного ответа расшифровка выполняется классическим образом, который не входит в рамки изобретения и описание которого здесь не требуется.
В примере напряжения программирования могут принимать четыре значения: 5, 12,5, 15 и 21 В; тактовая частота 3,5, 7 МГц или другое значение, присущее карте; потребление тока составляет 80 мА; скорость обмена составляет 9600бод или 19200 бод; режим работы бывает обычно асинхронным.
Очевидно, что при каждом сбросе сигналы, поданные на входы 24 и 25, благодаря микроконтроллеру 12 запирают выходы 22 и 23 источника 21. В варианте каждый сброс на выходах 22 и 23 сопровождается появлением под управлением микроконтроллера 12 минимальных значений напряжений, которые не приводят к разрушению интегральной схемы в карте 10.

Claims (5)

1. Устройство для считывания карты на интегральных схемах, содержащее управляемый источник напряжений, по меньшей мере один выход которого соединен с соответствующей клеммой подключения напряжения к карте на интегральных схемах, и блок управления обменом, часть входов-выходов которого является частью входов-выходов подключения к карте на интегральных схемах, а по меньшей мере один выход первой группы управляющих выходов блока управления обменом соединен по меньшей мере с одним входом первой группы входов управляемого источника напряжений, отличающееся тем, что в него введены коммутатор и первый микроконтроллер с выходами, находящимися под фиксированным потенциалом в процессе обнуления и сброса, а упомянутый блок управления обменом выполнен на втором микроконтроллере с выходами, находящимися под плавающим потенциалом в процессе обнуления и сброса, часть входов-выходов первого микроконтроллера соединена с частью входов-выходов первой группы второго микроконтроллера, один из выходов первого микроконтроллера соединен с управляющим входом коммутатора, часть входов-выходов второй группы второго микроконтроллера является частью входов-выходов блока управления обменом, первая группа управляющих выходов второго микроконтроллера из по меньшей мере одного выхода объединена с соответствующими выходами коммутатора и соединена с первой группой входов управляемого источника напряжений, вторая группа управляющих выходов второго микроконтроллера соединена с второй группой входов управляемого источника напряжений, первый информационный вход коммутатора оставлен неподключенным, а второй информационный вход коммутатора соединен с шиной фиксированного потенциала.
2. Устройство по п.1, отличающееся тем, что шина фиксированного потенциала является шиной нулевого потенциала.
3. Устройство по пп.1 и 2, отличающееся тем, что первая группа входов управляемого источника напряжений образована по меньшей мере одним входом запуска-останова, а вторая группа входов управляемого источника напряжений образована входами задания величины выходного напряжения управляемого источника напряжений.
4. Устройство по п.3, отличающееся тем, что выходы коммутатора объединены с двумя выходами первой группы управляющих выходов второго микроконтроллера и соединены с соответствующими входами первой группы входов управляемого источника напряжений.
5. Устройство по любому из пп.1 4, отличающееся тем, что первый и второй входы первой группы входов управляемого источника напряжений являются входами запуска-останова соответственно для напряжения питания карты на интегральных схемах и для напряжения программирования карты на интегральных схемах, первый и второй выходы управляемого источника напряжений соединены с клеммами подключения соответственно напряжения питания и напряжения программирования к карте на интегральных схемах.
SU904831560A 1989-11-07 1990-11-06 Устройство для считывания карты на интегральных схемах RU2084956C1 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR8914568 1989-11-07
FR8914568A FR2654235B1 (fr) 1989-11-07 1989-11-07 Lecteur de carte a circuit integre a contacts.

Publications (1)

Publication Number Publication Date
RU2084956C1 true RU2084956C1 (ru) 1997-07-20

Family

ID=9387146

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904831560A RU2084956C1 (ru) 1989-11-07 1990-11-06 Устройство для считывания карты на интегральных схемах

Country Status (11)

Country Link
US (1) US5128523A (ru)
EP (1) EP0427600B1 (ru)
JP (1) JP3100621B2 (ru)
AU (1) AU629712B2 (ru)
DE (1) DE69015585T2 (ru)
DK (1) DK0427600T3 (ru)
ES (1) ES2065507T3 (ru)
FR (1) FR2654235B1 (ru)
MX (1) MX172854B (ru)
NZ (1) NZ235967A (ru)
RU (1) RU2084956C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2365996C2 (ru) * 2004-11-26 2009-08-27 Кабусики Кайся Тосиба Карточка и ведущее устройство

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2654232A1 (fr) * 1989-11-07 1991-05-10 Europ Rech Electr Lab Generateur de tensions continues pour l'alimentation d'une carte a circuit integre.
US5579528A (en) * 1991-12-31 1996-11-26 Dell Usa, L.P. Computer system employing docking bay with spring loaded connector pins and file coherency method
DE69310255T2 (de) * 1992-03-04 1997-08-14 Thomson Multimedia Sa Methode und Vorrichtung zur Kontrolle mehrerer Chipkarten
FR2696025B1 (fr) * 1992-09-22 1995-04-14 Int Jeux Terminal de jeux.
US5592212A (en) * 1993-04-16 1997-01-07 News Datacom Ltd. Methods and systems for non-program applications for subscriber television
IL105432A (en) * 1993-04-16 1999-10-28 New Datacom Res Ltd Methods and systems for non-program applications for subscriber television
ES2080680B1 (es) * 1994-01-13 1998-03-01 Tau Ingenieros S L Dispositivo para controlar el uso de un televisor mediante tarjeta magnetica de pago.
JP3571383B2 (ja) * 1994-10-19 2004-09-29 株式会社日立製作所 Icカード、icカードリードライト装置及び電子財布システム
US5517011A (en) * 1994-11-21 1996-05-14 Oki Electric Industry Co. Ltd. Slotless card reader
US5679945A (en) * 1995-03-31 1997-10-21 Cybermark, L.L.C. Intelligent card reader having emulation features
WO1998012675A2 (en) * 1996-09-17 1998-03-26 Sherry Brennan Electronic card valet
EP0874327A3 (en) * 1997-04-21 2003-02-12 Samsung Electronics Co., Ltd. Smart card capable of adjusting voltages supplied from external device
US6154633A (en) * 1997-10-22 2000-11-28 Motorola, Inc. Method and apparatus for upgrading features and functions of a set top box in the field
JP2950307B2 (ja) 1997-11-28 1999-09-20 日本電気株式会社 個人認証装置と個人認証方法
FR2787647B1 (fr) * 1998-12-17 2002-03-08 Sames Sa Procede d'identification automatique de parametres de fonctionnement d'une unite d'alimentation electrique basse tension adaptable a une unite d'elevation de tension et dispositif generateur de haute tension

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4682224A (en) * 1983-10-31 1987-07-21 R. F. Monolithics, Inc. System, method, and apparatus for television signal scrambling and descrambling
JPS6159586A (ja) * 1984-08-31 1986-03-27 Fujitsu Kiden Ltd Icカ−ド読取書込装置
JPS61264485A (ja) * 1985-05-18 1986-11-22 Hitachi Maxell Ltd Icカ−ドのリ−ダ−・ライタ−
JPS62105293A (ja) * 1985-10-31 1987-05-15 Toshiba Corp 携帯可能記録媒体の読取・書込装置
DE3752343T2 (de) * 1986-04-18 2002-08-14 Nagra Plus S.A., Cheseaux-Sur-Lausanne Bezahlfernsehsystem
JP2544350B2 (ja) * 1986-08-13 1996-10-16 株式会社日立製作所 Icカ−ド・リ−ダ・ライタ
JPS6354294A (ja) * 1986-08-25 1988-03-08 株式会社日立製作所 情報媒体とこれを用いる情報保護方法
AU598606B2 (en) * 1986-11-27 1990-06-28 Unitika Ltd. Adsorptive fiber sheet
FR2611954B1 (fr) * 1987-03-02 1992-02-14 Crouzet Sa Embase universelle de terminal de paiement electronique
US4802080A (en) * 1988-03-18 1989-01-31 American Telephone And Telegraph Company, At&T Information Systems Power transfer circuit including a sympathetic resonator
JP2563475B2 (ja) * 1988-05-13 1996-12-11 沖電気工業株式会社 マイクロコンピュータ及びマイクロコンピュータを内蔵したicカード
JPH0255355U (ru) * 1988-10-11 1990-04-20

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент США N 4808802, кл. G 06 K 5/00, 1989. Заявка ЕПВ N 0243312, кл. H 04 N 7/16, 1987. Заявка ЕПВ N 0202622, кл. G 06 K 7/06, 1986. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2365996C2 (ru) * 2004-11-26 2009-08-27 Кабусики Кайся Тосиба Карточка и ведущее устройство

Also Published As

Publication number Publication date
MX172854B (es) 1994-01-17
NZ235967A (en) 1992-12-23
AU629712B2 (en) 1992-10-08
ES2065507T3 (es) 1995-02-16
FR2654235B1 (fr) 1992-01-17
FR2654235A1 (fr) 1991-05-10
DE69015585D1 (de) 1995-02-09
DE69015585T2 (de) 1995-05-04
US5128523A (en) 1992-07-07
EP0427600A1 (fr) 1991-05-15
JP3100621B2 (ja) 2000-10-16
EP0427600B1 (fr) 1994-12-28
AU6585990A (en) 1991-05-16
DK0427600T3 (da) 1995-03-20
JPH03179989A (ja) 1991-08-05

Similar Documents

Publication Publication Date Title
RU2084956C1 (ru) Устройство для считывания карты на интегральных схемах
KR970705903A (ko) 스마트 카드에 기초한 보안성이 개선된 액세스 제어 시스템(Smart-card based access control system with improved security)
JP4773412B2 (ja) 集積回路の刻時制御方法及びその方法を適用した集積回路
RU2142648C1 (ru) Карта со встроенной микросхемой
EP0562295A1 (en) Method and apparatus for controlling several smart cards
US20110183635A1 (en) Contactless integrated circuit card with real-time protocol switching function and card system including the same
FI110294B (fi) Toimikortin sanomansiirto ilman mikroprosessorin väliintuloa
KR20090014365A (ko) 보안 장치 및 오디오/비디오 신호 처리 방법
KR100389710B1 (ko) 데이터캐리어카드
WO2002054335A3 (en) System and method for switching voltage
WO2001006443A9 (en) Method and apparatus for supporting two different types of integrated circuit cards with a single connector
US6314143B1 (en) Circuit configuration for manipulation-protected reception of an OOK-modulated signal
KR20030029944A (ko) 디지털 비디오 방송용 어댑터 장치
US5925869A (en) Multiple-input, mixed-type bar code processor with single decoder
JP2548995B2 (ja) 携帯形半導体記憶装置用端末機
US7376145B2 (en) Device for controlling decoder extension cards and universal extension cards
KR100341276B1 (ko) 스마트 카드 인식 시스템
KR19990056797A (ko) 스마트 카드 인터페이스 방법
JPH03194681A (ja) Icカード
TH17313B (th) ระบบควบคุมการเข้าถึงที่ใช้สมาร์ทการ์ดซึ่งมีความปลอดภัยที่ดีขึ้น
JPH03150933A (ja) データ伝送方式
KR20110140117A (ko) 유에스비 인터페이스 장치