RU2012138C1 - Устройство поиска псевдошумовых радиосигналов - Google Patents

Устройство поиска псевдошумовых радиосигналов Download PDF

Info

Publication number
RU2012138C1
RU2012138C1 SU4842646A RU2012138C1 RU 2012138 C1 RU2012138 C1 RU 2012138C1 SU 4842646 A SU4842646 A SU 4842646A RU 2012138 C1 RU2012138 C1 RU 2012138C1
Authority
RU
Russia
Prior art keywords
input
output
drive
signal
inputs
Prior art date
Application number
Other languages
English (en)
Inventor
В.И. Малашин
О.А. Перков
Р.И. Полонников
С.Б. Рудницкий
Е.М. Скороходов
Б.В. Шебшаевич
Original Assignee
Российский институт радионавигации и времени
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Российский институт радионавигации и времени filed Critical Российский институт радионавигации и времени
Priority to SU4842646 priority Critical patent/RU2012138C1/ru
Application granted granted Critical
Publication of RU2012138C1 publication Critical patent/RU2012138C1/ru

Links

Images

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Abstract

Использование: в радиотехнике, в частности в широкополосных системах спутниковой связи и навигации. Сущность изобретения: устройство поиска псевдошумовых сигналов содержит синхронный детектор, когерентный интегратор, накопитель, компаратор, распределитель селекторных стробов, формирователь опорного кода, генератор тактовых импульсов, формирователь селекторных стробов, дополнительный накопитель и блок управления. Цель изобретения - сокращение времени поиска псевдошумовых радиосигналов. 1 з. п. ф-лы, 2 ил.

Description

Изобретение относится к радиотехнике и может быть использовано в широкополосных системах спутниковой связи и навигации, в частности в бортовой аппаратуре спутниковых навигационных систем, типа НАВСТАР.
Целью изобретения является сокращение времени поиска псевдошумовых сигналов.
На фиг. 1 представлена структурная электрическая схема устройства поиска псевдошумовых сигналов; на фиг. 2 - вариант выполнения накопителя и дополнительного накопителя.
Устройство поиска псевдошумовых сигналов содержит синхронный детектор 1, когерентный интегратор 2, накопитель 3, компаратор 4, распределитель 5 селекторных стробов, формирователь 6 опорного кода, генератор 7 тактовых импульсов, формирователь 8 селекторных стробов, дополнительный накопитель 9 и блок управления 10. В состав когерентного интегратора входят регистр сдвига 11, блок амплитудного детектирования 12, первый и второй запоминающие блоки 13 и 14 и блоки интегрирования синфазного и квадратурного сигналов 15 и 16, а накопитель 3 и дополнительный накопитель 9 выполнены идентично на переключающих конденсаторах и содержат коммутатор 17, сумматор 18, ключ 19, блок запоминающих конденсаторов 20, блок ключей 21 и усилитель 22 с неразрушающим считыванием.
Устройство поиска псевдошумовых сигналов работает следующим образом.
На сигнальный вход синхронного детектора 1 поступает псевдошумовой радиосигнал Sω(t), где он подвергается преобразованию с понижением частоты в синфазную SJ(t) и квадратурную SQ(t) составляющие, которые поступают на сигнальные входы запоминающих блоков 13 и 14 на переключаемых конденсаторах синфазного и квадратурного сигналов, входящих в состав когерентного интегратора 2. Результирующие псевдошумовые видеосигналы синфазной SJ(t) и квадратурной SQ(t) составляющих описываются равенством
SJ(t)=
Figure 00000001
xk(t)cos(Δωt+Ф);
SQ(t)=
Figure 00000002
xk(t)sin(Δωt+Ф), (1) где Δω и Φ - рассогласование по угловой частоте и по фазе между передатчиком и приемником.
xk= Dk
Figure 00000003
CmP(t-[m-1] Tc)
Затем сигналы SJ(t) и SQ(t) в когерентном интеграторе 2 подвергаются согласованной фильтрации в соответствующих корреляторах. В процессе корреляционной обработки в когерентном интеграторе 2 вычисляется взаимная корреляционная функция между отсчетами входных сигналов SJ(t), SQ(t) и бинарной последовательностью опорного ПС-кода.
Блоки, участвующие в корреляционной обработке синфазного сигнала (блоки 5, 11, 13 и 15) и квадратурного сигнала (блоки 5, 11, 14 и 16) по структуре идентичны и во времени работают синхронно. В связи с этим их функционирование можно описать на примере обработки ("свертки") синфазного сигнала.
Синфазная SJ(t) составляющая сигнала Sω (t) в аналоговой форме поступает на сигнальный вход запоминающего блока 13 на переключающих конденсаторах, где этот сигнал с тактовой частотой 1/2 fопдискретизируется и запоминается в виде зарядовых пакетов в соответствующих емкостях.
На выходах распределителя 5 селекторных стробов формируются адресные стробы, которые поступают последовательно во времени на входы запоминающего блока 13. Работа распределителя 5 синхронизируется под воздействием тактовых сигналов, поступающих с выхода генератора 7 на его С-вход.
Под воздействием стробов происходит последовательный заряд соответствующих запоминающих емкостей в запоминающем блоке 13, т. е. используется принцип памяти дискретных значений сигнала с последовательной адресацией. При этом через период МТс все М аналоговых величин дискретизированных сигналов с помощью усилителей с неразрушающим считыванием поступают на выходы запоминающего блока 13.
Эти сигналы далее поступают на группу входов блока интегрирования 15 синфазного сигнала, на другую группу входов которого поступают текущие данные опорного ПС-кода с выходов регистра сдвига 11 с весами ± 1. Таким образом "загрузка" каждой конкретной ячейки памяти запоминающего блока 13 на коммутируемых конденсаторах происходит последовательно во времени один раз за период Т = МТс.
Управляется процесс загрузки сигналами от распределителя 5 селекторных стробов. При этом последовательно включаются ячейки памяти, куда вводятся соответствующие значения зарядов и хранятся эти заряды в течение периода Т = МТс. В блоке интегрирования 15 в каждом элементарном интервале Тс все М считанных зарядов (копий) соответствующих ячеек перемешиваются под воздействием управляющих двоичных сигналов опорного ПС-кода, поступающего по М шинам с выходов регистра сдвига 11. Вводится опорный ПС-код в регистр сдвига 11 последовательно с выхода формирователя 6 опорного кода. Отсчеты входного сигнала SJ(t) записываются в запоминающем блоке 13 также последовательно в прямом направлении (первый отсчет - в первую ячейку, второй - во вторую и т. д. ) В этой связи для упрощения процесса определения временного положения принимаемого сигнала относительно опорного ПС-кода последний представляют в обращенном виде, когда в последовательности символов опорного ПС-кода формируется первым символом М-го значения, а последним - символ 1-го значения. Например, если прямая последовательность ПС-кода описывается полиномом вида
Gп= 1+x5+x9, то в обращенном виде этот полином описывает выражение
Gоб= 1+x4+x9, т. е. для m последовательности обращенный ПС-код рассчитывается по правилу: из числа разрядов последнего члена полинома вычитается предпоследний член. В данном случае 9-5 = 4, следовательно Х5 заменяют на член Х4 и т. д.
Таким образом в запоминающем блоке 13 нет передачи зарядов от ячейки к ячейке и, следовательно, нет большого рассеяния полезного сигнала.
По аналогии параллельно во времени работает коррелятор квадратурного канала (блоки 5, 6, 14 и 16).
Поэлементно "взвешенные" на положительных и отрицательных суммирующих шинах сигналы в блоке интегрирования 15 поступают на устройство суммирования, на выходе которого формируются в каждом периоде Тс опорного ПС-кода суммарные сигналы положительной или отрицательной полярности.
Эти сигналы с выходов блоков интегрирования 15 и 16 поступают на соответствующие входы блока амплитудного детектирования 12. Эти сигналы преобразуются в однополярные сигналы поэлементной свертки синфазной RJ(nTc) и квадратурной RQ(nTc) составляющих и на выходе блока амплитудного детектирования формируется результирующий сигнал поэлементной свертки, который описывается выражением
y(t)=
Figure 00000004
C
Figure 00000005
x*(t-[k-1] Tc), где X*(t) - квадратурный сигнал, образованный из суммы RJ(nTc) и RQ(nTc).
Сигналы поэлементной свертки y(t) с периодом МТс с выхода блока амплитудного детектирования, являющегося выходом когерентного интегратора 2, поступают на сигнальные входы накопителя 3 и дополнительного накопителя 9, которые работают поочередно через период МТс в двух режимах, например в нечетных (на соответствующем выходе формирователя 8 - единичный сигнал) периодах Т = МТс дополнительный накопитель 9 работает в режиме "последовательное суммирование - запись - считывание", а накопитель 3 в этот период работает в режиме "последовательное считывание". В четные периоды дополнительный накопитель 9 работает в режиме "последовательное считывание", а накопитель 3 - в режиме "последовательное суммирование - запись - считывание". После окончания режима накопления через t = r МТс оба накопителя 3 и 9 переводятся в исходное состояние.
Процесс накопления начинается в момент tо. Пусть в момент t2единичный уровень с прямого выхода и нулевой уровень с инверсного выхода формирователя 8 поступают на входы "Разрешение записи" накопителей 3 и 9. При этом в накопителе 9 коммутатор 17 подключает выход сумматора 18 к шине ввод-вывод блока ключей 21, а в накопителе 3 в этот момент выход коммутатора 17 отключен от шины ввод-вывод блока ключей 21. В этом режиме последовательно во времени на управляющие входы блока ключей 21 накопителей 3 и 9 поступают М селекторных стробов, под воздействием которых одновременно срабатывают ключи одного номера в накопителях 3 и 9 и подключают соответствующие конденсаторы блока запоминающих конденсаторов 20 к шине ввод-вывод.
Поскольку в накопителе 3 коммутатор 17 разомкнут, то сигнал с i-го конденсатора блока запоминающих конденсаторов 20 поступает на вход усилителя 22 неразрушающего считывания, с выхода которого сигнал передается по цепи обратной связи на второй сигнальный вход накопителя 3, а в нем - на вход сумматора 18, в котором происходит суммирование текущего сигнала Yi,j(t) когерентного интегратора 2 и результирующего сигнала
Figure 00000006
(t), накопленного в предыдущих j-1 периодах МТс j = 1,2, . . . , j-1. На выходе сумматора 18 в j-ом периоде МТс формируется результирующий сигнал поэлементной свертки
Figure 00000007
(t).
Сумматор 18 имеет малое выходное сопротивление, например на его выходе подключен эмиттерный повторитель. Поэтому величина заряда на i-ом конденсаторе блока запоминающих конденсаторов 20 будет с высокой точностью повторять сигнал на выходе сумматора 18. В следующем четном периоде МТс переводится в режим "последовательное считывание" накопитель 9, а накопитель 3 переключается в режим "последовательное суммирование - считывание - запись". При этом в накопителе 3 на соответствующем i-ом конденсаторе запоминается результирующий сигнал
yi,j+1+
Figure 00000008
(t)=
Figure 00000009
(t)
Таким образом циклы записи и считывания повторяются r раз. Результирующие М сигналов
Figure 00000010
(t) считываются из накопителя 3 (в принципе из любого) путем последовательной во времени передачи результирующих
Figure 00000011
(t) сигналов на сигнальный вход компаратора 4. Сигналы
Figure 00000012
(t) поэлементно с периодом Тс сравниваются с пороговыми значениями сигналов, поступающих извне на второй вход компаратора 4. Пороговые значения сигналов обычно соответствуют требуемым вероятностям правильного обнаружения и ложной тревоги. Через период Т = Тс Мr на выходе компаратора 4 формируется в цифровом виде двоичный код числа, определяющий временное положение ПС-кода входного сигнала относительно опорного ПС-кода данного устройства. Компаратор 4 устанавливается в исходное состояние фронтом импульса, формируемого на втором выходе генератора 7.
Данные о параметрах опорного кода вводятся из блока управления и запоминаются в формирователе 6, на синхронизирующий вход которого поступают импульсы с выхода генератора 7, под воздействием которых осуществляется формирование опорного ПС-кода. В момент t2 формирователь 6 устанавливается в исходное состояние и на его выходе формируется 1-й символ обращенного ПС-кода, который характеризуется тем, что на его первой позиции формируется последний М-й символ опорного ПС-кода, затем через период Тс на второй позиции формируется значение (М-1)-го символа и т. д. На последней М-й позиции формируется 1-й символ опорного ПС-кода. При изменении вида опорного ПС-кода на информационный вход формирователя в цифровой форме поступает сигнал, который запоминается и коммутирует цепи обратной связи.
Блок управления 10 информацию о данных числа накопления r передает с выхода на вход формирователя 8, данные о разрядности М - на вход генератора 7, данные о виде обратных связей опорного ПС-кода - на вход формирователя 6 опорного кода.

Claims (2)

1. УСТРОЙСТВО ПОИСКА ПСЕВДОШУМОВЫХ РАДИОСИГНАЛОВ, содержащее синхронный детектор, первый и второй выходы которого соединены с соответствующими сигнальными входами когерентного интегратора, управляющий вход которого соединен с выходом формирователя опорного кода, синхронизирующий вход которого соединен с синхронизирующим входом когерентного интегратора и с первым выходом генератора тактовых импульсов, а выход когерентного интегратора соединен с сигнальным входом накопителя, выход которого соединен с сигнальным входом компаратора, вход установки в исходное состояние и синхронизирующий вход которого соединены соответственно с вторым и третьим выходами генератора тактовых импульсов, управляющий вход которого соединен с информационным входом формирователя опорного кода и с выходом блока управления, причем в состав когерентного интегратора входят последовательно соединенные регистр сдвига, блок интегрирования синфазного сигнала и блок амплитудного детектирования, другой вход которого соединен с выходом блока интегрирования квадратурного сигнала, а управляющий и синхронизирующий входы регистра сдвига и выход блока амплитудного детектирования являются соответственно управляющим и синхронизирующим входами и выходом когерентного интегратора, отличающееся тем, что, с целью сокращения времени поиска псевдошумовых радиосигналов, введены последовательно соединенные формирователь селекторных стробов, распределитель селекторных стробов и дополнительный накопитель, выполненный идентично накопителю, а в состав когерентного интегратора введены первый и второй запоминающие блоки, причем выходы разрядов регистра сдвига соединены с соответствующими входами блока интегрирования квадратурного сигнала, группа входов первого и второго запоминающих блоков поразрядно соединены между собой и являются входом выбора адреса когерентного интегратора, первым и вторым сигнальными входами которого являются соответственно сигнальные входы первого и второго запоминающих блоков, выходы которых соединены соответственно с другой группой входов блока интегрирования синфазного сигнала и блока интегрирования квадратурного сигнала, при этом выход когерентного интегратора соединен с сигнальным входом дополнительного накопителя, выход которого соединен с дополнительным сигнальным входом накопителя, выход которого соединен с дополнительным сигнальным входом дополнительного накопителя, группа входов выбора адреса которого и накопителя соединены поразрядно между собой и с входом выбора адреса когерентного интегратора, входы сброса данных накопителя и дополнительного накопителя соединены между собой и с вторым выходом формирователя селекторных стробов, третий прямой и третий инверсный выходы которого соединены соответственно с входами разрешения записи дополнительного накопителя и накопителя, первый выход генератора тактовых импульсов соединен с синхронизирующим входом распределителя селекторных стробов и с первым синхронизирующим входом формирователя селекторных стробов, второй синхронизирующий вход которого соединен с вторым выходом генератора тактовых импульсов, а управляющий вход формирователя селекторных стробов соединен с выходом блока управления.
2. Устройство по п. 1, отличающееся тем, что накопитель и дополнительный накопитель выполнены в виде последовательно соединенных коммутатора, сумматора, ключа и усилителя с неразрушающим считыванием, вход которого соединен с блоком запоминающих конденсаторов через блок ключей, при этом первый и второй сигнальные входы и управляющий вход коммутатора являются соответственно первым и вторым сигнальными входами и входом сброса данных накопителя, входом разрешения записи которого является управляющий вход ключа, а входами выбора адреса накопителя являются управляющие входы блока ключей, а выходом накопителя является выход усилителя с неразрушающим считыванием.
SU4842646 1990-06-25 1990-06-25 Устройство поиска псевдошумовых радиосигналов RU2012138C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4842646 RU2012138C1 (ru) 1990-06-25 1990-06-25 Устройство поиска псевдошумовых радиосигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4842646 RU2012138C1 (ru) 1990-06-25 1990-06-25 Устройство поиска псевдошумовых радиосигналов

Publications (1)

Publication Number Publication Date
RU2012138C1 true RU2012138C1 (ru) 1994-04-30

Family

ID=21522805

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4842646 RU2012138C1 (ru) 1990-06-25 1990-06-25 Устройство поиска псевдошумовых радиосигналов

Country Status (1)

Country Link
RU (1) RU2012138C1 (ru)

Similar Documents

Publication Publication Date Title
US4400790A (en) Transversal correlator
US4813006A (en) Analog-digital correlator
US4653069A (en) Spread spectrum correlation receiver
US4209852A (en) Signal processing and memory arrangement
US6169771B1 (en) Matched filter for spread spectrum communication systems and hybrid analog-digital transversal filter
RU2012138C1 (ru) Устройство поиска псевдошумовых радиосигналов
RU2251815C1 (ru) Способ поиска широкополосного сигнала и устройство для его реализации
KR0124367B1 (ko) 디지탈 필터
JP3582976B2 (ja) Ds−cdmaセルラシステムの信号受信装置
RU2069934C1 (ru) Устройство поиска шумоподобного сигнала
RU2190299C1 (ru) Приемное устройство с двухэтапным поиском шумоподобного сигнала
SU1714609A1 (ru) Устройство дл формировани теста блока оперативной пам ти
RU2791223C1 (ru) Способ формирования шумоподобных фазоманипулированных сигналов
SU1506584A1 (ru) Устройство дл асинхронной коммутации цифровых сигналов
SU725072A1 (ru) Устройство дл определени максимального числа из р да чисел
SU1432526A1 (ru) Устройство дл последовательной передачи цифровой информации
RU2030104C1 (ru) Генератор псевдослучайных последовательностей
SU1720165A1 (ru) Устройство дл приема дискретных сигналов в каналах с пам тью
SU1177836A1 (ru) Устройство для передачи информации со сжатием
SU1267416A1 (ru) Устройство адресации
SU1617650A2 (ru) Устройство дл определени логарифмического коэффициента ошибок дискретного канала св зи
SU1727213A1 (ru) Устройство управлени доступом к общему каналу св зи
SU920834A1 (ru) Буферное запоминающее устройство
SU1522220A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1540020A1 (ru) Устройство поиска шумоподобного сигнала