RU2010137769A - ACTIVE PHASED ANTENNA ARRAY - Google Patents

ACTIVE PHASED ANTENNA ARRAY Download PDF

Info

Publication number
RU2010137769A
RU2010137769A RU2010137769/07A RU2010137769A RU2010137769A RU 2010137769 A RU2010137769 A RU 2010137769A RU 2010137769/07 A RU2010137769/07 A RU 2010137769/07A RU 2010137769 A RU2010137769 A RU 2010137769A RU 2010137769 A RU2010137769 A RU 2010137769A
Authority
RU
Russia
Prior art keywords
input
ppm
output
fpga
power divider
Prior art date
Application number
RU2010137769/07A
Other languages
Russian (ru)
Other versions
RU2451373C1 (en
Inventor
Сергей Николаевич Киреев (RU)
Сергей Николаевич Киреев
Павел Валериевич Крестьянников (RU)
Павел Валериевич Крестьянников
Сергей Вениаминович Валов (RU)
Сергей Вениаминович Валов
Камиль Шайхуллович Сиразитдинов (RU)
Камиль Шайхуллович Сиразитдинов
Юрий Григорьевич Нестеров (RU)
Юрий Григорьевич Нестеров
Леонид Иванович Пономарев (RU)
Леонид Иванович Пономарев
Original Assignee
Открытое акционерное общество "Уральское проектно-конструкторское бюро "Деталь" (RU)
Открытое Акционерное Общество "Уральское проектно-конструкторское бюро "Деталь"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое акционерное общество "Уральское проектно-конструкторское бюро "Деталь" (RU), Открытое Акционерное Общество "Уральское проектно-конструкторское бюро "Деталь" filed Critical Открытое акционерное общество "Уральское проектно-конструкторское бюро "Деталь" (RU)
Priority to RU2010137769/07A priority Critical patent/RU2451373C1/en
Publication of RU2010137769A publication Critical patent/RU2010137769A/en
Application granted granted Critical
Publication of RU2451373C1 publication Critical patent/RU2451373C1/en

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)
  • Amplitude Modulation (AREA)

Abstract

Активная фазированная антенная решетка, содержащая первый когерентный СВЧ гетеродин, синхронизатор, первый и второй делитель мощности, центральный процессор, N приемо-передающих модулей (ППМ), первые входы которых соединены с одним из выходов первого делителя мощности, номер которого соответствует номеру ППМ, вторые входы ППМ соединены с одним из выходов второго делителя мощности, номер которого соответствует номеру ППМ, третий выход синхронизатора соединен с входом второго делителя мощности, первый вход каждого ППМ через последовательно соединенные векторный модулятор, усилитель мощности, циркулятор и пятый вход-выход ППМ соединен с элементом антенной решетки (АР), номер которого соответствует номеру ППМ, ключ защиты каждого ППМ соединен с входом малошумящего усилителя, фильтр промежуточной частоты каждого ППМ через аналого-цифровой преобразователь, шестой выход ППМ и сигнальную шину соединен с третьим (сигнальным) входом центрального процессора, первый и второй вход каждого ППМ соединены с одноименными входами векторного модулятора, первый вход векторного модулятора через квадратурный балансный смеситель соединен с четвертым выходом векторного модулятора, второй вход векторного модулятора через квадратурный генератор прямого цифрового синтеза (КГПС) соединен со вторым входом квадратурного балансного смесителя, третий вход которого соединен со вторым выходом КГПС, отличающаяся тем, что введены последовательно соединенные второй когерентный гетеродин и коммутатор, выход которого соединен с входом первого делителя мощности, преселектор, смеситель и программируемая логическая интегральная сх� An active phased antenna array containing a first coherent microwave local oscillator, a synchronizer, a first and second power divider, a central processor, N transceiver modules (PPM), the first inputs of which are connected to one of the outputs of the first power divider, the number of which corresponds to the PPM number, the second PPM inputs are connected to one of the outputs of the second power divider, the number of which corresponds to the PPM number, the third synchronizer output is connected to the input of the second power divider, the first input of each PPM through a follower but the connected vector modulator, power amplifier, circulator and the fifth PPM input-output are connected to an antenna array element (AR), whose number corresponds to the PPM number, the protection key of each PPM is connected to the input of a low-noise amplifier, the intermediate frequency filter of each PPM through an analog-to-digital converter , the sixth PPM output and the signal bus are connected to the third (signal) input of the central processor, the first and second input of each PPM are connected to the same inputs of the vector modulator, the first input of the vector mod through a quadrature balanced mixer connected to the fourth output of the vector modulator, the second input of the vector modulator through a quadrature generator of direct digital synthesis (KGPS) is connected to the second input of the quadrature balanced mixer, the third input of which is connected to the second output of the KGPS, characterized in that the second connected in series coherent local oscillator and switch, the output of which is connected to the input of the first power divider, preselector, mixer and programmable logic integrated circuit

Claims (1)

Активная фазированная антенная решетка, содержащая первый когерентный СВЧ гетеродин, синхронизатор, первый и второй делитель мощности, центральный процессор, N приемо-передающих модулей (ППМ), первые входы которых соединены с одним из выходов первого делителя мощности, номер которого соответствует номеру ППМ, вторые входы ППМ соединены с одним из выходов второго делителя мощности, номер которого соответствует номеру ППМ, третий выход синхронизатора соединен с входом второго делителя мощности, первый вход каждого ППМ через последовательно соединенные векторный модулятор, усилитель мощности, циркулятор и пятый вход-выход ППМ соединен с элементом антенной решетки (АР), номер которого соответствует номеру ППМ, ключ защиты каждого ППМ соединен с входом малошумящего усилителя, фильтр промежуточной частоты каждого ППМ через аналого-цифровой преобразователь, шестой выход ППМ и сигнальную шину соединен с третьим (сигнальным) входом центрального процессора, первый и второй вход каждого ППМ соединены с одноименными входами векторного модулятора, первый вход векторного модулятора через квадратурный балансный смеситель соединен с четвертым выходом векторного модулятора, второй вход векторного модулятора через квадратурный генератор прямого цифрового синтеза (КГПС) соединен со вторым входом квадратурного балансного смесителя, третий вход которого соединен со вторым выходом КГПС, отличающаяся тем, что введены последовательно соединенные второй когерентный гетеродин и коммутатор, выход которого соединен с входом первого делителя мощности, преселектор, смеситель и программируемая логическая интегральная схема (ПЛИС) в каждый ППМ, при этом второй выход циркулятора в каждом ППМ через преселектор соединен с первым входом ключа защиты, выход малошумящего усилителя каждого ППМ через смеситель соединен с входом фильтра промежуточной частоты, первый вход каждого ППМ соединен со вторым входом смесителя, третий вход-выход КГПС через третий вход-выход векторного модулятора соединен с третьим входом-выходом ПЛИС, второй вход каждого ППМ соединен с первым входом ПЛИС, четвертый выход ПЛИС соединен со вторым входом усилителя мощности, пятый выход ПЛИС соединен со вторым входом ключа защиты, шестой выход ПЛИС соединен со вторым входом преселектора, седьмой и восьмой выходы ПЛИС соединены с третьим и четвертым входами АЦП соответственно, второй выход первого когерентного СВЧ гетеродина соединен с первым входом коммутатора, второй выход синхронизатора соединен с третьим (управляющим) входом коммутатора и через третьи входы каждого ППМ со вторыми входами ПЛИС, (N+1)-й выход второго делителя мощности соединен с третьим входом первого и второго когерентного СВЧ гетеродина, второй вход-выход центрального процессора через шину управления соединен с первым входом-выходом первого и второго когерентного СВЧ гетеродина, с первым входом-выходом синхронизатора, через четвертые входы-выходы каждого ППМ соединен с девятым входом-выходом ПЛИС, первый вход-выход центрального процессора обеспечивает связь АФАР с потребителем; при этом центральный процессор для заданного потребителем режима работы АФАР выдает команды установки частоты в первый и второй когерентный СВЧ гетеродин, установки периода повторения и длительности зондирующего импульса в синхронизатор, установки начальной фазы и амплитуды сигнала индивидуально для каждого ППМ, одинаковых параметров модуляции сигнала и приемного строба в ПЛИС каждого ППМ; центральный процессор по известным алгоритмам выполняет цифровую обработку принятого сигнала; ПЛИС в каждом ППМ обеспечивает настройку полосы пропускания преселектора, установку параметров сигнала в КГПС, на время формирования зондирующего импульса включает усилитель мощности и запирает ключ защиты приемника, формирует последовательность импульсов дискретизации и приемный строб-импульс для управления работой АЦП. An active phased antenna array containing a first coherent microwave local oscillator, a synchronizer, a first and second power divider, a central processor, N transceiver modules (PPM), the first inputs of which are connected to one of the outputs of the first power divider, the number of which corresponds to the PPM number, the second PPM inputs are connected to one of the outputs of the second power divider, the number of which corresponds to the PPM number, the third synchronizer output is connected to the input of the second power divider, the first input of each PPM through a follower but the connected vector modulator, power amplifier, circulator and the fifth PPM input-output are connected to an antenna array element (AR), whose number corresponds to the PPM number, the protection key of each PPM is connected to the input of a low-noise amplifier, the intermediate frequency filter of each PPM through an analog-to-digital converter , the sixth PPM output and the signal bus are connected to the third (signal) input of the central processor, the first and second input of each PPM are connected to the same inputs of the vector modulator, the first input of the vector mod through a quadrature balanced mixer connected to the fourth output of the vector modulator, the second input of the vector modulator through a quadrature generator of direct digital synthesis (KGPS) is connected to the second input of the quadrature balanced mixer, the third input of which is connected to the second output of the KGPS, characterized in that the second connected in series coherent local oscillator and switch, the output of which is connected to the input of the first power divider, preselector, mixer and programmable logic integrated circuit mA (FPGA) in each PPM, while the second output of the circulator in each PPM is connected via a selector to the first input of the protection key, the output of the low-noise amplifier of each PPM through the mixer is connected to the input of the intermediate frequency filter, the first input of each PPM is connected to the second input of the mixer, the third KGPS input-output through the third input-output of the vector modulator is connected to the third FPGA input-output, the second input of each PPM is connected to the first FPGA input, the fourth FPGA output is connected to the second input of the power amplifier, the fifth FPGA output with it is single with the second input of the protection key, the sixth FPGA output is connected to the second preselector input, the seventh and eighth FPGA outputs are connected to the third and fourth ADC inputs, respectively, the second output of the first coherent microwave local oscillator is connected to the first input of the switch, the second synchronizer output is connected to the third (control ) the input of the switch and through the third inputs of each PPM with the second inputs of the FPGA, the (N + 1) -th output of the second power divider is connected to the third input of the first and second coherent microwave local oscillator, the second input-output is the neutral processor through the control bus is connected to the first input-output of the first and second coherent microwave local oscillator, with the first input-output of the synchronizer, through the fourth input-output of each PPM is connected to the ninth input-output of the FPGA, the first input-output of the central processor provides AFAR communication with consumer; at the same time, the central processor for the operating mode specified by the consumer AFAR issues commands to set the frequency in the first and second coherent microwave local oscillator, set the repetition period and duration of the probe pulse to the synchronizer, set the initial phase and signal amplitude individually for each MRP, the same signal modulation parameters and the receiving strobe in FPGA of each PPM; the central processor according to known algorithms performs digital processing of the received signal; FPGA in each MRP provides tuning of the preselector bandwidth, setting the signal parameters in the CGPS; for the duration of the probing pulse formation, it turns on the power amplifier and locks the receiver protection key, generates a sampling pulse sequence and a receiving strobe pulse to control the ADC operation.
RU2010137769/07A 2010-09-10 2010-09-10 Active phased array RU2451373C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2010137769/07A RU2451373C1 (en) 2010-09-10 2010-09-10 Active phased array

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2010137769/07A RU2451373C1 (en) 2010-09-10 2010-09-10 Active phased array

Publications (2)

Publication Number Publication Date
RU2010137769A true RU2010137769A (en) 2012-03-20
RU2451373C1 RU2451373C1 (en) 2012-05-20

Family

ID=46029765

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2010137769/07A RU2451373C1 (en) 2010-09-10 2010-09-10 Active phased array

Country Status (1)

Country Link
RU (1) RU2451373C1 (en)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2517234C2 (en) * 2012-10-16 2014-05-27 Павел Иванович Попик Multi-station passive location radio system (industrial vision)
RU2515545C1 (en) * 2012-11-13 2014-05-10 Открытое акционерное общество "Концерн радиостроения "Вега" Double-channel transceiving unit
RU2577827C1 (en) * 2014-11-06 2016-03-20 Федеральное государственное унитарное предприятие "Центральный научно-исследовательский радиотехнический институт имени академика А.И. Берга" Self-focusing multibeam antenna array
RU2593928C1 (en) * 2015-05-07 2016-08-10 Российская Федерация, от имени которой выступает Министерство обороны Российской Федерации Radio receiver for digital active phased antenna array
RU2599901C1 (en) * 2015-06-18 2016-10-20 Георгий Галиуллович Валеев Antenna of polygon for measuring radar characteristics of targets in fresnel zone
RU2608637C1 (en) * 2015-08-25 2017-01-23 Открытое Акционерное Общество "Уральское проектно-конструкторское бюро "Деталь" Digital active phased antenna array
RU2611600C1 (en) * 2015-10-22 2017-02-28 Министерство промышленности и торговли Российской Федерации (Минпромторг России) Converting transmitting-receiving module of digital antenna array (optional)
RU2617457C1 (en) * 2015-10-26 2017-04-25 Акционерное общество "Уральское проектно-конструкторское бюро "Деталь" Digital active phased array
RU2650832C1 (en) * 2017-04-06 2018-04-17 Федеральное государственное бюджетное образовательное учреждение высшего образования "Московский авиационный институт (национальный исследовательский университет)" On-board x-band active phase antenna array with an increased scanning sector
RU2710105C1 (en) * 2018-11-08 2019-12-24 Российская Федерация, от имени которой выступает Федеральное государственное казенное учреждение "Войсковая часть 68240" Active phased antenna array
RU2706914C1 (en) * 2019-03-14 2019-11-21 Акционерное общество "Ижевский радиозавод" Transceiving antenna system
RU2717258C1 (en) * 2019-07-19 2020-03-19 Федеральное государственное унитарное предприятие "Ростовский-на-Дону научно-исследовательский институт радиосвязи" (ФГУП "РНИИРС") Method of constructing an active phased antenna array
US12107611B2 (en) 2020-12-11 2024-10-01 Intel Corporation Receiver with reduced noise figure using split LNA and digital combining

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5764187A (en) * 1997-01-21 1998-06-09 Ail Systems, Inc. Direct digital synthesizer driven phased array antenna
US6441783B1 (en) * 1999-10-07 2002-08-27 Qinetiq Limited Circuit module for a phased array
GB0005979D0 (en) * 2000-03-14 2001-03-07 Bae Sys Defence Sys Ltd An active phased array antenna assembly
RU2177193C1 (en) * 2000-06-22 2001-12-20 Войсковая часть 25714 Self-phasing antenna array
WO2004084938A1 (en) * 2003-03-24 2004-10-07 Intercell Ag Improved vaccines
RU2287876C1 (en) * 2005-03-18 2006-11-20 Закрытое акционерное общество "НПО Космического Приборостроения" Spatial phased transceiving array (alternatives)
RU2352034C1 (en) * 2007-09-24 2009-04-10 Государственное унитарное предприятие города Москвы Научно-производственный центр "СПРУТ" Receive multibeam active phased antenna array
RU91653U1 (en) * 2009-10-22 2010-02-20 Открытое акционерное общество "Всероссийский научно-исследовательский институт радиотехники" ACTIVE PHASED ANTENNA ARRAY

Also Published As

Publication number Publication date
RU2451373C1 (en) 2012-05-20

Similar Documents

Publication Publication Date Title
RU2010137769A (en) ACTIVE PHASED ANTENNA ARRAY
US20120200453A1 (en) Method and Device for Supplying a Reflection Signal
US8781031B2 (en) Low rate, direct conversion FSK radio-frequency signal receivers
RU2018101470A (en) FREQUENCY SYNTHESIZER WITH ULTRA LOW PHASE NOISE
US10712442B2 (en) Integrated radio-frequency circuit, radar sensor and operating method
CN103957006B (en) S wave band low-phase noise frequency comprehensive generator
US8456203B2 (en) Multiphase clock generation circuit
US8471761B1 (en) Wideband radar nulling system
CN104849700A (en) Software channelized coherent frequency-agile radar receiver and receiving method
CN107102299B (en) Broadband radar waveform signal generating structure and method
CN102752038B (en) Satellite responder
JP6461467B2 (en) Method for processing radio frequency signals, signal processing apparatus for performing the method, radio frequency front end, radio receiver and GNSS receiver
CN103675780A (en) Ku (K-under) wave band fully-coherent radar target simulator
CN203554416U (en) X-waveband FM (Frequency Modulation) CW (Continuous Wave) radar frequency comprehensive generator
RU2531562C2 (en) Active phased antenna array
RU2011104756A (en) PULSE-DOPLER MONOPULSE RADAR
RU2495449C2 (en) Apparatus for forming active phased antenna array beam pattern
RU161794U1 (en) ACTIVE PHASED ANTENNA ARRAY
CN203911900U (en) Broadband frequency agility X wave band signal generating device for cognitive radar
CN203813766U (en) S-waveband low-phase noise frequency integrated generator
RU2617457C1 (en) Digital active phased array
RU2015102876A (en) Helicopter electronic complex
JP4646247B2 (en) Compound radar signal generator
CN110266349B (en) Small-size universalization dual-frenquency continuous wave answering machine
Seguin et al. Hardware-in-the-loop radar waveform optimization using radiated emissions

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20200911