RU2008135618A - ANALOGUE VOLTAGE TERMINAL - Google Patents

ANALOGUE VOLTAGE TERMINAL Download PDF

Info

Publication number
RU2008135618A
RU2008135618A RU2008135618/09A RU2008135618A RU2008135618A RU 2008135618 A RU2008135618 A RU 2008135618A RU 2008135618/09 A RU2008135618/09 A RU 2008135618/09A RU 2008135618 A RU2008135618 A RU 2008135618A RU 2008135618 A RU2008135618 A RU 2008135618A
Authority
RU
Russia
Prior art keywords
input transistor
emitter
source
voltage
base
Prior art date
Application number
RU2008135618/09A
Other languages
Russian (ru)
Other versions
RU2396595C2 (en
Inventor
Николай Николаевич Прокопенко (RU)
Николай Николаевич Прокопенко
Даниил Николаевич Конев (RU)
Даниил Николаевич Конев
Петр Сергеевич Будяков (RU)
Петр Сергеевич Будяков
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экон
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экон, Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") filed Critical Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экон
Priority to RU2008135618/09A priority Critical patent/RU2396595C2/en
Publication of RU2008135618A publication Critical patent/RU2008135618A/en
Application granted granted Critical
Publication of RU2396595C2 publication Critical patent/RU2396595C2/en

Links

Landscapes

  • Amplifiers (AREA)

Abstract

1. Аналоговый перемножитель напряжений ux и uy, содержащий первый (1) источник первого перемножаемого напряжения ux, второй (2) источник первого перемножаемого напряжения ux, противофазный первому (1) источнику, первый (3) и второй (4) противофазные источники второго перемножаемого напряжения uy, первый (5) входной транзистор, база которого подключена к первому (1) источнику первого перемножаемого напряжения ux, эмиттер - соединен с первым (6) токостабилизирующим двухполюсником, второй (7) входной транзистор, эмиттер которого соединен с эмиттером первого (5) входного транзистора, третий (8) входной транзистор, база которого подключена ко второму (2) источнику первого перемножаемого напряжения ux, эмиттер - соединен со вторым (9) токостабилизирующим двухполюсником, а коллектор - подключен к коллектору первого (5) входного транзистора, первому (1) выходу аналогового перемножителя напряжения и первому (11) элементу нагрузки, четвертый (12) входной транзистор, эмиттер которого соединен с эмиттером третьего (8) входного транзистора, отличающийся тем, что база второго (7) входного транзистора соединена с первым (3) источником второго перемножаемого напряжения uy, база четвертого (12) входного транзистора соединена со вторым (4) источником второго перемножаемого напряжения uy, причем между эмиттером первого (5) входного транзистора и шиной источника питания включен по переменному току первый (13) дополнительный конденсатор, а между эмиттером третьего (8) входного транзистора и шиной источника питания включен по переменному току второй (14) дополнительный конденсатор. ! 2. Устройство по п.1, отличающееся тем, что эмиттер второго (7) входного транзистора с1. An analog voltage multiplier ux and uy, containing the first (1) source of the first multiplied voltage ux, the second (2) source of the first multiplied voltage ux, out of phase with the first (1) source, the first (3) and second (4) antiphase sources of the second multiplied voltage uy, the first (5) input transistor, the base of which is connected to the first (1) source of the first multiplied voltage ux, the emitter is connected to the first (6) current-stabilizing two-terminal, the second (7) input transistor, the emitter of which is connected to the emitter of the first (5) the input transistor, the third (8) input transistor, the base of which is connected to the second (2) source of the first multiplied voltage ux, the emitter is connected to the second (9) current-stabilizing two-terminal device, and the collector is connected to the collector of the first (5) input transistor , the first (1) output of the analog voltage multiplier and the first (11) load element, the fourth (12) input transistor, the emitter of which is connected to the emitter of the third (8) input transistor, characterized in that the base of the second (7) input transistor is connected to the first (3) source of the second multiplied voltage uy, the base of the fourth (12) input transistor is connected to the second (4) source of the second multiplied voltage uy, and the first (13) is connected between the emitter of the first (5) input transistor and the power supply bus an additional capacitor, and between the emitter of the third (8) input transistor and the bus of the power source, the second (14) additional capacitor is connected by alternating current. ! 2. The device according to claim 1, characterized in that the emitter of the second (7) input transistor with

Claims (2)

1. Аналоговый перемножитель напряжений ux и uy, содержащий первый (1) источник первого перемножаемого напряжения ux, второй (2) источник первого перемножаемого напряжения ux, противофазный первому (1) источнику, первый (3) и второй (4) противофазные источники второго перемножаемого напряжения uy, первый (5) входной транзистор, база которого подключена к первому (1) источнику первого перемножаемого напряжения ux, эмиттер - соединен с первым (6) токостабилизирующим двухполюсником, второй (7) входной транзистор, эмиттер которого соединен с эмиттером первого (5) входного транзистора, третий (8) входной транзистор, база которого подключена ко второму (2) источнику первого перемножаемого напряжения ux, эмиттер - соединен со вторым (9) токостабилизирующим двухполюсником, а коллектор - подключен к коллектору первого (5) входного транзистора, первому (1) выходу аналогового перемножителя напряжения и первому (11) элементу нагрузки, четвертый (12) входной транзистор, эмиттер которого соединен с эмиттером третьего (8) входного транзистора, отличающийся тем, что база второго (7) входного транзистора соединена с первым (3) источником второго перемножаемого напряжения uy, база четвертого (12) входного транзистора соединена со вторым (4) источником второго перемножаемого напряжения uy, причем между эмиттером первого (5) входного транзистора и шиной источника питания включен по переменному току первый (13) дополнительный конденсатор, а между эмиттером третьего (8) входного транзистора и шиной источника питания включен по переменному току второй (14) дополнительный конденсатор.1. An analog voltage multiplier u x and u y containing the first (1) source of the first multiplied voltage u x , the second (2) source of the first multiplied voltage u x , out of phase with the first (1) source, the first (3) and second (4) antiphase sources of the second multiplied voltage u y , the first (5) input transistor, the base of which is connected to the first (1) source of the first multiplied voltage u x , the emitter is connected to the first (6) current-stabilizing bipolar, the second (7) input transistor, the emitter of which connected to the emitter p the first- (5) of the input transistor, the third (8) input transistor, the base of which is connected to the second (2) supply said first multiplying voltage u x, emitter - coupled with the second (9) tokostabiliziruyuschim two-pole, and the collector - connected to a first manifold (5) the input transistor, the first (1) output of the analog voltage multiplier and the first (11) load element, the fourth (12) input transistor, the emitter of which is connected to the emitter of the third (8) input transistor, characterized in that the base of the second (7) input transistor on the first (3) a source of said second multiplying voltage u y, the fourth base (12) of the input transistor coupled to the second (4) a source of said second multiplying voltage u y, wherein between the emitter of the first (5) of the input transistor and the power source bus included ac the first (13) additional capacitor, and between the emitter of the third (8) input transistor and the power supply bus, the second (14) additional capacitor is connected via alternating current. 2. Устройство по п.1, отличающееся тем, что эмиттер второго (7) входного транзистора связан с первым (15) вспомогательным двухполюсником и через первый (16) дополнительный резистор соединен с эмиттером первого (5) входного транзистора, эмиттер четвертого (12) входного транзистора связан со вторым (17) вспомогательным двухполюсником и через второй (18) дополнительный резистор соединен с эмиттером третьего (8) входного транзистора. 2. The device according to claim 1, characterized in that the emitter of the second (7) input transistor is connected to the first (15) auxiliary two-terminal device and through the first (16) additional resistor is connected to the emitter of the first (5) input transistor, the emitter of the fourth (12) the input transistor is connected to the second (17) auxiliary bipolar and through the second (18) additional resistor is connected to the emitter of the third (8) input transistor.
RU2008135618/09A 2008-09-02 2008-09-02 Analogue multiplier of voltages RU2396595C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2008135618/09A RU2396595C2 (en) 2008-09-02 2008-09-02 Analogue multiplier of voltages

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2008135618/09A RU2396595C2 (en) 2008-09-02 2008-09-02 Analogue multiplier of voltages

Publications (2)

Publication Number Publication Date
RU2008135618A true RU2008135618A (en) 2010-03-10
RU2396595C2 RU2396595C2 (en) 2010-08-10

Family

ID=42134851

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2008135618/09A RU2396595C2 (en) 2008-09-02 2008-09-02 Analogue multiplier of voltages

Country Status (1)

Country Link
RU (1) RU2396595C2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2526756C1 (en) * 2013-01-22 2014-08-27 Российская Федерация, от имени которой выступает Государственная корпорация по атомной энергии "Росатом" Charge-sensitive preamplifier

Also Published As

Publication number Publication date
RU2396595C2 (en) 2010-08-10

Similar Documents

Publication Publication Date Title
US20150372588A1 (en) Control circuit in power factor correction circuit
JP2011193705A5 (en)
RU2007144676A (en) DIFFERENTIAL NEGATIVE FEEDBACK SYMPHAS
RU2008135618A (en) ANALOGUE VOLTAGE TERMINAL
RU2008100892A (en) Harmonic Frequency Multiplier
CN203287803U (en) Voltage regulation circuit
RU2008132239A (en) CONTROLLED TWO-STAGE DIFFERENTIAL AMPLIFIER WITH NEGATIVE FEEDBACK ON SYMPHAS SIGNAL
RU2012139007A (en) COMPONENT TRANSISTOR
RU2013127913A (en) COMPONENT TRANSISTOR WITH A SMALL OUTPUT CAPACITY
RU2012120813A (en) DEVICE FOR PROTECTING INTEGRATED ICS FROM THYRISTOR EFFECT
CN202840966U (en) Power supply auxiliary circuit
RU2010135840A (en) TRIGGER
RU2005105928A (en) Transistor key
TWI472135B (en) Active power factor corrector
CN203301390U (en) Direct-current power voltage regulator circuit
RU2012132585A (en) MICROWAVE SELECTION AMPLIFIER
RU2008115083A (en) DIFFERENTIAL AMPLIFIER WITH LOW-VOLTAGE INPUTS
RU2008106717A (en) CURRENT MIRROR
RU2012134223A (en) SELECTION AMPLIFIER
UA128146U (en) TWO-POLE SOURCE OF CURRENT
RU2012152240A (en) SELECTED AMPLIFIER WITH ADVANCED FREQUENCY RANGE
UA131307U (en) SUPPORT RESOURCE
RU133627U1 (en) TWO POLE DC STABILIZER
RU2007130817A (en) ADJUSTABLE DC / DC CONVERTER
RU2011141692A (en) DC VOLTAGE STABILIZER

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20130903