RU2007117672A - CONTROLLER OF THE CHANNEL OF INTER-BLOCK EXCHANGE - Google Patents

CONTROLLER OF THE CHANNEL OF INTER-BLOCK EXCHANGE Download PDF

Info

Publication number
RU2007117672A
RU2007117672A RU2007117672/09A RU2007117672A RU2007117672A RU 2007117672 A RU2007117672 A RU 2007117672A RU 2007117672/09 A RU2007117672/09 A RU 2007117672/09A RU 2007117672 A RU2007117672 A RU 2007117672A RU 2007117672 A RU2007117672 A RU 2007117672A
Authority
RU
Russia
Prior art keywords
output
input
interface
outputs
group
Prior art date
Application number
RU2007117672/09A
Other languages
Russian (ru)
Other versions
RU2345407C1 (en
Inventor
Сергей Николаевич Горшков (RU)
Сергей Николаевич Горшков
Original Assignee
Открытое акционерное общество Московский научно-исследовательский институт "АГАТ" (RU)
Открытое акционерное общество Московский научно-исследовательский институт "АГАТ"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое акционерное общество Московский научно-исследовательский институт "АГАТ" (RU), Открытое акционерное общество Московский научно-исследовательский институт "АГАТ" filed Critical Открытое акционерное общество Московский научно-исследовательский институт "АГАТ" (RU)
Priority to RU2007117672/09A priority Critical patent/RU2345407C1/en
Publication of RU2007117672A publication Critical patent/RU2007117672A/en
Application granted granted Critical
Publication of RU2345407C1 publication Critical patent/RU2345407C1/en

Links

Landscapes

  • Exchange Systems With Centralized Control (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Claims (1)

Контроллер канала межблочного обмена, содержащий интерфейс шины ЭВМ, первая группа входов-выходов которого подключена к шине ЭВМ, генератор тактовых импульсов, делитель частоты импульсов, вход которого подключен к выходу генератора тактовых импульсов, интерфейс канала межблочного обмена, первый вход которого соединен с выходом генератора тактовых импульсов, а две линии входов-выходов и две выходные линии интерфейса канала межблочного обмена подключены к каналу межблочного обмена, счетчик времени, счетный вход которого подключен к выходу делителя частоты импульсов, а информационные выходы счетчика времени соединены с первой группой входов интерфейса шины ЭВМ, таймер, вход синхронизации которого подключен к выходу делителя частоты импульсов, а информационные входы таймера соединены с первой группой выходов интерфейса шины ЭВМ, формирователь прерываний, первый вход которого соединен с выходом таймера, второй вход - с первым выходом интерфейса канала межблочного обмена, а выход - со входом интерфейса шины ЭВМ, регистр управления, группа входов которого соединена со второй группой выходов интерфейса шины ЭВМ, первый выход - со входом пуска таймера, второй выход - с входом сброса счетчика времени, третий выход - со вторым входом интерфейса канала межблочного обмена, регистр состояния, первый вход которого соединен с выходом таймера, второй и третий входы - соответственно с первым и вторым выходами интерфейса канала межблочного обмена, а группа выходов соединена со второй группой входов интерфейса шины ЭВМ, буферное запоминающее устройство, первая группа входов-выходов которого соединена со второй группой входов-выходов интерфейса шины ЭВМ, а вторая группа входов-выходов - с группой входов-выходов интерфейса канала межблочного обмена, отличающийся тем, что в него дополнительно введены элемент ИЛИ, первый вход которого подключен ко второму выходу интерфейса канала межблочного обмена, а второй вход - к четвертому выходу регистра управления, триггер, вход сброса которого подключен к выходу элемента ИЛИ, а вход установки - к пятому выходу регистра управления, ключ, управляющий вход которого подключен к выходу триггера, а информационный вход - ко второй выходной линии интерфейса канала межблочного обмена, и четыре контрольных выхода, первый, второй и третий из которых подключены соответственно к первой и второй линиям входов-выходов и к первой выходной линии интерфейса канала межблочного обмена, а четвертый контрольный выход подключен к выходу ключа.An inter-block communication channel controller containing a computer bus interface, the first group of inputs and outputs of which are connected to a computer bus, a clock generator, a pulse frequency divider, the input of which is connected to the output of a clock generator, an inter-block communication channel interface, the first input of which is connected to the generator output clock pulses, and two input-output lines and two output lines of the interface of the inter-block exchange channel are connected to the inter-block exchange channel, a time counter, the counting input of which is connected to the output to the pulse frequency divider, and the information outputs of the time counter are connected to the first group of inputs of the computer bus interface, the timer, the synchronization input of which is connected to the output of the pulse frequency divider, and the information inputs of the timer are connected to the first group of outputs of the computer bus interface, the interrupt driver, the first input of which connected to the timer output, the second input to the first output of the interface of the inter-block exchange channel, and the output to the input of the computer bus interface, the control register, the group of inputs of which is connected to the second the second group of outputs of the computer bus interface, the first output is with the timer start input, the second output is with the time counter reset input, the third output is with the second inter-block channel interface input, the status register, the first input of which is connected to the timer output, the second and third inputs - respectively, with the first and second outputs of the interface of the inter-block exchange channel, and the group of outputs is connected to the second group of inputs of the computer bus interface, a buffer storage device, the first group of inputs and outputs of which are connected to the second group in odes-outputs of the computer bus interface, and the second group of inputs and outputs - with a group of inputs and outputs of the interface of the inter-block exchange channel, characterized in that an OR element is additionally introduced into it, the first input of which is connected to the second output of the interface of the inter-block exchange channel, and the second input - to the fourth output of the control register, a trigger, the reset input of which is connected to the output of the OR element, and the installation input to the fifth output of the control register, the key whose control input is connected to the output of the trigger, and the information input to Ora output line interconnect traffic channel interface, and four control outputs, the first, second and third of which are connected respectively to the first and second input-output lines and the first output line interconnect traffic channel interface, and a fourth control output connected to the output key.
RU2007117672/09A 2007-05-11 2007-05-11 Controller of interblock exchange channel RU2345407C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2007117672/09A RU2345407C1 (en) 2007-05-11 2007-05-11 Controller of interblock exchange channel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2007117672/09A RU2345407C1 (en) 2007-05-11 2007-05-11 Controller of interblock exchange channel

Publications (2)

Publication Number Publication Date
RU2007117672A true RU2007117672A (en) 2008-11-20
RU2345407C1 RU2345407C1 (en) 2009-01-27

Family

ID=40240968

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2007117672/09A RU2345407C1 (en) 2007-05-11 2007-05-11 Controller of interblock exchange channel

Country Status (1)

Country Link
RU (1) RU2345407C1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2446559C1 (en) * 2011-03-30 2012-03-27 Открытое акционерное общество "Концерн "Созвездие" Data transfer controller with pseudorandom operating frequency tuning
EP2672392A1 (en) * 2012-06-05 2013-12-11 ABB Technology AG Collision detection in eia-485 bus systems

Also Published As

Publication number Publication date
RU2345407C1 (en) 2009-01-27

Similar Documents

Publication Publication Date Title
CN101366003A (en) Microloop computer instructions
RU2007117672A (en) CONTROLLER OF THE CHANNEL OF INTER-BLOCK EXCHANGE
Sabri et al. Design of FPGA-based traffic light controller system
CN105892350B (en) The electronic equipment and its method communicated between micro controller unit and primary processor
RU2328819C2 (en) Delayed pulses generator
Maykiv et al. Software–hardware method of serial interface controller implementation
CN104160354B (en) Timebase peripheral
CN103645887B (en) Two instruction many floating-points operand plus/minus, multiplication and division operation control device
CN105701064B (en) A kind of General Multiplex PWM generator of band AXI interfaces
RU2504826C1 (en) Logic computer
RU2010118619A (en) THREE-SIX-ACT PULSE DISTRIBUTOR
RU94359U1 (en) COMMUNICATION CHANNEL DEVICE
TW200707391A (en) Shift registers and drivers, display panels and electronic devices using the same
RU2005134268A (en) MULTI-CHANNEL COMMAND DEVICE WITH ELECTRONIC COMMUTATION
RU2006126872A (en) Duration Pulse Selector
RU2276399C1 (en) Logical calculator
UA9516U (en) Shift register
Molodtsov et al. A device for measuring the spike frequency.
Kundu et al. A Review on Low Power SPI Protocol
UA18569U (en) Device for subtracting numbers
RU2319198C1 (en) Device for priority servicing of requests
CN203134334U (en) LCD (liquid crystal display) switching circuit of two-channel numerical control system
RU2447496C1 (en) Device to model systems of mass service
RU2006126498A (en) COMMUNICATION CONTROL DEVICE
RU2000117015A (en) Serial Code Interface Multi-Channel Interface