Claims (1)
Триггерное устройство, содержащее RS- триггер, входы сброса и установки которого соединены с общей шиной через первый и второй конденсаторы соответственно и с первыми выводами первого и второго резисторов соответственно, первый и второй элементы И-НЕ, первые входы которых объединены и соединены с входной шиной, третий и четвертый резисторы, первый и второй элементы памяти на магнитных сердечниках с прямоугольной петлей гистерезиса, отличающееся тем, что введены первый и второй двухканальные демультиплексоры, первый и второй элементы ИЛИ-НЕ, первый и второй элементы памяти на магнитных сердечниках с прямоугольной петлей гистерезиса содержат по одной обмотке, средние точки которых через третий и четвертый резисторы соединены с первыми входами первого и второго элементов ИЛИ-НЕ соответственно и с выходами первого и второго элементов И-НЕ соответственно, вторые входы которых соединены с прямым и инверсным выходами RS- триггера соответственно, выходы первого и второго элементов ИЛИ-НЕ соединены с входами обмоток первого и второго элементов памяти соответственно, первый информационный вход первого демультиплексора соединен со вторым информационным входом второго демультиплексора, со вторым входом второго элемента ИЛИ-НЕ и с выходом обмотки первого элемента памяти, выход обмотки второго элемента памяти соединен со вторым входом первого элемента ИЛИ-НЕ, со вторым информационным входом первого демультиплексора и с первым информационным входом второго демультиплексора, управляющие входы первого и второго демультиплексоров объединены и соединены с входной шиной, выходы первого и второго демультиплексоров соединены со вторыми выводами соответственно первого и второго резисторов, RS- триггер выполнен на элементах ИЛИ-НЕ.A trigger device containing an RS-trigger, the reset and installation inputs of which are connected to a common bus through the first and second capacitors, respectively, and to the first terminals of the first and second resistors, respectively, the first and second NAND elements, the first inputs of which are combined and connected to the input bus , the third and fourth resistors, the first and second memory elements on magnetic cores with a rectangular hysteresis loop, characterized in that the first and second two-channel demultiplexers are introduced, the first and second elements OR NOT, the first and second memory elements on magnetic cores with a rectangular hysteresis loop contain one winding each, the midpoints of which are connected through the third and fourth resistors to the first inputs of the first and second elements, OR NOT, respectively, and to the outputs of the first and second elements AND NOT, respectively , the second inputs of which are connected to the direct and inverse outputs of the RS-trigger, respectively, the outputs of the first and second elements are NOT connected to the inputs of the windings of the first and second memory elements, respectively, the first info the radiation input of the first demultiplexer is connected to the second information input of the second demultiplexer, to the second input of the second OR-NOT element and to the output of the winding of the first memory element, the output of the winding of the second memory element is connected to the second input of the first OR-NOT, to the second information input of the first demultiplexer and with the first information input of the second demultiplexer, the control inputs of the first and second demultiplexers are combined and connected to the input bus, the outputs of the first and second demultiplexers oedineny to second terminals of the first and second resistors, RS- trigger configured to NOR elements.