RU2003117234A - TRIGGER DEVICE - Google Patents

TRIGGER DEVICE

Info

Publication number
RU2003117234A
RU2003117234A RU2003117234/09A RU2003117234A RU2003117234A RU 2003117234 A RU2003117234 A RU 2003117234A RU 2003117234/09 A RU2003117234/09 A RU 2003117234/09A RU 2003117234 A RU2003117234 A RU 2003117234A RU 2003117234 A RU2003117234 A RU 2003117234A
Authority
RU
Russia
Prior art keywords
elements
inputs
input
demultiplexer
resistors
Prior art date
Application number
RU2003117234/09A
Other languages
Russian (ru)
Other versions
RU2237967C1 (en
Inventor
Геннадий Иванович Шишкин
Игорь Иванович Дикарев
Original Assignee
Федеральное государственное унитарное предприятие Российский федеральный ядерный центр-Всероссийский научно-исследовательский институт экспериментальной физики-ФГУП РФЯЦ-ВНИИЭФ
Filing date
Publication date
Application filed by Федеральное государственное унитарное предприятие Российский федеральный ядерный центр-Всероссийский научно-исследовательский институт экспериментальной физики-ФГУП РФЯЦ-ВНИИЭФ filed Critical Федеральное государственное унитарное предприятие Российский федеральный ядерный центр-Всероссийский научно-исследовательский институт экспериментальной физики-ФГУП РФЯЦ-ВНИИЭФ
Priority to RU2003117234/09A priority Critical patent/RU2237967C1/en
Priority claimed from RU2003117234/09A external-priority patent/RU2237967C1/en
Application granted granted Critical
Publication of RU2237967C1 publication Critical patent/RU2237967C1/en
Publication of RU2003117234A publication Critical patent/RU2003117234A/en

Links

Claims (1)

Триггерное устройство, содержащее RS- триггер, входы сброса и установки которого соединены с общей шиной через первый и второй конденсаторы соответственно и с первыми выводами первого и второго резисторов соответственно, первый и второй элементы И-НЕ, первые входы которых объединены и соединены с входной шиной, третий и четвертый резисторы, первый и второй элементы памяти на магнитных сердечниках с прямоугольной петлей гистерезиса, отличающееся тем, что введены первый и второй двухканальные демультиплексоры, первый и второй элементы ИЛИ-НЕ, первый и второй элементы памяти на магнитных сердечниках с прямоугольной петлей гистерезиса содержат по одной обмотке, средние точки которых через третий и четвертый резисторы соединены с первыми входами первого и второго элементов ИЛИ-НЕ соответственно и с выходами первого и второго элементов И-НЕ соответственно, вторые входы которых соединены с прямым и инверсным выходами RS- триггера соответственно, выходы первого и второго элементов ИЛИ-НЕ соединены с входами обмоток первого и второго элементов памяти соответственно, первый информационный вход первого демультиплексора соединен со вторым информационным входом второго демультиплексора, со вторым входом второго элемента ИЛИ-НЕ и с выходом обмотки первого элемента памяти, выход обмотки второго элемента памяти соединен со вторым входом первого элемента ИЛИ-НЕ, со вторым информационным входом первого демультиплексора и с первым информационным входом второго демультиплексора, управляющие входы первого и второго демультиплексоров объединены и соединены с входной шиной, выходы первого и второго демультиплексоров соединены со вторыми выводами соответственно первого и второго резисторов, RS- триггер выполнен на элементах ИЛИ-НЕ.A trigger device containing an RS-trigger, the reset and installation inputs of which are connected to a common bus through the first and second capacitors, respectively, and to the first terminals of the first and second resistors, respectively, the first and second NAND elements, the first inputs of which are combined and connected to the input bus , the third and fourth resistors, the first and second memory elements on magnetic cores with a rectangular hysteresis loop, characterized in that the first and second two-channel demultiplexers are introduced, the first and second elements OR NOT, the first and second memory elements on magnetic cores with a rectangular hysteresis loop contain one winding each, the midpoints of which are connected through the third and fourth resistors to the first inputs of the first and second elements, OR NOT, respectively, and to the outputs of the first and second elements AND NOT, respectively , the second inputs of which are connected to the direct and inverse outputs of the RS-trigger, respectively, the outputs of the first and second elements are NOT connected to the inputs of the windings of the first and second memory elements, respectively, the first info the radiation input of the first demultiplexer is connected to the second information input of the second demultiplexer, to the second input of the second OR-NOT element and to the output of the winding of the first memory element, the output of the winding of the second memory element is connected to the second input of the first OR-NOT, to the second information input of the first demultiplexer and with the first information input of the second demultiplexer, the control inputs of the first and second demultiplexers are combined and connected to the input bus, the outputs of the first and second demultiplexers oedineny to second terminals of the first and second resistors, RS- trigger configured to NOR elements.
RU2003117234/09A 2003-06-09 2003-06-09 Trigger device RU2237967C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2003117234/09A RU2237967C1 (en) 2003-06-09 2003-06-09 Trigger device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2003117234/09A RU2237967C1 (en) 2003-06-09 2003-06-09 Trigger device

Publications (2)

Publication Number Publication Date
RU2237967C1 RU2237967C1 (en) 2004-10-10
RU2003117234A true RU2003117234A (en) 2004-12-20

Family

ID=33538072

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2003117234/09A RU2237967C1 (en) 2003-06-09 2003-06-09 Trigger device

Country Status (1)

Country Link
RU (1) RU2237967C1 (en)

Similar Documents

Publication Publication Date Title
DE60142756D1 (en) Multiport memory based on several memory cores
CA2467821A1 (en) Reconfigurable processor module comprising hybrid stacked integrated circuit die elements
DE60239315D1 (en) Memory cell with fuse element
DE69128434D1 (en) Bit stack compatible input / output circuit
RU2003117234A (en) TRIGGER DEVICE
DE60106300D1 (en) INPUT / OUTPUT THROUGH TEST MODE CIRCUIT
RU2003119009A (en) TRIGGER DEVICE
RU2003113952A (en) LOGIC MODULE
DE59912456D1 (en) ELECTROMAGNETIC SWITCH WITH MULTIPLE HOUSING
DE69411890D1 (en) Configurable integrated circuit with complementary non-volatile memory cells
DE602004012813D1 (en) Magnetoresistive element, magnetic memory cell and magnetic memory device
DE60225739D1 (en) Reading memory cells
RU2002127694A (en) TRIGGER DEVICE
RU95114729A (en) TRIGGER DEVICE
FR2708764B1 (en) Self-configuring portable terminal with memory card.
RU2003119008A (en) TRIGGER DEVICE
RU2003101493A (en) ELECTRONIC KEY
DE60200314D1 (en) Charging circuit and memory arrangement with such
RU2003116693A (en) TRIGGER DEVICE
KR970018540A (en) Integrated circuit
RU2004121215A (en) SELF-CORRECTING MEMORY DEVICE
RU2004125140A (en) SERIAL CODE INPUT DEVICE
RU2001112899A (en) Emergency automation device
RU2002116735A (en) ENERGY INDEPENDENT MEMORY CELL
RU2001132281A (en) PARALLEL IDENTIFICATION SEARCH SYSTEM