RU181022U1 - Многовходовой цифровой сумматор импульсных потоков - Google Patents

Многовходовой цифровой сумматор импульсных потоков Download PDF

Info

Publication number
RU181022U1
RU181022U1 RU2018113244U RU2018113244U RU181022U1 RU 181022 U1 RU181022 U1 RU 181022U1 RU 2018113244 U RU2018113244 U RU 2018113244U RU 2018113244 U RU2018113244 U RU 2018113244U RU 181022 U1 RU181022 U1 RU 181022U1
Authority
RU
Russia
Prior art keywords
digital
adder
output
input
pulse
Prior art date
Application number
RU2018113244U
Other languages
English (en)
Inventor
Алексей Михайлович Романов
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего образования "МИРЭА - Российский технологический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего образования "МИРЭА - Российский технологический университет" filed Critical Федеральное государственное бюджетное образовательное учреждение высшего образования "МИРЭА - Российский технологический университет"
Priority to RU2018113244U priority Critical patent/RU181022U1/ru
Application granted granted Critical
Publication of RU181022U1 publication Critical patent/RU181022U1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/40Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using contact-making devices, e.g. electromagnetic relay
    • G06F7/42Adding; Subtracting
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06GANALOGUE COMPUTERS
    • G06G7/00Devices in which the computing operation is performed by varying electric or magnetic quantities
    • G06G7/12Arrangements for performing computing operations, e.g. operational amplifiers
    • G06G7/26Arbitrary function generators

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • Electromagnetism (AREA)
  • Computational Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Полезная модель относится к области вычислительной техники, а именно к многовходовому цифровому сумматору импульсных потоков, включающему в себя цифровой сумматор входных потоков, выход которого преобразуется в импульсный поток при помощи цифрового сигма-дельта модулятора первого порядка, включающего в себя цифровой отрицательный сумматор, соединенный с цифровым сумматором интегратора, который соединен с элементом памяти, вход разрешения которого подключен к таблице истинности, подключенной к двум старшим битам выхода элемента памяти и старшему биту результата цифрового отрицательного сумматора, а выход элемента памяти подключен к цифровому квантователю, выход которого является выходом многовходового цифрового сумматора импульсных потоков, а также подключен к цифровому отрицательному сумматору. Полезная модель обеспечивает повышение точности формирования результирующего сигнала на выходе сумматора при сложении трех и более импульсных потоков.

Description

Полезная модель относится к области вычислительной техники и может быть использована в различных областях науки и промышленности при создании устройств управления и цифровой обработки сигналов.
Из существующего уровня техники известен цифровой двухвходовой сумматор импульсных потоков [Ng С.W. et al. Bit-stream adders and multipliers for tri-level sigma-delta modulators / IEEE Transactions on Circuits and Systems II: Express Briefs, 2007, V. 54, N. 12, pp. 1082-1086]. Такое устройство содержит три трехвходовых однобитных сумматора и однобитный элемент памяти.
Недостатками данного устройства является низкая точность при сложении трех и более импульсных потоков при помощи каскада из нескольких сумматоров. Этот недостаток связан с малым объемом памяти в сумматоре, не позволяющим хранить перенос, если он возникает на двух последовательных тактах сложения импульсных потоков.
Предлагаемая полезная модель направлена на решение технической задачи по устранению указанного недостатка.
Достигаемый при этом технический результат заключается в повышении точности формирования результирующего сигнала на выходе сумматора при сложении трех и более импульсных потоков.
Технический результат достигается тем, что многовходовой цифровой сумматор импульсных потоков включает в себя цифровой сумматор входных потоков, выход которого преобразуется в импульсный поток при помощи цифрового сигма-дельта модулятора первого порядка, включающего в себя цифровой отрицательный сумматор, соединенный с цифровым сумматором интегратора, который соединен с элементом памяти, вход разрешения которого подключен к таблице истинности, подключенной к двум старшим битам результата цифрового сумматора интегратора и старшему биту результата цифрового отрицательного сумматора, а выход элемента памяти подключен к цифровому квантователю, выход которого является выходом многовходового цифрового сумматора импульсных потоков, а также подключен к цифровому отрицательному сумматору.
Указанные признаки полезной модели являются существенными и совокупность этих признаков достаточна для получения требуемого технического результата.
Полезная модель поясняется чертежами.
На фиг. 1 показана блок-схема заявляемой полезной модели. Она содержит цифровой сумматор входных потоков 1, цифровой отрицательный сумматор 2, цифровой сумматор интегратора 3, элемент памяти с входом разрешения записи 4, цифровой квантователь 5 и таблицу истинности 6.
Работает устройство следующим образом. На его вход поступают K импульсных потоков, закодированных таким образом, что импульсу амплитудой -1 соответствует двухбитный код 11, импульсу с амплитудой 1 соответствует двухбитный код 01, а отсутствию импульса соответствует код 00. Коды входных импульсных потоков поступают на цифровой сумматор входных потоков 1, где складываются без потери точности, формируя выходной N-битный импульсно-кодовомодулированный сигнал, где N≥(log2 K+1). Результат цифрового сумматора входных потоков 1 поступает на вход N-битного цифрового отрицательного сумматора 2, где из него вычитается выход многовходового цифрового сумматора импульсных потоков, полученный на предыдущем шаге расчета и дополненный N-2 знаковыми битами до размера N-бит. Младшие N-бит выхода цифрового отрицательного сумматора 2 поступают на первый вход цифрового сумматора интегратора 3, к второму входу которого подключен выход элемента памяти 4. Выход цифрового сумматора интегратора 3 записывается в элемент памяти 4 при наличии сигнала разрешения записи. Сигнал разрешения записи формируется при помощи таблицы истинности 6, на вход которой поступают два старших бита выхода элемента памяти 4 и старший бит выхода цифрового отрицательного сумматора 2. Формирование выхода таблицы истинности 6 осуществляется согласно таблице 1. Выход элемента памяти 4 поступает на симметричный цифровой квантователь 5, который на его основе формирует двухбитный код, соответствующий значению амплитуды следующего импульса выходного потока. Зависимость выхода квантователя 5 от его входа показана на фиг. 2. Элементы 1-5 изменяют свои выходы синхронно по фронту общего тактового сигнала.
Figure 00000001
Работоспособность была проверена на макете, который наглядно продемонстрировал получение требуемого технического результата. Предложенное устройство было реализовано в виде трехвходового сумматора импульсных потоков с N=4. Также для сравнения был отмакетирован аналог на базе каскада из двух известных двухвходовых сумматоров импульсных потоков [Ng C.W. et al. Bit-stream adders and multipliers for tri-level sigma-delta modulators / IEEE Transactions on Circuits and Systems II: Express Briefs, 2007, V. 54, N. 12, pp. 1082-1086]. Формирование входных импульсных потоков осуществлялось при помощи цифровых сигма-дельта модуляторов первого порядка, работающих на частоте 100 МГц. Демодуляция входных импульсных потоков и результирующего импульсного потока сумматора осуществлялась при помощи усредняющего фильтра с окном 65535 измерений с периодом 10 не. Все элементы макета были реализованы на базе микросхемы ПЛИС Xilinx XC7A100T-1CSG324C, которая тактировалась генератором с частотой 100 МГц.
На фиг. 3 показана зависимость ошибки выходного результата полезной модели и каскада известных сумматоров, приведенной к максимальной амплитуде импульсов в импульсных потоках от эталонного значения результата, полученная в ходе 100000 экспериментов. Как видно из фиг. 3, максимальная ошибка сложения трех импульсных потоков у предложенной полезной модели на 2 порядка ниже, чем у каскада известных двухвходовых сумматоров импульсных потоков, что говорит о ее работоспособности и достижении заявленного технического результата.

Claims (1)

  1. Многовходовой цифровой сумматор импульсных потоков, включающий в себя цифровой сумматор входных потоков, выход которого преобразуется в импульсный поток при помощи цифрового сигма-дельта модулятора первого порядка, включающего в себя цифровой отрицательный сумматор, соединенный с цифровым сумматором интегратора, который соединен с элементом памяти, вход разрешения которого подключен к таблице истинности, подключенной к двум старшим битам выхода элемента памяти и старшему биту результата цифрового отрицательного сумматора, а выход элемента памяти подключен к цифровому квантователю, выход которого является выходом многовходового цифрового сумматора импульсных потоков, а также подключен к цифровому отрицательному сумматору.
RU2018113244U 2018-04-12 2018-04-12 Многовходовой цифровой сумматор импульсных потоков RU181022U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2018113244U RU181022U1 (ru) 2018-04-12 2018-04-12 Многовходовой цифровой сумматор импульсных потоков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2018113244U RU181022U1 (ru) 2018-04-12 2018-04-12 Многовходовой цифровой сумматор импульсных потоков

Publications (1)

Publication Number Publication Date
RU181022U1 true RU181022U1 (ru) 2018-07-03

Family

ID=62813611

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2018113244U RU181022U1 (ru) 2018-04-12 2018-04-12 Многовходовой цифровой сумматор импульсных потоков

Country Status (1)

Country Link
RU (1) RU181022U1 (ru)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4209773A (en) * 1976-12-01 1980-06-24 The Post Office Code converters
SU763926A1 (ru) * 1978-10-13 1980-09-15 Ростовское Высшее Военное Командное Училище Им. Главного Маршала Артиллерии Неделина М.И. Функциональный преобразователь
SU1035605A1 (ru) * 1981-08-31 1983-08-15 Предприятие П/Я А-3890 Цифровой интегратор
RU2029357C1 (ru) * 1992-05-26 1995-02-20 Центральный Научно-Исследовательский Институт Связи Цифровой интегратор

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4209773A (en) * 1976-12-01 1980-06-24 The Post Office Code converters
SU763926A1 (ru) * 1978-10-13 1980-09-15 Ростовское Высшее Военное Командное Училище Им. Главного Маршала Артиллерии Неделина М.И. Функциональный преобразователь
SU1035605A1 (ru) * 1981-08-31 1983-08-15 Предприятие П/Я А-3890 Цифровой интегратор
RU2029357C1 (ru) * 1992-05-26 1995-02-20 Центральный Научно-Исследовательский Институт Связи Цифровой интегратор

Similar Documents

Publication Publication Date Title
US7176819B1 (en) Precision low noise-delta-sigma ADC with AC feed forward and merged coarse and fine results
CN104716964A (zh) Δς调制器
Bose et al. Area-delay-power efficient VLSI architecture of FIR filter for processing seismic signal
Wong et al. Sigma-delta modulation with iid Gaussian inputs
RU181022U1 (ru) Многовходовой цифровой сумматор импульсных потоков
US9391634B1 (en) Systems and methods of low power decimation filter for sigma delta ADC
TWI636670B (zh) Δ-σ調製器
US10879924B2 (en) Delta-sigma modulator and associated signal processing method
JP2006521712A (ja) ビット・バイナリ・レート・マルチプライヤで構成されるバイカッド型フィルタ回路
CN105187068A (zh) 一种调制电路和调制方法
US6392398B1 (en) Sampling function generator
RU185670U1 (ru) Цифровой умножитель импульсных потоков на константу
Bruestel et al. Accounting for systematic errors in approximate computing
Tavangaran et al. Continuous time digital systems with asynchronous sigma delta modulation
RU182699U1 (ru) Импульсный блок расчета активационной функции искусственной нейронной сети
Santina et al. Basics of sampling and quantization
Katao et al. Sorter-based sigma-delta domain arithmetic circuits
Konrad et al. Delay element concept for continuous time digital signal processing
KR102107568B1 (ko) 전하 펌프를 이용한 에러 피드백 3차 델타-시그마 시간-디지털 변환 회로
JPH07131346A (ja) Adコンバータ
Pathan et al. Analysis of booth multiplier based conventional and short word length FIR filter
RU183454U1 (ru) Импульсный экспертный регулятор на базе форт процессора
RU2683180C1 (ru) Широтно-импульсный преобразователь
WO2017107460A1 (zh) 混频模块
US9484950B1 (en) Hardware efficient digital signal processing for on-the-fly delta sigma bit stream linear operator and compressor circuits